CN108304031A - 一种时钟走时系统、方法、设备及计算机存储介质 - Google Patents

一种时钟走时系统、方法、设备及计算机存储介质 Download PDF

Info

Publication number
CN108304031A
CN108304031A CN201810185685.XA CN201810185685A CN108304031A CN 108304031 A CN108304031 A CN 108304031A CN 201810185685 A CN201810185685 A CN 201810185685A CN 108304031 A CN108304031 A CN 108304031A
Authority
CN
China
Prior art keywords
millisecond
rtc
duration
clock
mcu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810185685.XA
Other languages
English (en)
Inventor
石爱国
李婷
黄苏芳
韩坚炯
李晓
周杨凡
付超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HANGZHOU PIONEER ELECTRONIC TECHNOLOGY Co Ltd
Original Assignee
HANGZHOU PIONEER ELECTRONIC TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HANGZHOU PIONEER ELECTRONIC TECHNOLOGY Co Ltd filed Critical HANGZHOU PIONEER ELECTRONIC TECHNOLOGY Co Ltd
Priority to CN201810185685.XA priority Critical patent/CN108304031A/zh
Publication of CN108304031A publication Critical patent/CN108304031A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)

Abstract

本发明公开了一种时钟走时系统、方法、设备及计算机存储介质,应用于集成芯片中,其中该系统包括:MCU、RTC、毫秒级定时器;MCU,用于设置RTC的中断模式为分钟中断;RTC,用于进入中断时,清除自身生成的中断标志,并清除毫秒级定时器记录的时长;其中,毫秒级定时器的走时单位为毫秒,且毫秒级定时器所能记录的最大时长为大于等于1分钟的时长。与现有技术相比,本发明公开的一种走时系统能够将时间精确到毫秒,走时更加精准,在一定程度上解决了如何提高集成芯片的走时精准性的技术问题。本发明公开的一种时钟走时方法、设备及计算机存储介质也解决了相应技术问题。

Description

一种时钟走时系统、方法、设备及计算机存储介质
技术领域
本发明涉及微电子技术领域,更具体地说,涉及一种时钟走时系统、方法、设备及计算机存储介质。
背景技术
随着微电子技术的发展和市场产品对时间需求的细化,集成芯片对时间的精准性要求越来越高。
现有的集成芯片能够精确到秒级,然而,有些集成芯片对时间的精准性要求需要在秒级以下。
综上所述,如何提高集成芯片的走时精准性是目前本领域技术人员亟待解决的问题。
发明内容
本发明的目的是提供一种时钟走时系统,其能在一定程度上解决如何提高集成芯片的走时精准性的技术问题。本发明还提供了一种时钟走时方法、设备及计算机存储介质。
为了实现上述目的,本发明提供如下技术方案:
一种时钟走时系统,应用于集成芯片中,包括MCU、RTC、毫秒级定时器;
所述MCU,用于设置所述RTC的中断模式为分钟中断;
所述RTC,用于进入中断时,清除自身生成的中断标志,并清除所述毫秒级定时器记录的时长;
其中,所述毫秒级定时器的走时单位为毫秒,且所述毫秒级定时器所能记录的最大时长为大于等于1分钟的时长。
优选的,所述MCU还用于在设置所述RTC的中断模式为分钟中断之前,控制所述RTC和所述毫秒级定时器同时从零开始计时。
优选的,所述MCU还用于在设置所述RTC的中断模式为分钟中断之前,同时初始化所述RTC和所述毫秒级定时器。
优选的,所述MCU还用于:
读取所述RTC记录的年月日时分,读取所述毫秒级定时器记录的毫秒时长;
按照预设的显示格式显示读取的所述年月日时分和所述毫秒级时长。
优选的,所述MCU还用于:
接收PCLK时钟切换指令,读取所述毫秒级定时器当前时刻记录的第一毫秒时长;
将所述第一毫秒时长与当前次的上一次保存的第二毫秒时长的和作为当前次的所述第二毫秒时长,保存当前次的所述第二毫秒时长,并切换PCLK时钟。
优选的,所述MCU包括:
第一设置模块,用于设置所述RTC为1分钟中断。
优选的,所述MCU包括:
第二设置模块,用于设置所述RTC为60秒中断。
一种时钟走时方法,应用于集成芯片中,包括:
MCU设置RTC的中断模式为分钟中断;
所述RTC进入中断时,清除自身生成的中断标志,并清除毫秒级定时器记录的时长;
其中,所述毫秒级定时器的走时单位为毫秒,且所述毫秒级定时器所能记录的最大时长为大于等于1分钟的时长。
一种时钟走时设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上所述的时钟走时方法的步骤。
一种计算机存储介质,所述计算机存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的时钟走时方法的步骤。
本发明提供的一种时钟走时系统,应用于集成芯片中,包括MCU、RTC、毫秒级定时器;借助MCU设置RTC的中断模式为分钟中断;借助RTC的中断功能,使RTC进入分钟中断时,清除自身生成的中断标志,并清除毫秒级定时器记录的时长,也即RTC每进入一次分钟中断,便清除毫秒级定时器记录的时长;而毫秒级定时器的走时单位为毫秒,且毫秒级定时器所能记录的最大时长为大于等于1分钟的时长,也即毫秒级定时器在RTC的相邻两次分钟中断间记录的时长恰好为1分钟,能够满足时钟走时要求,且其能够精确到毫秒。与现有技术相比,本发明提供的一种走时系统能够将时间精确到毫秒,走时更加精准,在一定程度上解决了如何提高集成芯片的走时精准性的技术问题。本发明提供的一种时钟走时方法、设备及计算机存储介质也解决了相应技术问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种时钟走时系统的结构示意图;
图2为本发明实施例提供的一种时钟走时方法的流程图;
图3为实际应用中本发明实施例提供的一种时钟走时方法的流程图;
图4为本发明实施例提供的一种时钟走时设备的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,图1为本发明实施例提供的一种时钟走时系统的结构示意图。
本发明实施例提供的一种时钟走时系统,应用于集成芯片中,可以包括MCU((Microcontroller Unit。微控制单元)101、RTC(Real-Time Clock,实时时钟)102、毫秒级定时器103;
MCU101,用于设置RTC102的中断模式为分钟中断;
RTC102,用于进入中断时,清除自身生成的中断标志,并清除毫秒级定时器103记录的时长;
其中,毫秒级定时器103的走时单位为毫秒,且毫秒级定时器103所能记录的最大时长为大于等于1分钟的时长。
由于RTC每次进入中断时均会生成中断标志,当该中断标志存在时,RTC便不会进入下一次中断,为了保证RTC能在每一分钟均进入中断,RTC在每进入一次中断后,需要清除自身当前次生成的中断标志。RTC在进入分钟中断后,还需要清除毫秒级定时器记录的时长,这样是为了保证毫秒级定时器能够重新开始计时,且毫秒级定时器在RTC相邻两次中断中记录的时长恰好为1分钟,也即RTC走时1分钟,毫秒级定时器也走时1分钟。
本发明提供的一种时钟走时系统,应用于集成芯片中,包括MCU、RTC、毫秒级定时器;借助MCU设置RTC的中断模式为分钟中断;借助RTC的中断功能,使RTC进入分钟中断时,清除自身生成的中断标志,并清除毫秒级定时器记录的时长,也即RTC每进入一次分钟中断,便清除毫秒级定时器记录的时长;而毫秒级定时器的走时单位为毫秒,且毫秒级定时器所能记录的最大时长为大于等于1分钟的时长,所以毫秒级定时器在RTC的相邻两次分钟中断间记录的时长恰好为1分钟,能够满足时钟走时的要求,且其能够精确到毫秒。与现有技术相比,本发明提供的一种走时系统能够将时间精确到毫秒,走时更加精准,在一定程度上解决了如何提高集成芯片的走时精准性的技术问题。
本发明实施例提供的一种时钟走时系统中,MCU还用于在设置RTC的中断模式为分钟中断之前,控制RTC和毫秒级定时器同时从零开始计时。
实际应用中,为了保证RTC和毫秒级定时器的走时相匹配,MCU还可以控制RTC和毫秒级定时器同时从零开始计时,这样可以保证RTC和毫秒级定时器的走时相一致。
本发明实施例提供的一种时钟走时系统中,MCU还用于在设置RTC的中断模式为分钟中断之前,同时初始化RTC和毫秒级定时器。
实际应用中,MCU可以通过同时初始化RTC和毫秒级定时器来使RTC和毫秒级定时器同时从零开始计时。具体应用场景中,MCU还可以同时给RTC和毫秒级定时器发送清零指令来使RTC和毫秒级定时器同时从零开始计时。
本发明实施例提供的一种时钟走时系统中,MCU还用于:
读取RTC记录的年月日时分,读取毫秒级定时器记录的毫秒时长;
按照预设的显示格式显示读取的年月日时分和毫秒级时长。
实际应用中,当集成芯片需要显示时钟时,MCU可以读取RTC记录的年月日时分,读取毫秒级定时器记录的毫秒时长,然后按照预设的显示格式显示读取的年月日时分和毫秒级时长。此外,集成芯片显示时钟的频率可以根据实际需要确定;相应的,MCU读取时钟及显示时钟的频率也可以根据实际需要确定,比如MCU当接收到显示时钟指令时,读取时钟及显示时钟,或者MCU实时读取时钟及显示时钟等。
本发明实施例提供的一种时钟走时系统中,MCU还用于:
接收PCLK时钟切换指令,读取毫秒级定时器当前时刻记录的第一毫秒时长;
将第一毫秒时长与当前次的上一次保存的第二毫秒时长的和作为当前次的第二毫秒时长,保存当前次的第二毫秒时长,并切换PCLK时钟。
实际应用中,还可能存在MCU切换PCLK时钟的情况,这时,由于在切换PCLK时钟后,定时器会重新开始计时,有可能会造成时钟的中断,比如毫秒级定时器当前记录的时长为32毫秒,切换PCLK时钟后,毫秒级定时器从零开始计时,也即毫秒级定时器记录的时长会从32毫秒跳变至零,进而造成时钟的中断,出现走时错误的问题。为了解决这个问题,MCU可以在接收PCLK时钟切换指令后,读取毫秒级定时器当前时刻记录的第一毫秒时长,并将第一毫秒时长与当前次的上一次保存的第二毫秒时长的和作为当前次的第二毫秒时长,保存当前次的第二毫秒时长,并切换PCLK时钟,这样,在切换PCLK时钟后,MCU在显示时间时,只需将当前次的第二毫秒时长与毫秒级定时器当前时刻记录的时长求和,便可得到毫秒级定时器准确的走时时间。在当前次的第二毫秒时长与毫秒级定时器当前记录的时长的和大于1000时,只需将该和对1000整除便可得到当前时刻的秒时间,将该和对1000取余便可得到当前时刻的毫秒时间,比如当前次的第二毫秒时长与毫秒级定时器当前记录的时长的和为1500,则将1500对1000整除后得到1,也即当前时间的秒级时间为1秒,将1500对1000取余后得到500,也即当前时间的毫秒级时间为500毫秒。
本发明实施例提供的一种时钟走时系统中,MCU可以包括:
第一设置模块,用于设置RTC为1分钟中断。
实际应用中,在RTC的中断最低级别为分钟级中断时,MCU可以直接设置RTC为1分钟中断。
本发明实施例提供的一种时钟走时系统中,MCU可以包括:
第二设置模块,用于设置RTC为60秒中断。
实际应用中,在RTC的中断最高级别为秒级中断时,MCU可以设置RTC为60秒中断;具体应用场景中,当考虑到RTC触发中断所需的时长以及进入中断执行相应操作所需的时长时,为了使毫秒级定时器恰好在RTC走完一分钟时重新开始计时,也即RTC从上一次清除毫秒级定时器记录的时长到RTC当前次清除毫秒级定时器记录的时长间的间隔恰好为1分钟,可以适当将RTC的中断时长设置的短些,比如59秒等。
本发明还提供了一种时钟走时方法,其具有对应的本发明实施例提供的一种时钟走时系统具有的效果。请参阅图2,图2为本发明实施例提供的一种时钟走时方法的流程图。
本发明实施例提供的一种时钟走时方法,应用于集成芯片中,可以包括以下步骤:
步骤S101:MCU设置RTC的中断模式为分钟中断;
步骤S102:RTC进入中断时,清除自身生成的中断标志,并清除毫秒级定时器记录的时长;
其中,毫秒级定时器的走时单位为毫秒,且毫秒级定时器所能记录的最大时长为大于等于1分钟的时长。
本发明实施例提供的一种时钟走时方法中,步骤S101MCU设置RTC的中断模式为分钟中断之前,还可以包括:
MCU控制RTC和毫秒级定时器同时从相同初始时刻开始计时。
本发明实施例提供的一种时钟走时方法中,步骤S101MCU设置RTC的中断模式为分钟中断之前,还可以包括:
MCU同时初始化RTC和毫秒级定时器。
本发明实施例提供的一种时钟走时方法中,还可以包括:
MCU读取RTC记录的年月日时分,读取毫秒级定时器记录的毫秒时长;
MCU按照预设的显示格式显示读取的年月日时分和毫秒级时长。
本发明实施例提供的一种时钟走时方法中,还可以包括:
MCU接收PCLK时钟切换指令,读取毫秒级定时器当前时刻记录的第一毫秒时长;
MCU将第一毫秒时长与当前次的上一次保存的第二毫秒时长的和作为当前次的第二毫秒时长,保存当前次的第二毫秒时长,并切换PCLK时钟。
请参阅图3,图3为实际应用中本发明实施例提供的一种时钟走时方法的流程图。
实际应用中本发明实施例提供的一种时钟走时方法可以包括以下步骤:
步骤S201:MCU在外界的控制下将集成芯片的HCLK时钟设置为预设值,并将当前次毫秒级定时器的第二毫秒时长设为0;其中,预设值可以为13M等;
步骤S202:MCU初始化RTC,同时初始化毫秒级定时器,并开启RTC的分钟中断;
步骤S203:MCU判断是否需要切PCLK时钟,若是,则执行步骤S204,若否,则执行步骤S205;
步骤S204:MCU将毫秒级定时器记录的毫秒时长和当前次的上一次记录的第二毫秒时长的和作为当前次的第二毫秒时长,清除毫秒级定时器记录的时长,并切换PCLK时钟;
步骤S205:MCU读取RTC记录的年月日时分,读取毫秒级定时器当前记录的时长,将毫秒级定时器当前记录的时长与自身记录的最新的第二毫秒时长的和换算成秒和毫秒。
本发明实施例提供的一种时钟走时方法中,步骤S101MCU设置RTC的中断模式为分钟中断,具体可以为:
MCU设置RTC为1分钟中断。
本发明实施例提供的一种时钟走时方法中,步骤S101MCU设置RTC的中断模式为分钟中断,具体可以为:
MCU设置RTC为60秒中断。
本发明还提供了一种时钟走时设备及计算机存储介质,其均具有本发明实施例提供的一种时钟走时系统具有的对应效果。请参阅图4,图4为本发明实施例提供的一种时钟走时设备的结构示意图。
本发明实施例提供的一种时钟走时设备,可以包括:
存储器201,用于存储计算机程序;
处理器202,用于执行计算机程序时实现如上任一实施例所描述的时钟走时方法的步骤。
本发明实施例提供的一种计算机存储介质,计算机存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上任一实施例所描述的时钟走时方法的步骤。
本发明实施例提供的一种时钟走时方法、设备及计算机存储介质中相关部分的说明请参见本发明实施例提供的一种时钟走时系统中对应部分的详细说明,在此不再赘述。另外,本发明实施例提供的上述技术方案中与现有技术中对应技术方案实现原理一致的部分并未详细说明,以免过多赘述。
对所公开的实施例的上述说明,使本领域技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种时钟走时系统,其特征在于,应用于集成芯片中,包括MCU、RTC、毫秒级定时器;
所述MCU,用于设置所述RTC的中断模式为分钟中断;
所述RTC,用于进入中断时,清除自身生成的中断标志,并清除所述毫秒级定时器记录的时长;
其中,所述毫秒级定时器的走时单位为毫秒,且所述毫秒级定时器所能记录的最大时长为大于等于1分钟的时长。
2.根据权利要求1所述的系统,其特征在于,所述MCU还用于在设置所述RTC的中断模式为分钟中断之前,控制所述RTC和所述毫秒级定时器同时从零开始计时。
3.根据权利要求1所述的系统,其特征在于,所述MCU还用于在设置所述RTC的中断模式为分钟中断之前,同时初始化所述RTC和所述毫秒级定时器。
4.根据权利要求1所述的系统,其特征在于,所述MCU还用于:
读取所述RTC记录的年月日时分,读取所述毫秒级定时器记录的毫秒时长;
按照预设的显示格式显示读取的所述年月日时分和所述毫秒级时长。
5.根据权利要求1所述的系统,其特征在于,所述MCU还用于:
接收PCLK时钟切换指令,读取所述毫秒级定时器当前时刻记录的第一毫秒时长;
将所述第一毫秒时长与当前次的上一次保存的第二毫秒时长的和作为当前次的所述第二毫秒时长,保存当前次的所述第二毫秒时长,并切换PCLK时钟。
6.根据权利要求1所述的系统,其特征在于,所述MCU包括:
第一设置模块,用于设置所述RTC为1分钟中断。
7.根据权利要求1所述的系统,其特征在于,所述MCU包括:
第二设置模块,用于设置所述RTC为60秒中断。
8.一种时钟走时方法,其特征在于,应用于集成芯片中,包括:
MCU设置RTC的中断模式为分钟中断;
所述RTC进入中断时,清除自身生成的中断标志,并清除毫秒级定时器记录的时长;
其中,所述毫秒级定时器的走时单位为毫秒,且所述毫秒级定时器所能记录的最大时长为大于等于1分钟的时长。
9.一种时钟走时设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求8所述的时钟走时方法的步骤。
10.一种计算机存储介质,其特征在于,所述计算机存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求8所述的时钟走时方法的步骤。
CN201810185685.XA 2018-03-07 2018-03-07 一种时钟走时系统、方法、设备及计算机存储介质 Pending CN108304031A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810185685.XA CN108304031A (zh) 2018-03-07 2018-03-07 一种时钟走时系统、方法、设备及计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810185685.XA CN108304031A (zh) 2018-03-07 2018-03-07 一种时钟走时系统、方法、设备及计算机存储介质

Publications (1)

Publication Number Publication Date
CN108304031A true CN108304031A (zh) 2018-07-20

Family

ID=62849267

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810185685.XA Pending CN108304031A (zh) 2018-03-07 2018-03-07 一种时钟走时系统、方法、设备及计算机存储介质

Country Status (1)

Country Link
CN (1) CN108304031A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109782841A (zh) * 2018-12-29 2019-05-21 百富计算机技术(深圳)有限公司 基于rtc芯片的实时时钟的实现方法、终端设备及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1749887A (zh) * 2004-09-13 2006-03-22 华为技术有限公司 一种在电子设备中实现多点闹钟的方法
CN1952901A (zh) * 2005-10-22 2007-04-25 康佳集团股份有限公司 一种软件计时的方法
CN102243506A (zh) * 2010-05-14 2011-11-16 杭州华三通信技术有限公司 一种获取系统时间的方法和装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1749887A (zh) * 2004-09-13 2006-03-22 华为技术有限公司 一种在电子设备中实现多点闹钟的方法
CN1952901A (zh) * 2005-10-22 2007-04-25 康佳集团股份有限公司 一种软件计时的方法
CN102243506A (zh) * 2010-05-14 2011-11-16 杭州华三通信技术有限公司 一种获取系统时间的方法和装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
邓力,杨佳: "《ARM嵌入式系统-基于ADS1.2及Proteus仿真》", 31 August 2016 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109782841A (zh) * 2018-12-29 2019-05-21 百富计算机技术(深圳)有限公司 基于rtc芯片的实时时钟的实现方法、终端设备及存储介质

Similar Documents

Publication Publication Date Title
CN100419709C (zh) 一种计算机系统及统计累积使用时间的方法
WO2016209517A1 (en) Techniques to save or delete a video clip
CN105786657A (zh) 一种终端死机处理方法及终端
CN106851044B (zh) 一种视频同步回放方法及装置
DE60216554D1 (de) Verfahren zur automatischen Zeiteinstellung in einem asynchronen Mobilkommunikationsendgerät
EP0780145B1 (en) Home television-game apparatus with time management unit
CN106170068B (zh) 动态图像生成装置以及动态图像生成方法
CN111149075B (zh) 使计算设备中的定时源同步
CN108304031A (zh) 一种时钟走时系统、方法、设备及计算机存储介质
CN110910629B (zh) 基于单片机的红外遥控信号解码方法、系统及计量装置
CN111781616A (zh) 一种数据处理方法、装置、系统及计算机可读存储介质
CN110298161A (zh) 应用于电子设备的身份认证方法和电子设备
CN109378001A (zh) 一种语音交互方法、装置、电子设备及可读存储介质
CN106060388B (zh) 一种全自动微课录制控制方法和系统
CN102314403A (zh) 用于mcu作为从器件识别i2c总线信号的装置及方法
CN105573209A (zh) 车载电子系统中功能模块的监控及复位方法
CN105911852A (zh) 一种指针式手表计时方法
CN109413470A (zh) 一种待检测图像帧的确定方法和终端设备
CN112255906A (zh) 计时方法、目视助航设备控制方法及相关装置
CN109040648B (zh) 一种可穿戴设备的防静电处理方法及可穿戴设备
CN110970054A (zh) 语音采集自动停止的方法、装置、终端设备和存储介质
CN107272907B (zh) 一种基于虚拟现实技术的场景中断衔接方法和装置
CN1963772A (zh) 超频自动恢复系统及方法
US20050144498A1 (en) [method and apparatus for tuning over clock and tuning method for sub-stable state with high performance]
CN109709827B (zh) 一种电器控制方法、装置、存储介质及电器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180720