CN107689213A - 栅极驱动电路和显示装置 - Google Patents

栅极驱动电路和显示装置 Download PDF

Info

Publication number
CN107689213A
CN107689213A CN201610635289.3A CN201610635289A CN107689213A CN 107689213 A CN107689213 A CN 107689213A CN 201610635289 A CN201610635289 A CN 201610635289A CN 107689213 A CN107689213 A CN 107689213A
Authority
CN
China
Prior art keywords
signal
shift register
transistor
scanning signal
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610635289.3A
Other languages
English (en)
Other versions
CN107689213B (zh
Inventor
林松君
胡宪堂
刘轩辰
詹建廷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hannstar Display Corp
Original Assignee
Hannstar Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hannstar Display Corp filed Critical Hannstar Display Corp
Priority to CN201610635289.3A priority Critical patent/CN107689213B/zh
Priority to US15/351,457 priority patent/US10403382B2/en
Publication of CN107689213A publication Critical patent/CN107689213A/zh
Application granted granted Critical
Publication of CN107689213B publication Critical patent/CN107689213B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明公开了一种栅极驱动电路和显示装置。栅极驱动电路用以驱动显示面板,且其包含第1级至第N级移位寄存器。这些移位寄存器用以接收起始信号,且分别产生并依序输出第1级至第N级扫描信号至显示面板的多个扫描线,其中N为大于或等于4的正整数。这些扫描信号的第i级扫描信号还用以重设这些移位寄存器的第(i‑j)级移位寄存器,其中j为大于2且小于i的正整数。本发明的栅极驱动电路,可确保栅极驱动器产生的扫描信号波形的完整性,以避免错误的数据写入至对应的像素而造成图像显示错误的问题,进而提升显示装置的图像显示品质。

Description

栅极驱动电路和显示装置
技术领域
本发明涉及一种栅极驱动电路和显示装置,且特别涉及一种可提升图像显示品质的栅极驱动电路和显示装置。
背景技术
平面显示装置,例如液晶显示(liquid crystal display;LCD)装置或有机发光二极管(organic light-emitting diode;OLED)显示装置等,通常具有多个移位寄存器,以用于控制显示装置中每个像素在同一时间点所显示的灰阶。另一方面,移位寄存器的电路设计也需考量信号在每个时间点所对应输出的正确性,以确保显示装置的图像显示品质。然而,若是移位寄存器所输出的扫描信号的波形有误,则可能导致显示装置显示错误图像数据。此外,高解析度平面显示装置也容易因为移位寄存器受到杂讯的干扰而导致其产生图像显示的问题。
发明内容
本发明的目的是在于提供一种栅极驱动电路和显示装置,其可确保栅极驱动器产生的扫描信号波形的完整性,以避免错误的数据写入至对应的像素而造成图像显示错误的问题,进而提升显示装置的图像显示品质。
根据本发明的上述目的,提出一种栅极驱动电路,其用以驱动显示面板且包含第1级至第N级移位寄存器。这些移位寄存器用以接收起始信号,且分别产生并依序输出第1级至第N级扫描信号至显示面板的多个扫描线,其中N为大于或等于4的正整数。这些扫描信号的第i级扫描信号还用以重设这些移位寄存器的第(i-j)级移位寄存器,其中j为大于2且小于i的正整数。
依据本发明的一实施例,上述j为3或4。
依据本发明的一实施例,上述这些移位寄存器中的第i级移位寄存器包含预充电单元、上拉单元和下拉单元。预充电单元用以接收第一输入信号和第二输入信号且根据第一输入信号和第二输入信号而由节点输出预充电信号。上拉单元耦接于预充电单元,其用以接收预充电信号和时钟信号且根据预充电信号和时钟信号输出这些扫描信号的第i级扫描信号。下拉单元耦接于预充电单元和上拉单元,其用以接收预充电信号和下拉控制信号且根据预充电信号和下拉控制信号来控制这些扫描信号的第i级扫描信号的基准位。
依据本发明的又一实施例,上述预充电单元包含第一晶体管和第二晶体管。第一晶体管的栅极用以接收第一输入信号,第一晶体管的第一源极/漏极用以接收第一参考电位,且第一晶体管的第二源极/漏极耦接至节点。第二晶体管的栅极用以接收第二输入信号,第二晶体管的第一源极/漏极用以接收第二参考电位,且第二晶体管的第二源极/漏极耦接至节点。
依据本发明的又一实施例,当i为1至2中的任一正整数时,上述第一输入信号为起始信号,且上述第二输入信号为这些扫描信号中的第(i+j)级扫描信号;当i为3至(N-j)中的任一正整数时,上述第一输入信号为这些扫描信号中的第(i-2)级扫描信号,且上述第二输入信号为这些扫描信号中的第(i+j)级扫描信号;当i为(N-j+1)至N中的任一正整数时,上述第一输入信号为这些扫描信号中的第(i-2)级扫描信号,且上述第二输入信号为起始信号或结束信号。
依据本发明的又一实施例,当i为3至N中的任一正整数时,上述第i级移位寄存器还包含重置单元,其耦接至预充电单元和上拉单元且用以在栅极驱动电路产生第1级至第N级扫描信号前重设第i级移位寄存器的节点的基准位。
依据本发明的又一实施例,上述这些扫描信号中的第k级扫描信号输入至这些移位寄存器中第(k+1)级移位寄存器的下拉单元,且这些扫描信号中的第(k+1)级扫描信号输入至这些移位寄存器中第k级移位寄存器的下拉单元,其中k为奇数。
依据本发明的又一实施例,输入至上述这些移位寄存器中相邻两个移位寄存器的时钟信号相差1/4个时钟周期。
依据本发明的又一实施例,输入至上述这些移位寄存器中相邻两个移位寄存器的下拉控制信号互为反相。
根据本发明的上述目的,另提出一种显示装置,其包含显示面板和第一栅极驱动电路。第一栅极驱动电路用以驱动显示面板且设置在显示面板的一侧。第一栅极驱动电路包含第1级至第N级第一移位寄存器,这些第一移位寄存器用以接收起始信号,且分别产生并依序输出第1级至第N级第一扫描信号至显示面板,其中N为大于或等于4的正整数。这些第一扫描信号的第i级第一扫描信号还用以重设这些第一移位寄存器的第(i-j)级第一移位寄存器,其中j为大于2且小于i的正整数。
依据本发明的一实施例,上述显示装置还包含第二栅极驱动电路。第二栅极驱动电路用以驱动显示面板且设置在显示面板相对于第一栅极驱动电路的另一侧。第二栅极驱动电路包含第1级至第N级第二移位寄存器,这些第二移位寄存器用以接收起始信号,且分别产生并依序输出第1级至第N级第二扫描信号至显示面板。这些第二扫描信号的第i级第二扫描信号还用以重设这些第二移位寄存器的第(i-j)级第二移位寄存器。
依据本发明的又一实施例,上述j为3或4。
依据本发明的又一实施例,上述些第二扫描信号分别与上述这些第一扫描信号具有实质相同的时序。
与现有技术相比,本发明具有如下有益效果:本发明的栅极驱动电路和显示装置,其可确保栅极驱动器产生的扫描信号波形的完整性,以避免错误的数据写入至对应的像素而造成图像显示错误的问题,进而提升显示装置的图像显示品质。
附图说明
为了更完整了解实施例及其优点,现参照结合附图形式做下列描述,其中:
图1为依据本发明一些实施例的显示装置的示意图;
图2为图1的栅极驱动器的示意图;
图3A和图3B分别为图2的第1级和第2级移位寄存器的电路图;
图4A和图4B分别为图2的第i级和第(i+1)级移位寄存器的电路图;
图5为图2的栅极驱动器在j等于3时的时序图;
图6为图2的栅极驱动器在j等于4时的时序图;
图7为依据本发明一些实施例的显示装置的示意图。
具体实施方式
以下仔细讨论本发明的实施例。然而,可以理解的是,实施例提供许多可应用的概念,其可实施于各式各样的特定内容中。所讨论、揭示的实施例仅供说明,并非用以限定本发明的范围。
图1为依据本发明一些实施例的显示装置100的示意图。显示装置100可以是例如扭转向列(twisted nematic;TN)型、水平切换(in-plane switching;IPS)型、边缘电场切换(fringe-field switching;FFS)型或垂直配向(vertical alignment;VA)型等各种类型的液晶显示面板,或是有机发光二极管(organic light emitting diode;OLED)显示面板,但不限于此。显示装置100具有显示面板110,而在显示面板110中具有多个排列成阵列的像素,其共同用以显示图像。源极驱动器120用以将图像数据转换为源极驱动信号,且将源极驱动信号传输至显示区域110中的像素。栅极驱动器130用以产生栅极驱动信号,且将栅极驱动信号传输至显示区域110中的像素。显示面板110中的像素受到源极驱动信号和栅极驱动信号的驱动而共同显示图像。在一些实施例中,如图1所示,源极驱动器120和栅极驱动器130是设置在显示面板110外。在其他实施例中,显示面板110为系统整合式玻璃面板(system on glass;SOG),且源极驱动器120和栅极驱动器130是制作在显示面板110中。
图2为图1的栅极驱动器130的示意图。如图2所示,栅极驱动器130接收时钟信号C1~C4、起始信号STV和结束信号RST,且其包含第1级至第N级移位寄存器210(1)~210(N),其中N为大于或等于4的正整数。进一步地,N为大于4的偶数,且移位寄存器210(1)~210(N)中每两个相邻的移位寄存器互相耦接。移位寄存器210(1)~210(N)用以分别依据时钟信号C1~C4、起始信号STV和结束信号RST产生第1级至第N级扫描信号SC(1)~SC(N),且分别将第1级至第N级扫描信号SC(1)~SC(N)输入至显示面板110的多个扫描线(图未绘示)。在图2中,时钟信号C1~C4依序循环输入至移位寄存器210(1)~210(N),时钟信号C2与时钟信号C1相差1/4个时钟周期,时钟信号C3与时钟信号C2相差1/4个时钟周期,且时钟信号C4与时钟信号C3相差1/4个时钟周期。第1级至第N级移位寄存器210(1)~210(N)之间的耦接关系将于图3A至图4B中描述。
图3A和图3B分别为图2的第1级移位寄存器210(1)和第2级移位寄存器210(2)的电路图。第1级移位寄存器210(1)和第2级移位寄存器210(2)包含预充电单元310、上拉单元320和下拉单元330。
在图3A的第1级移位寄存器210(1)中,预充电单元310用以接收起始信号STV和第(1+j)级扫描信号SC(1+j),且根据起始信号STV和第(1+j)级扫描信号SC(1+j)由节点X(1)输出预充电信号。预充电单元310包含晶体管M1、M2。晶体管M1的栅极用以接收起始信号STV,晶体管M1的第一源极/漏极用以接收参考电位VGH,且晶体管M1的第二源极/漏极耦接至节点X(1)。晶体管M2的栅极用以接收第(1+j)级扫描信号SC(1+j),晶体管M2的第一源极/漏极用以接收参考电位VGL,且晶体管M2的第二源极/漏极耦接至节点X(1)。参考电位VGH、VGL分别为相对的高基准位电压和低基准位电压。
在图3A的第1级移位寄存器210(1)中,上拉单元320耦接至预充电单元310,其用以接收预充电信号和时钟信号C1,且根据预充电信号和时钟信号C1输出扫描信号SC(1)。上拉单元320包含晶体管M3,其栅极耦接至节点X(1),其第一源极/漏极用以接收时钟信号C1,且其第二源极/漏极用以输出扫描信号SC(1)。
在图3A的第1级移位寄存器210(1)中,下拉单元330耦接预充电单元310和上拉单元320,其用以接收预充电信号和下拉控制信号GPWL1,且根据预充电信号和下拉控制信号GPWL1来控制第1级扫描信号SC(1)的基准位。下拉单元330包含晶体管M4~M13。晶体管M4的第一源极/漏极用以接收参考电位VGL,且晶体管M4的第二源极/漏极耦接至节点X(1)并用以接收预充电信号。晶体管M5的栅极耦接至晶体管M4的栅极,晶体管M5的第一源极/漏极用以接收参考电位VGL,且晶体管M5的第二源极/漏极用以接收第1级扫描信号SC(1)。晶体管M6的栅极耦接至晶体管M4的栅极,晶体管M6的第一源极/漏极用以接收参考电位VGL,且晶体管M6的第二源极/漏极耦接至第2级移位寄存器210(2)中的节点X(2)并用以接收第2级移位寄存器210(2)的预充电信号。晶体管M7的栅极耦接至晶体管M4的栅极,晶体管M7的第一源极/漏极用以接收参考电位VGL,且晶体管M7的第二源极/漏极用以接收第2级扫描信号SC(2)。晶体管M8的第一源极/漏极用以接收下拉控制信号GPWL1,且晶体管M8的第二源极/漏极耦接至晶体管M4的栅极。晶体管M9栅极和第一源极/漏极用以接收下拉控制信号GPWL1,且晶体管M9的第二源极/漏极耦接至晶体管M8的栅极。晶体管M10的栅极用以接收起始信号STV,晶体管M10的第一源极/漏极用以接收参考电位VGL,且晶体管M10的第二源极/漏极耦接至晶体管M4的栅极。晶体管M11的栅极耦接至节点X(1)并用以接收预充电信号,晶体管M11的第一源极/漏极用以接收参考电位VGL,且晶体管M11的第二源极/漏极耦接至晶体管M4的栅极。晶体管M12的栅极耦接至第2级移位寄存器210(2)中的节点X(2)并用以接收第2级移位寄存器210(2)的预充电信号,晶体管M12的第一源极/漏极用以接收参考电位VGL,且晶体管M12的第二源极/漏极耦接至晶体管M8的栅极。晶体管M13的栅极耦接至节点X(1)并用以接收预充电信号,晶体管M13的第一源极/漏极用以接收参考电位VGL,且晶体管M13的第二源极/漏极耦接至晶体管M8的栅极。
在图3B的第2级移位寄存器210(2)中,预充电单元310用以接收起始信号STV和第(2+j)级扫描信号SC(2+j),且根据起始信号STV和第(2+j)级扫描信号SC(2+j)由节点X(2)输出预充电信号。晶体管M1的栅极用以接收起始信号STV,晶体管M1的第一源极/漏极用以接收参考信号VGH,且晶体管M1的第二源极/漏极耦接至节点X(2)。晶体管M2的栅极用以接收第(2+j)级扫描信号SC(2+j),晶体管M2的第一源极/漏极用以接收参考电位VGL,且晶体管M2的第二源极/漏极耦接至节点X(2)。
在图3B的第2级移位寄存器210(2)中,上拉单元320耦接预充电单元310,其用以接收预充电信号和时钟信号C2,且根据预充电信号和时钟信号C2输出扫描信号SC(2)。晶体管M3的栅极耦接至节点X(2),晶体管M3的第一源极/漏极用以接收时钟信号C2,且晶体管M3的第二源极/漏极用以输出扫描信号SC(2)。
在图3B的第2级移位寄存器210(2)中,下拉单元330耦接预充电单元310和上拉单元320,其用以接收预充电信号和下拉控制信号GPWL2,且根据预充电信号和下拉控制信号GPWL2来控制第2级扫描信号SC(2)的基准位。下拉控制信号GPWL1、GPWL2互为反相。晶体管M4的第一源极/漏极用以接收参考电位VGL,且晶体管M4的第二源极/漏极耦接至第1级移位寄存器210(1)中的节点X(1)并用以接收第1级移位寄存器210(1)的预充电信号。晶体管M5的栅极耦接至晶体管M4的栅极,晶体管M5的第一源极/漏极用以接收参考电位VGL,且晶体管M5的第二源极/漏极用以接收第1级扫描信号SC(1)。晶体管M6的栅极耦接至晶体管M4的栅极,晶体管M6的第一源极/漏极用以接收参考电位VGL,且晶体管M6的第二源极/漏极耦接至节点X(2)并用以接收预充电信号。晶体管M7的栅极耦接至晶体管M4的栅极,晶体管M7的第一源极/漏极用以接收参考电位VGL,且晶体管M7的第二源极/漏极用以接收第2级扫描信号SC(2)。晶体管M8的第一源极/漏极用以接收下拉控制信号GPWL2,且晶体管M8的第二源极/漏极耦接至晶体管M4的栅极。晶体管M9栅极和第一源极/漏极用以接收下拉控制信号GPWL2,且晶体管M9的第二源极/漏极耦接至晶体管M8的栅极。晶体管M10的栅极用以接收起始信号STV,晶体管M10的第一源极/漏极用以接收参考电位VGL,且晶体管M10的第二源极/漏极耦接至晶体管M4的栅极。晶体管M11的栅极耦接至第1级移位寄存器210(1)中的节点X(1)并用以接收第1级移位寄存器210(1)的预充电信号,晶体管M11的第一源极/漏极用以接收参考电位VGL,且晶体管M11的第二源极/漏极耦接至晶体管M4的栅极。晶体管M12的栅极耦接至节点X(2)并用以接收预充电信号,晶体管M12的第一源极/漏极用以接收参考电位VGL,且晶体管M12的第二源极/漏极耦接至晶体管M8的栅极。晶体管M13的栅极耦接至第1级移位寄存器210(1)中的节点X(1)并用以接收第1级移位寄存器210(1)的预充电信号,晶体管M13的第一源极/漏极用以接收参考电位VGL,且晶体管M13的第二源极/漏极耦接至晶体管M8的栅极。
图4A和图4B分别为图2的第i级移位寄存器210(i)和第(i+1)级移位寄存器210(i+1)的电路图,其中i为3至(N-1)中的奇数。第i级移位寄存器210(i)和第(i+1)级移位寄存器210(i+1)包含预充电单元410、上拉单元420、下拉单元430和重置单元440,其中预充电单元410、上拉单元420和下拉单元430中的电子电路元件分别对应至预充电单元310、上拉单元320和下拉单元330中的电子电路元件。
在图4A的第i级移位寄存器210(i)中,预充电单元410用以接收输入信号IN1、IN2,且根据输入信号IN1、IN2由节点X(i)输出预充电信号。晶体管M1的栅极用以接收输入信号IN1,晶体管M1的第一源极/漏极用以接收参考信号VGH,且晶体管M1的第二源极/漏极耦接至节点X(i)。晶体管M2的栅极用以接收输入信号IN2,晶体管M2的第一源极/漏极用以接收参考信号VGL,且晶体管M2的第二源极/漏极耦接至节点X(i)。
在图4A的第i级移位寄存器210(i)中,上拉单元420耦接预充电单元410,其用以接收预充电信号和时钟信号CN1,且根据预充电信号和时钟信号CN1输出扫描信号SC(i)。晶体管M3的栅极耦接至节点X(i),晶体管M3的第一源极/漏极用以接收时钟信号CN1,且晶体管M3的第二源极/漏极用以输出扫描信号SC(i)。若(i+1)为4的倍数,则时钟信号CN1为图2的时钟信号C3。反之,若(i+1)不为4的倍数,则时钟信号CN1为图2的时钟信号C1。
在图4A的第i级移位寄存器210(i)中,下拉单元430耦接预充电单元410和上拉单元420,其用以接收预充电信号和下拉控制信号GPWL1,且根据预充电信号和下拉控制信号GPWL1来控制第i级扫描信号SC(i)的基准位。晶体管M4的第一源极/漏极用以接收参考电位VGL,且晶体管M4的第二源极/漏极耦接至节点X(i)并用以接收预充电信号。晶体管M5的栅极耦接至晶体管M4的栅极,晶体管M5的第一源极/漏极用以接收参考电位VGL,且晶体管M5的第二源极/漏极用以接收第i级扫描信号SC(i)。晶体管M6的栅极耦接至晶体管M4的栅极,晶体管M6的第一源极/漏极用以接收参考电位VGL,且晶体管M6的第二源极/漏极耦接至第(i+1)级移位寄存器210(i+1)中的节点X(i+1)并用以接收第(i+1)级移位寄存器210(i+1)的预充电信号。晶体管M7的栅极耦接至晶体管M4的栅极,晶体管M7的第一源极/漏极用以接收参考电位VGL,且晶体管M7的第二源极/漏极用以接收第(i+1)级扫描信号SC(i+1)。晶体管M8的第一源极/漏极用以接收下拉控制信号GPWL1,且晶体管M8的第二源极/漏极耦接至晶体管M4的栅极。晶体管M9栅极和第一源极/漏极用以接收下拉控制信号GPWL1,且晶体管M9的第二源极/漏极耦接至晶体管M8的栅极。晶体管M10的栅极用以接收第(i-2)级扫描信号SC(i-2),晶体管M10的第一源极/漏极用以接收参考电位VGL,且晶体管M10的第二源极/漏极耦接至晶体管M4的栅极。晶体管M11的栅极耦接至节点X(i)并用以接收预充电信号,晶体管M11的第一源极/漏极用以接收参考电位VGL,且晶体管M11的第二源极/漏极耦接至晶体管M4的栅极。晶体管M12的栅极耦接至第(i+1)级移位寄存器210(i+1)中的节点X(i+1)并用以接收第(i+1)级移位寄存器210(i+1)的预充电信号,晶体管M12的第一源极/漏极用以接收参考电位VGL,且晶体管M12的第二源极/漏极耦接至晶体管M8的栅极。晶体管M13的栅极耦接至节点X(i)并用以接收预充电信号,晶体管M13的第一源极/漏极用以接收参考电位VGL,且晶体管M13的第二源极/漏极耦接至晶体管M8的栅极。
在图4A的第i级移位寄存器210(i)中,重置单元440耦接至预充电单元410和上拉单元420,其用以接收重置信号STV,且根据重置信号STV来重设节点X(i)的基准位(即重设预充电信号)。晶体管M14的栅极用以接收起始信号STV,晶体管M14的第一源极/漏极用以接收参考电位VGL,且晶体管M14的第二源极/漏极耦接至节点X(i)。
在图4B的第(i+1)级移位寄存器210(i+1)中,预充电单元410用以接收输入信号IN3、IN4,且根据输入信号IN3、IN4由节点X(i+1)输出预充电信号。晶体管M1的栅极用以接收输入信号IN3,晶体管M1的第一源极/漏极用以接收参考信号VGH,且晶体管M1的第二源极/漏极耦接至节点X(i+1)。晶体管M2的栅极用以接收输入信号IN4,晶体管M2的第一源极/漏极用以接收参考信号VGL,且晶体管M2的第二源极/漏极耦接至节点X(i+1)。
在图4B的第(i+1)级移位寄存器210(i+1)中,上拉单元420耦接至预充电单元410,其用以接收预充电信号和时钟信号CN2,且根据预充电信号和时钟信号CN2输出扫描信号SC(i+1)。晶体管M3的栅极耦接至节点X(i+1),晶体管M3的第一源极/漏极用以接收时钟信号C2,且晶体管M3的第二源极/漏极用以输出扫描信号SC(2)。若(i+1)为4的倍数,则时钟信号CN1为图2的时钟信号C4。反之,若(i+1)不为4的倍数,则时钟信号CN1为图2的时钟信号C2。
在图4B的第(i+1)级移位寄存器210(i+1)中,下拉单元430耦接预充电单元410和上拉单元420,其用以接收预充电信号和下拉控制信号GPWL2,且根据预充电信号和下拉控制信号GPWL2来控制第(i+1)级扫描信号SC(i+1)的基准位。晶体管M4的第一源极/漏极用以接收参考电位VGL,且晶体管M4的第二源极/漏极耦接至第i级移位寄存器210(i)中的节点X(i)并用以接收第i级移位寄存器210(i)的预充电信号。晶体管M5的栅极耦接至晶体管M4的栅极,晶体管M5的第一源极/漏极用以接收参考电位VGL,且晶体管M5的第二源极/漏极用以接收第i级扫描信号SC(i)。晶体管M6的栅极耦接至晶体管M4的栅极,晶体管M6的第一源极/漏极用以接收参考电位VGL,且晶体管M6的第二源极/漏极耦接至节点X(i+1)并用以接收预充电信号。晶体管M7的栅极耦接至晶体管M4的栅极,晶体管M7的第一源极/漏极用以接收参考电位VGL,且晶体管M7的第二源极/漏极用以接收第(i+1)级扫描信号SC(i+1)。晶体管M8的第一源极/漏极用以接收下拉控制信号GPWL2,且晶体管M8的第二源极/漏极耦接至晶体管M4的栅极。晶体管M9栅极和第一源极/漏极用以接收下拉控制信号GPWL2,且晶体管M9的第二源极/漏极耦接至晶体管M8的栅极。晶体管M10的栅极用以接收第(i-2)级扫描信号SC(i-2),晶体管M10的第一源极/漏极用以接收参考电位VGL,且晶体管M10的第二源极/漏极耦接至晶体管M4的栅极。晶体管M11的栅极耦接至第i级移位寄存器210(i)中的节点X(i)并用以接收第i级移位寄存器210(i)的预充电信号,晶体管M11的第一源极/漏极用以接收参考电位VGL,且晶体管M11的第二源极/漏极耦接至晶体管M4的栅极。晶体管M12的栅极耦接至节点X(i+1)并用以接收预充电信号,晶体管M12的第一源极/漏极用以接收参考电位VGL,且晶体管M12的第二源极/漏极耦接至晶体管M8的栅极。晶体管M13的栅极耦接至第i级移位寄存器210(i)中的节点X(i)并用以接收第i级移位寄存器210(i)的预充电信号,晶体管M13的第一源极/漏极用以接收参考电位VGL,且晶体管M13的第二源极/漏极耦接至晶体管M8的栅极。
在图4B的第(i+1)级移位寄存器210(i+1)中,重置单元440耦接至预充电单元410和上拉单元420,其用以接收重置信号STV,且根据重置信号STV来重设节点X(i+1)的基准位(即重设预充电信号)。晶体管M14的栅极用以接收起始信号STV,晶体管M14的第一源极/漏极用以接收参考电位VGL,且晶体管M14的第二源极/漏极耦接至节点X(i+1)。
若移位寄存器210(i)为第3级至第(N-j-1)级移位寄存器210(3)~210(N-j-1)中的奇数级移位寄存器,则输入信号IN1~IN4分别为第(i-2)级扫描信号SC(i-2)、第(i+j)级扫描信号SC(i+j)、第(i-1)级扫描信号SC(i-1)和第(i+j+1)级扫描信号SC(i+j+1)。若移位寄存器210(i)为第(N-j)级移位寄存器210(N-j)且j为奇数,则输入信号IN1~IN4分别为第(N-j-2)级扫描信号SC(N-j-2)、第N级扫描信号SC(N)、第(N-j-1)级扫描信号SC(N-j-1)和结束信号RST。若移位寄存器210(i)为第(N-j+1)级至第(N-1)级移位寄存器210(N-j+1)~210(N-1)中的奇数级移位寄存器,则输入信号IN1~IN4分别为第(i-2)级扫描信号SC(i-2)、结束信号RST、第(i-1)级扫描信号SC(i-1)和结束信号RST。
应注意的是,在以上图3A至图4B的说明中,j为大于2的正整数,使得下拉单元330、430的操作时间可延长,以提升移位寄存器210(1)~210(N)的性赖性。此外,在其他实施例中,栅极驱动器130可仅接收时钟信号C1~C4和起始信号STV。在此情形下,第(N-j+1)级至第N级移位寄存器210(N-j+1)~210(N)中的晶体管M2用以接收起始信号STV。
图5和图6分别为图2的栅极驱动器130在j等于3、4时的时序图。为方便说明,图5和图6仅示出第1级至第5级移位寄存器210(1)~210(5)的部分信号的时序变化。如图5所示,当起始信号STV在时间点t0从低基准位升至高基准位时,第1级移位寄存器210(1)的节点X(1)和第2级移位寄存器210(2)的节点X(2)均从低基准位升至第一高基准位,而第3级移位寄存器210(3)的节点X(3)至第5级移位寄存器210(5)的节点X(5)受到重置单元440的作用而维持在低基准位。在时间点t2时(即经过两个时间单位后;每两个相邻时间点相差一时间单位),起始信号STV从高基准位降至低基准位,而时钟信号C1从低基准位升至高基准位。此时,第1级移位寄存器210(1)的节点X(1)再从第一高基准位升至第二高基准位,且第1级扫描信号SC(1)从低基准位升至高基准位。在时间点t4时,时钟信号C1从高基准位降至低基准位,使得第1级扫描信号SC(1)从高基准位降至低基准位,且第1级移位寄存器210(1)的节点X(1)从第二高基准位降至第一高基准位。在时间点t5时,第4级扫描信号SC(4)受到时钟信号C4的作用从低基准位升至高基准位,使得第1级移位寄存器210(1)的节点X(1)从第一高基准位降至低基准位,而重设节点X(1)的基准位。
另外,如图6所示,当起始信号STV在时间点t0从低基准位升至高基准位时,第1级移位寄存器210(1)的节点X(1)和第2级移位寄存器210(2)的节点X(2)均从低基准位升至第一高基准位,而第3级移位寄存器210(3)的节点X(3)至第5级移位寄存器210(5)的节点X(5)受到重置单元440的作用而维持在低基准位。在时间点t2时(即经过两个时间单位后;每两个相邻时间点相差一时间单位),起始信号STV从高基准位降至低基准位,而时钟信号C1从低基准位升至高基准位。此时,第1级移位寄存器210(1)的节点X(1)再从第一高基准位升至第二高基准位,且第1级扫描信号SC(1)从低基准位升至高基准位。在时间点t4时,时钟信号C1从高基准位降至低基准位,使得第1级扫描信号SC(1)从高基准位降至低基准位,且第1级移位寄存器210(1)的节点X(1)从第二高基准位降至第一高基准位。在时间点t6时,第5级扫描信号SC(5)受到时钟信号C1的作用从低基准位升至高基准位,使得第1级移位寄存器210(1)的节点X(1)从第一高基准位降至低基准位,而重设节点X(1)的基准位。
在图5和图6中,时钟信号C1~C4依序在时间点t2、t3、t4、t5从低基准位升至高基准位,每一时钟信号C1~C4的周期为四个时间单位,且每一时钟信号C1~C4的高基准位持续时间和低基准位持续时间各占两个时间单位。通过时钟信号C1~C4的基准位变化,第1级扫描信号SC(1)至第5级扫描信号SC(5)依序从低基准位升至高基准位且依序从高基准位降至低基准位。
由图5和图6可知,因为第i级移位寄存器是由第(i+j)级移位寄存器210(i+j)来重设(j为大于2的正整数),故移位寄存器210(i)中的节点X(i)会先从第二高基准位降至第一高基准位,经过(j-2)个时间单位后再从第一高基准位降至低基准位,而不会直接从第二高基准位降至低基准位而造成扫描信号SC(i)由高基准位降至低基准位的时间过慢。举例而言,如图5所示,移位寄存器210(1)中的节点X(1)会先在时间点t4时从第二高基准位降至第一高基准位,接着在时间点t5时(即经过一个时间单位后)再从第一高基准位降至低基准位。如此一来,可维持扫描信号SC(i)波形的完整性,以避免错误的数据写入至对应的像素而造成图像显示错误的问题,且下拉单元330、430的操作时间也可延长。
应注意的是,上述j的数值可依据显示装置100的各种规格对应调整,其并不以对应图5的j等于3或对应图6j等于4为限。也就是说,可依据例如显示面板110的解析度、图像更新率(frames per second;FPS)或其他规格来对应设计扫描信号与其用以重设的移位寄存器的对应关系。
本发明的特点在于,通过利用次二级后的移位寄存器(例如后三级或后四级移位寄存器)来重设移位寄存器,可确保栅极驱动器产生的扫描信号波形的完整性,以避免错误的数据写入至对应的像素而造成图像显示错误的问题,且可使移位寄存器中的节点基准位更为稳定而不易受到其他杂讯(例如来自其他移位寄存器的杂讯)的干扰,进而提升显示装置的图像显示品质,避免产生例如横纹等显示问题,使显示装置具有高可靠度和高稳定度。
在上述实施例中所述的技术内容亦可应用在以左右两侧同时驱动的显示装置上。请参照图7,其绘示显示装置700的示意图。显示装置700包含显示面板710、源极驱动器720和栅极驱动器730A、730B。显示装置700与图1的显示装置100类似,两者的差别在于显示装置700具有两个栅极驱动器730A、730B。如图7所示,栅极驱动器730A、730B分别设置于显示面板710的左右两侧,且共同用以将栅极驱动信号传输至显示面板710。在其他实施例中,栅极驱动器730A、730B的设置位置可依据不同的设计需求而对应调整。栅极驱动器730A、730B可包含相同个数的移位寄存器,且其输出的扫描信号的时序相同。在一些实施例中,栅极驱动器730A、730B可以是图1所示的栅极驱动器130,且栅极驱动器730A、730B所输出的扫描信号具有实质相同的时序。显示面板710和源极驱动器720分别与图1的显示面板110和源极驱动器120大致相同,故在此不再赘述。
虽然本发明已以实施例说明如上,然其并非用以限定本发明,任何所属技术领域中的技术人员,在不脱离本发明的精神和范围内,当可作些许的变动与润饰,故本发明的保护范围当权利要求所界定者为准。

Claims (13)

1.一种栅极驱动电路,用以驱动显示面板,其特征在于,所述栅极驱动电路包含第1级至第N级移位寄存器,所述多个移位寄存器用以分别产生且依序输出第1级至第N级扫描信号至所述显示面板;
其中N为大于或等于4的正整数,且所述多个扫描信号的第i级扫描信号还用以重设所述多个移位寄存器的第(i-j)级移位寄存器,其中j为大于2且小于i的正整数。
2.如权利要求1所述的栅极驱动电路,其特征在于,j为3或4。
3.如权利要求1所述的栅极驱动电路,其特征在于,所述多个移位寄存器中的第i级移位寄存器包含:
预充电单元,其用以接收第一输入信号和第二输入信号,且根据所述第一输入信号和所述第二输入信号而由节点输出预充电信号;
上拉单元,耦接所述预充电单元,所述上拉单元用以接收所述预充电信号和时钟信号,且根据所述预充电信号和所述时钟信号输出所述多个扫描信号的第i级扫描信号;以及
下拉单元,耦接于所述预充电单元和所述上拉单元,所述下拉单元用以接收所述预充电信号和下拉控制信号,且根据所述预充电信号和所述下拉控制信号来控制所述多个扫描信号的第i级扫描信号的基准位。
4.如权利要求3所述的栅极驱动电路,其特征在于,所述预充电单元包含:
第一晶体管,其栅极用以接收所述第一输入信号,其第一源极/漏极用以接收第一参考电位,且其第二源极/漏极耦接至所述节点;以及
第二晶体管,其栅极用以接收所述第二输入信号,其第一源极/漏极用以接收第二参考电位,且其第二源极/漏极耦接至所述节点。
5.如权利要求4所述的栅极驱动电路,其特征在于,
当i为1至2中的任一正整数时,所述第一输入信号为所述起始信号,且所述第二输入信号为所述多个扫描信号中的第(i+j)级扫描信号;
当i为3至(N-j)中的任一正整数时,所述第一输入信号为所述多个第一扫描信号中的第(i-2)级扫描信号,且所述第二输入信号为所述多个扫描信号中的第(i+j)级扫描信号;以及
当i为(N-j+1)至N中的任一正整数时,所述第一输入信号为所述多个扫描信号中的第(i-2)级扫描信号,且所述第二输入信号为所述起始信号或结束信号。
6.如权利要求4所述的栅极驱动电路,其特征在于,当i为3至N中的任一正整数时,所述第i级移位寄存器还包含:
重置单元,耦接所述预充电单元和所述上拉单元,所述重置单元用以在所述栅极驱动电路产生所述第1级至第N级扫描信号前重设所述第i级移位寄存器的节点的基准位。
7.如权利要求3所述的栅极驱动电路,其特征在于,所述多个扫描信号中的第k级扫描信号输入至所述多个移位寄存器中第(k+1)级移位寄存器的下拉单元,所述多个扫描信号中的第(k+1)级扫描信号输入至所述多个移位寄存器中第k级移位寄存器的下拉单元,其中k为奇数。
8.如权利要求3所述的栅极驱动电路,其特征在于,输入至所述多个移位寄存器中相邻两个移位寄存器的时钟信号相差1/4个时钟周期。
9.如权利要求3所述的栅极驱动电路,其特征在于,输入至所述移位寄存器中相邻两个移位寄存器的下拉控制信号互为反相。
10.一种显示装置,其特征在于,所述显示装置包含:
显示面板,以及;
第一栅极驱动电路,用以驱动所述显示面板且设置在所述显示面板的一侧,所述第一栅极驱动电路包含第1级至第N级第一移位寄存器,所述多个第一移位寄存器用以分别产生且依序输出第1级至第N级第一扫描信号至所述显示面板;
其中N为大于或等于4的正整数,且所述多个第一扫描信号的第i级第一扫描信号还用以重设所述多个第一移位寄存器的第(i-j)级第一移位寄存器,其中j为大于2且小于i的正整数。
11.如权利要求10所述的显示装置,其特征在于,所述显示装置还包含:
第二栅极驱动电路,用以驱动所述显示面板且设置在所述显示面板相对于所述第一栅极驱动电路的另一侧,所述第二栅极驱动电路包含第1级至第N级第二移位寄存器,所述多个第二移位寄存器用以分别产生且依序输出第1级至第N级第二扫描信号至所述显示面板;
其中所述多个第二扫描信号的第i级第二扫描信号还用以重设所述多个第二移位寄存器之第(i-j)级第二移位寄存器。
12.如权利要求10或11所述的显示装置,其特征在于,j为3或4。
13.如权利要求11所述的显示装置,其特征在于,所述多个第二扫描信号分别与所述多个第一扫描信号具有实质相同的时序。
CN201610635289.3A 2016-08-05 2016-08-05 栅极驱动电路和显示装置 Active CN107689213B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201610635289.3A CN107689213B (zh) 2016-08-05 2016-08-05 栅极驱动电路和显示装置
US15/351,457 US10403382B2 (en) 2016-08-05 2016-11-15 Gate driving circuit and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610635289.3A CN107689213B (zh) 2016-08-05 2016-08-05 栅极驱动电路和显示装置

Publications (2)

Publication Number Publication Date
CN107689213A true CN107689213A (zh) 2018-02-13
CN107689213B CN107689213B (zh) 2020-07-07

Family

ID=61151653

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610635289.3A Active CN107689213B (zh) 2016-08-05 2016-08-05 栅极驱动电路和显示装置

Country Status (1)

Country Link
CN (1) CN107689213B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108717843A (zh) * 2018-02-26 2018-10-30 友达光电股份有限公司 显示装置及其栅极驱动器
CN110264936A (zh) * 2019-06-24 2019-09-20 京东方科技集团股份有限公司 栅极驱动电路和显示装置
CN110322845A (zh) * 2018-03-29 2019-10-11 瀚宇彩晶股份有限公司 栅极驱动电路和显示面板
CN110444138A (zh) * 2018-05-03 2019-11-12 瀚宇彩晶股份有限公司 栅极驱动电路及显示面板
CN113299215A (zh) * 2020-02-21 2021-08-24 瀚宇彩晶股份有限公司 栅极驱动电路
CN113744679A (zh) * 2021-07-29 2021-12-03 北京大学深圳研究生院 一种栅极驱动电路及显示面板

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101290803A (zh) * 2007-04-19 2008-10-22 瀚宇彩晶股份有限公司 移位寄存装置及其移位寄存器
CN102819998A (zh) * 2012-07-30 2012-12-12 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器和显示装置
CN103594118A (zh) * 2012-08-17 2014-02-19 瀚宇彩晶股份有限公司 液晶显示器及其双向移位寄存装置
KR20140043203A (ko) * 2012-09-25 2014-04-08 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR20140095209A (ko) * 2013-01-24 2014-08-01 엘지디스플레이 주식회사 쉬프트 레지스터
CN103996367A (zh) * 2014-04-18 2014-08-20 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和显示装置
CN104050935A (zh) * 2013-03-11 2014-09-17 瀚宇彩晶股份有限公司 移位寄存器、双向移位暂存装置及应用其的液晶显示面板
CN104103244A (zh) * 2013-04-03 2014-10-15 瀚宇彩晶股份有限公司 液晶显示器及其双向移位暂存装置
CN104217763A (zh) * 2014-08-28 2014-12-17 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104299583A (zh) * 2014-09-26 2015-01-21 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、驱动电路和显示装置
KR20150014619A (ko) * 2013-07-30 2015-02-09 엘지디스플레이 주식회사 쉬프트 레지스터
CN104575411A (zh) * 2013-10-22 2015-04-29 瀚宇彩晶股份有限公司 液晶显示器及其双向移位暂存装置
CN104575409A (zh) * 2013-10-16 2015-04-29 瀚宇彩晶股份有限公司 液晶显示器及其双向移位暂存装置
KR20150047038A (ko) * 2013-10-23 2015-05-04 엘지디스플레이 주식회사 쉬프트 레지스터
CN106328074A (zh) * 2015-06-25 2017-01-11 群创光电股份有限公司 图像显示系统与栅极驱动电路

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101290803A (zh) * 2007-04-19 2008-10-22 瀚宇彩晶股份有限公司 移位寄存装置及其移位寄存器
CN102819998A (zh) * 2012-07-30 2012-12-12 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器和显示装置
CN103594118A (zh) * 2012-08-17 2014-02-19 瀚宇彩晶股份有限公司 液晶显示器及其双向移位寄存装置
KR20140043203A (ko) * 2012-09-25 2014-04-08 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR20140095209A (ko) * 2013-01-24 2014-08-01 엘지디스플레이 주식회사 쉬프트 레지스터
CN104050935A (zh) * 2013-03-11 2014-09-17 瀚宇彩晶股份有限公司 移位寄存器、双向移位暂存装置及应用其的液晶显示面板
CN104103244A (zh) * 2013-04-03 2014-10-15 瀚宇彩晶股份有限公司 液晶显示器及其双向移位暂存装置
KR20150014619A (ko) * 2013-07-30 2015-02-09 엘지디스플레이 주식회사 쉬프트 레지스터
CN104575409A (zh) * 2013-10-16 2015-04-29 瀚宇彩晶股份有限公司 液晶显示器及其双向移位暂存装置
CN104575411A (zh) * 2013-10-22 2015-04-29 瀚宇彩晶股份有限公司 液晶显示器及其双向移位暂存装置
KR20150047038A (ko) * 2013-10-23 2015-05-04 엘지디스플레이 주식회사 쉬프트 레지스터
CN103996367A (zh) * 2014-04-18 2014-08-20 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和显示装置
CN104217763A (zh) * 2014-08-28 2014-12-17 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104299583A (zh) * 2014-09-26 2015-01-21 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN106328074A (zh) * 2015-06-25 2017-01-11 群创光电股份有限公司 图像显示系统与栅极驱动电路

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108717843A (zh) * 2018-02-26 2018-10-30 友达光电股份有限公司 显示装置及其栅极驱动器
CN108717843B (zh) * 2018-02-26 2020-04-14 友达光电股份有限公司 显示装置及其栅极驱动器
CN110322845A (zh) * 2018-03-29 2019-10-11 瀚宇彩晶股份有限公司 栅极驱动电路和显示面板
CN110322845B (zh) * 2018-03-29 2021-08-20 瀚宇彩晶股份有限公司 栅极驱动电路和显示面板
US11189240B2 (en) 2018-03-29 2021-11-30 Hannstar Display Corporation Gate driving circuit and display panel
CN110444138A (zh) * 2018-05-03 2019-11-12 瀚宇彩晶股份有限公司 栅极驱动电路及显示面板
CN110264936A (zh) * 2019-06-24 2019-09-20 京东方科技集团股份有限公司 栅极驱动电路和显示装置
CN113299215A (zh) * 2020-02-21 2021-08-24 瀚宇彩晶股份有限公司 栅极驱动电路
CN113299215B (zh) * 2020-02-21 2024-05-14 瀚宇彩晶股份有限公司 栅极驱动电路
CN113744679A (zh) * 2021-07-29 2021-12-03 北京大学深圳研究生院 一种栅极驱动电路及显示面板
CN113744679B (zh) * 2021-07-29 2024-02-09 北京大学深圳研究生院 一种栅极驱动电路及显示面板

Also Published As

Publication number Publication date
CN107689213B (zh) 2020-07-07

Similar Documents

Publication Publication Date Title
CN107689213A (zh) 栅极驱动电路和显示装置
CN102456331B (zh) 液晶显示器
JP4126613B2 (ja) 液晶表示装置のゲート駆動装置及び方法
CN103489425B (zh) 电平转换电路、阵列基板及显示装置
TWI425485B (zh) 顯示面板的驅動方法
KR102033569B1 (ko) 표시 장치
CN106340273B (zh) 移位寄存器和显示装置
US7929658B2 (en) Shift register circuit having bi-directional transmission mechanism
CN102621755B (zh) 液晶显示器面板与其驱动方法
US20140168044A1 (en) Shift register unit, gate driving circuit and display device
CN109461411A (zh) 栅极驱动电路及显示面板
CN107689217A (zh) 栅极驱动电路和显示装置
CN108022562A (zh) 栅极驱动器和使用其的显示装置
CN105206210A (zh) 扫描驱动器及使用扫描驱动器的显示装置
KR20080099534A (ko) 타이밍 컨트롤러, 액정 표시 장치 및 액정 표시 장치의구동 방법
CN106935168A (zh) 移位寄存器和显示装置
CN105632441A (zh) 栅极驱动电路
CN102339591A (zh) 液晶显示器及其驱动方法
CN106683630A (zh) 一种像素充电方法及电路
CN106297624A (zh) 移位寄存器和显示装置
CN110444138A (zh) 栅极驱动电路及显示面板
US9251751B2 (en) Display device and method of driving the same utilizing kickback compensation values
CN102804250B (zh) 显示驱动电路、显示装置和显示驱动方法
CN105225652A (zh) 一种显示装置的驱动方法、装置及显示装置
CN102237034B (zh) 一种栅极驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant