CN107463377A - 一种基于PCIE的多Powerpc快速加载方法 - Google Patents
一种基于PCIE的多Powerpc快速加载方法 Download PDFInfo
- Publication number
- CN107463377A CN107463377A CN201710621399.9A CN201710621399A CN107463377A CN 107463377 A CN107463377 A CN 107463377A CN 201710621399 A CN201710621399 A CN 201710621399A CN 107463377 A CN107463377 A CN 107463377A
- Authority
- CN
- China
- Prior art keywords
- master controller
- obc
- pcie
- controllers
- terminal device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4406—Loading of operating system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4411—Configuring for operating with peripheral devices; Loading of device drivers
Abstract
一种基于PCIE的多Powerpc快速加载方法,主要采用以下步骤,在主机板上分别设置有至少两个PowerPC处理器、OBC控制器、存储卡和PCIE总线;设置其中一个PowerPC处理器作为主控制器,主控制器的交互端口通过OBC控制器与存储卡相连,主控制器存储端口与存储器相连,其余每个PowerPC处理器分别通过一根PCIE总线连接在主控制器的不同PCIE端口上作为终端设备,在PowerPC处理器的存储端口也分别连接有存储器。采用1片PCIE交换与多PowerPC处理器连接,即可实现多PowerPC快速加载,相对其他方案,可以减少部分器件的使用数量,如:Nor存储卡、锁存器。
Description
技术领域
本发明涉及处理器领域,具体涉及一种基于PCIE的多Powerpc快速加载方法。
背景技术
PPC为PowerPC(英语:Performance Optimization With Enhanced RISC–Performance Computing,有时简称PPC)是一种精简指令集(RISC)架构的中央处理器(CPU)。
大多数传统的多PPC的启动方案中,需要单独给每个PPC连接一块存储卡,采用此种方案,启动时需要LocalBus通过OBC控制器加载Flash存储卡上存储的镜像,该方案功能单一,不具备拓展性,启动时间长,板卡功耗增加,在硬件上,会造成复杂度增加,稳定性下降,同时硬件陈本也会增加,对逻辑软件的复杂程度也相应增加,不利于软件的维护。
发明内容
本发明针对现有技术的不足,提出一种基于PCIE的多Powerpc快速加载方法,具体技术方案如下:
一种基于PCIE的多Powerpc快速加载方法,其特征在于:
采用以下步骤,
步骤1:在主机板上分别设置有至少两个PowerPC处理器、OBC控制器、存储卡和PCIE总线;
步骤2:设置其中一个PowerPC处理器作为主控制器,主控制器的交互端口通过OBC控制器与所述存储卡相连,所述主控制器存储端口与存储器相连,其余每个PowerPC处理器分别通过一根所述PCIE总线连接在所述主控制器的不同PCIE端口上作为终端设备,在所述PowerPC处理器的存储端口也分别连接有存储器;
步骤3:主控制器配置为存储卡启动,主机板上电后,主控制器通过OBC控制器从存储卡的内置程序段中加载启动引导,该启动引导为存储卡内置的一段程序;
步骤4:主控制器配置PCIE总线,主控制器将PCIE总线地址空间分别映射到OBC控制器的地址空间和主控制器对应的存储器的地址空间;
步骤5:终端设备通过PCIE总线访问OBC控制器,终端设备通过OBC控制器从存储卡的固定程序段中加载启动引导,当终端设备启动引导完成后,终端设备通过PCIE总线访问OBC控制器,在OBC控制器中设置自身对应的启动引导完成标志,该标志由主控制器访问;
步骤6:主控制器读取OBC控制器中的启动引导完成标志;
步骤7:判断启动引导完成标志是否均完成,如果是,则进入下一步骤,否则,返回到步骤5;
步骤8:主控制器通过OBC控制器从存储卡中复制系统镜像文件到自身对应的存储器中,且将该存储器设置为共享模式,同时主控制器通过配置OBC控制器分别为终端设备设置镜像启动标志;
步骤9:主控制器完成镜像文件启动;
步骤10:终端设备分别从OBC控制器中读取对应的镜像启动标志;
步骤11:终端设备判断镜像启动标志是否已设置完成,如果是,则进入下一步骤,否则,回到步骤10;
步骤12:终端设备分别通过PCIE总线从主控制器对应的存储器中拷贝镜像文件到自身对应的存储器中;
步骤13:终端设备从自身对应的存储器中启动镜像文件。
进一步地:所述主控制器与所述终端设备分别通过PCIE总线连接在所述PCIESWITCH的双向端口上。
进一步地:所述固定程序段完成CPU向量,存储卡,MMU和存储器的配置。
本发明的有益效果为:第一,本发明的加载方式可以提升目前类似多PowerPC系统的启动时间,解决启动慢的问题。第二,在同一板卡上有相同数量的PowerPC处理器的情况下,该方案减少了硬件元器件的个数,缩短了硬件开发周期,节约了硬件开发成本。第三,该快速加载方法利用PCIE总线高速率的特点,极大缩短数据传输的时间。第四,采用1片PCIE交换与多PowerPC处理器连接,即可实现多PowerPC快速加载,相对其他方案,可以减少部分器件的使用数量,如:Nor存储卡、锁存器。
附图说明
图1为本发明的结构框图;
图2为本发明的流程图。
具体实施方式
下面结合附图对本发明的较佳实施例进行详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围做出更为清楚明确的界定。
一种基于PCIE的多Powerpc快速加载方法,
采用以下步骤,
步骤1:在主机板上分别设置有四个PowerPC处理器、OBC控制器、存储卡和PCIE总线,该四个PowerPC处理器分别为CPU A、CPU B、CPU C和CPU D,存储卡为Flash存储卡;
步骤2:设置CPU A作为主控制器,设置CPU B、CPU C和CPU D为终端设备。主控制器的交互端口通过OBC控制器与存储卡相连,主控制器存储端口与存储器相连,主控制器与终端设备分别通过PCIE总线连接在PCIE SWITCH的双向端口上,在终端设备的存储端口也分别连接有存储器;
步骤3:主控制器配置为存储卡启动,主机板上电后,主控制器通过OBC控制器从存储卡的内置程序段中加载启动引导,该启动引导为存储卡内置的一段程序,主控制器通过加载该固定程序段完成CPU向量,存储卡,MMU和存储器的配置。
步骤4:主控制器配置PCIE总线,主控制器将PCIE总线地址空间分别映射到OBC控制器的地址空间和主控制器对应的存储器的地址空间;
步骤5:终端设备通过PCIE总线访问OBC控制器,终端设备通过OBC控制器从存储卡的固定程序段中加载启动引导,当终端设备启动引导完成后,终端设备通过PCIE总线访问OBC控制器,在OBC控制器中设置自身对应的启动引导完成标志,该标志由主控制器访问;
步骤6:主控制器读取OBC控制器中的启动引导完成标志;
步骤7:判断启动引导完成标志是否均完成,如果是,则进入下一步骤,否则,返回到步骤5;
步骤8:主控制器通过OBC控制器从存储卡中复制系统镜像文件到自身对应的存储器中,且将该存储器设置为共享模式,同时主控制器通过配置OBC控制器分别为终端设备设置镜像启动标志;
步骤9:主控制器完成镜像文件启动;
步骤10:终端设备分别从OBC控制器中读取对应的镜像启动标志;
步骤11:终端设备判断镜像启动标志是否已设置完成,如果是,则进入下一步骤,否则,回到步骤10;
步骤12:终端设备分别通过PCIE总线从主控制器对应的存储器中拷贝镜像文件到自身对应的存储器中;
步骤13:终端设备从自身对应的存储器中启动镜像文件。
Claims (3)
1.一种基于PCIE的多Powerpc快速加载方法,其特征在于:
采用以下步骤,
步骤1:在主机板上分别设置有至少两个PowerPC处理器、OBC控制器、存储卡和PCIE总线;
步骤2:设置其中一个PowerPC处理器作为主控制器,主控制器的交互端口通过OBC控制器与所述存储卡相连,所述主控制器存储端口与存储器相连,其余每个PowerPC处理器分别通过一根所述PCIE总线连接在所述主控制器的不同PCIE端口上作为终端设备,在所述PowerPC处理器的存储端口也分别连接有存储器;
步骤3:主控制器配置为存储卡启动,主机板上电后,主控制器通过OBC控制器从存储卡的内置程序段中加载启动引导,该启动引导为存储卡内置的一段程序;
步骤4:主控制器配置PCIE总线,主控制器将PCIE总线地址空间分别映射到OBC控制器的地址空间和主控制器对应的存储器的地址空间;
步骤5:终端设备通过PCIE总线访问OBC控制器,终端设备通过OBC控制器从存储卡的固定程序段中加载启动引导,当终端设备启动引导完成后,终端设备通过PCIE总线访问OBC控制器,在OBC控制器中设置自身对应的启动引导完成标志,该标志由主控制器访问;
步骤6:主控制器读取OBC控制器中的启动引导完成标志;
步骤7:判断启动引导完成标志是否均完成,如果是,则进入下一步骤,否则,返回到步骤5;
步骤8:主控制器通过OBC控制器从存储卡中复制系统镜像文件到自身对应的存储器中,且将该存储器设置为共享模式,同时主控制器通过配置OBC控制器分别为终端设备设置镜像启动标志;
步骤9:主控制器完成镜像文件启动;
步骤10:终端设备分别从OBC控制器中读取对应的镜像启动标志;
步骤11:终端设备判断镜像启动标志是否已设置完成,如果是,则进入下一步骤,否则,回到步骤10;
步骤12:终端设备分别通过PCIE总线从主控制器中的存储器中拷贝镜像文件到自身对应的存储器中;
步骤13:终端设备从自身对应的存储器中启动镜像文件。
2.根据权利要求1所述一种基于PCIE的多Powerpc快速加载方法,其特征在于:所述主控制器与所述终端设备分别通过PCIE总线连接在所述PCIE SWITCH的双向端口上。
3.根据权利要求1所述一种基于PCIE的多Powerpc快速加载方法,其特征在于:所述固定程序段完成CPU向量,存储卡,MMU和存储器的配置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710621399.9A CN107463377A (zh) | 2017-07-27 | 2017-07-27 | 一种基于PCIE的多Powerpc快速加载方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710621399.9A CN107463377A (zh) | 2017-07-27 | 2017-07-27 | 一种基于PCIE的多Powerpc快速加载方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107463377A true CN107463377A (zh) | 2017-12-12 |
Family
ID=60547556
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710621399.9A Pending CN107463377A (zh) | 2017-07-27 | 2017-07-27 | 一种基于PCIE的多Powerpc快速加载方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107463377A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113645412A (zh) * | 2021-10-15 | 2021-11-12 | 北京创米智汇物联科技有限公司 | 启动方法、装置、摄像机及计算机可读存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101192165A (zh) * | 2006-11-29 | 2008-06-04 | 中兴通讯股份有限公司 | 主从式多处理器系统以及软件版本加载方法 |
CN102646045A (zh) * | 2012-03-08 | 2012-08-22 | 杭州海康威视数字技术股份有限公司 | 多处理器系统及其并行启动方法 |
CN103036817A (zh) * | 2012-12-14 | 2013-04-10 | 华为技术有限公司 | 一种服务器单板、服务器单板实现方法及主处理器 |
CN105573800A (zh) * | 2015-12-22 | 2016-05-11 | 中船重工(武汉)凌久电子有限责任公司 | 一种基于zynq的单板或多板系统及在线更新方法 |
-
2017
- 2017-07-27 CN CN201710621399.9A patent/CN107463377A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101192165A (zh) * | 2006-11-29 | 2008-06-04 | 中兴通讯股份有限公司 | 主从式多处理器系统以及软件版本加载方法 |
CN102646045A (zh) * | 2012-03-08 | 2012-08-22 | 杭州海康威视数字技术股份有限公司 | 多处理器系统及其并行启动方法 |
CN103036817A (zh) * | 2012-12-14 | 2013-04-10 | 华为技术有限公司 | 一种服务器单板、服务器单板实现方法及主处理器 |
CN105573800A (zh) * | 2015-12-22 | 2016-05-11 | 中船重工(武汉)凌久电子有限责任公司 | 一种基于zynq的单板或多板系统及在线更新方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113645412A (zh) * | 2021-10-15 | 2021-11-12 | 北京创米智汇物联科技有限公司 | 启动方法、装置、摄像机及计算机可读存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102763090B (zh) | 用于利用nand存储器件同时读写的系统和方法 | |
CN102200923B (zh) | 从mmc/sd设备引导主机设备的方法及相关设备 | |
CN108121672A (zh) | 一种基于NandFlash存储器多通道的存储阵列控制方法与装置 | |
CN102646045B (zh) | 多处理器系统及其并行启动方法 | |
CN102981864B (zh) | 信息处理装置和信息处理方法 | |
CN102708031B (zh) | 一种快速定位故障内存的方法 | |
WO2016003559A1 (en) | Techniques to communicate with a controller for a non-volatile dual in-line memory module | |
CN103176943B (zh) | 用于功率优化的多处理器同步的方法 | |
KR102384164B1 (ko) | 집적 단일 fpga 및 ssd 컨트롤러 | |
US20110055452A1 (en) | Method and program for memory relocation control of computer, and computer system | |
CN101876911B (zh) | 基于PCI/PCIe总线多CPU系统启动方法及模块 | |
WO2020177577A1 (zh) | 一种控制器加载多核固件的方法、装置及计算机设备 | |
CN103412834A (zh) | 一种单soc芯片及单soc芯片多工作模式的复用方法 | |
CN112014726A (zh) | Dsp芯片测试装置及方法 | |
CN111913822B (zh) | 一种基于amp架构的核间通信方式 | |
CN110968352B (zh) | 一种pcie设备的复位系统及服务器系统 | |
CN203455832U (zh) | 一种电子设备 | |
CN103475514B (zh) | 无bmc的节点、集群系统及bios修复和升级方法 | |
EP3884386A1 (en) | Programming and controlling compute units in an integrated circuit | |
CN107463377A (zh) | 一种基于PCIE的多Powerpc快速加载方法 | |
CN102253844A (zh) | 一种启动处理器的方法和设备 | |
US20150177816A1 (en) | Semiconductor integrated circuit apparatus | |
TWI245222B (en) | Accessing configuration registers by automatically changing an index | |
US20220342835A1 (en) | Method and apparatus for disaggregation of computing resources | |
CN102789384B (zh) | 一种面向龙芯3b处理器的服务器操作系统实现方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20171212 |
|
RJ01 | Rejection of invention patent application after publication |