CN107316596B - 阵列基板测试电路 - Google Patents

阵列基板测试电路 Download PDF

Info

Publication number
CN107316596B
CN107316596B CN201710608552.4A CN201710608552A CN107316596B CN 107316596 B CN107316596 B CN 107316596B CN 201710608552 A CN201710608552 A CN 201710608552A CN 107316596 B CN107316596 B CN 107316596B
Authority
CN
China
Prior art keywords
switch element
signal input
measurement
control signal
input point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710608552.4A
Other languages
English (en)
Other versions
CN107316596A (zh
Inventor
洪光辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201710608552.4A priority Critical patent/CN107316596B/zh
Priority to PCT/CN2017/106869 priority patent/WO2019019430A1/zh
Priority to US15/571,004 priority patent/US10497294B2/en
Publication of CN107316596A publication Critical patent/CN107316596A/zh
Application granted granted Critical
Publication of CN107316596B publication Critical patent/CN107316596B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种阵列基板测试电路。该电路包括:至少一个第一多路复用模块、一使能信号输入点、多个测控信号输入点、多条数据线、多个使能开关元件、多个防置空开关元件、以及一反相器;每一个防置空开关元件的控制端均接入反相后的使能信号,输入端均接入测控开关关闭信号,输出端电性连接与其对应的一个测控信号输入点;能够在液晶显示面板显示时打开所述防置空开关元件,将所述测控开关关闭信号输入测控信号输入点,以保证多路复用器中的开关元件在液晶显示面板正常显示保持关闭状态,避免多路复用器中的开关元件处于置空状态,提升液晶显示面板的工作稳定性。

Description

阵列基板测试电路
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板测试电路。
背景技术
随着显示技术的发展,液晶显示器(Liquid Crystal Display,LCD)等平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示装置中的主流。
通常液晶显示面板由彩膜基板(CF,Color Filter)、薄膜晶体管基板(TFT,ThinFilm Transistor)、夹于彩膜基板与薄膜晶体管基板之间的液晶(LC,Liquid Crystal)及密封胶框(Sealant)组成,其成型工艺一般包括:前段阵列(Array)制程(薄膜、黄光、蚀刻及剥膜)、中段成盒(Cell)制程(TFT基板与CF基板贴合)及后段模组组装制程(驱动IC与印刷电路板压合)。其中,前段Array制程主要是形成TFT基板,以便于控制液晶分子的运动;中段Cell制程主要是在TFT基板与CF基板之间添加液晶;后段模组组装制程主要是驱动IC压合与印刷电路板的整合,进而驱动液晶分子转动,显示图像。
阵列基板测试(Array Test)电路,是用于液晶显示面板Array制程中用来测试阵列基板侧电性情况的电路,对于产品良率的提升具有很重要的作用。如图1及图2所示,Array Test电路通常位于面板显示区的上部,包括:多个驱动单元,每一个驱动单元均包括:多个阵列测试点(Array Test pad)100、与所述多个阵列测试点100电性连接的多路复用电路(DEMUX)200、以及测试使能电路300,其中所述多路复用电路200包括:一个第一多路复用模块201、以及四个第二多路复用模块202;所述第一多路复用模块201包括四个第一薄膜晶体管T1,所述每一个第二多路复用模块202包括六个第二薄膜晶体管T2,所述测试使能电路300包括二十四个第三薄膜晶体管T3;所述四个第一薄膜晶体管T1的栅极分别电性连接第一、第二、第三、及第四控制信号ATC1~ATC4,所述四个第一薄膜晶体管T1的源极均接入数据信号Data,所述四个第一薄膜晶体管T1的漏极分别对应电性连接一个第二多路复用模块202;所述六个第二薄膜晶体管T2的栅极分别电性连接第五、第六、第七、第八、第九、及第十控制信号ATC5~ATC10,所述六个第二薄膜晶体管T2的源极均电性连接其所在的第二多路复用模块202对应的一个第一薄膜晶体管T1的漏极,所述六个第二薄膜晶体管T2的漏极电性连接测试使能电路300,所述二十四个第三薄膜晶体管T3的栅极均接入测试使能信号ATEN,所述二十四个第三薄膜晶体管T3的源极分别电性连接一个第二薄膜晶体管T2的漏极,所述二十四个第三薄膜晶体管T3的漏极分别电性连接一条数据线,如图2所示,阵列测试时,所述第一至第十控制信号ATC1~ATC10、测试使能信号ATEN、及数据信号Data均通过对应的阵列测试点100输入到相应到薄膜晶体管中,但是测试完成之后,在面板正常工作时,阵列测试点上不再有信号输入,电路不工作,第一至第十控制信号ATC1~ATC10处于置空(Floating)状态,导致所述多路复用器100中的各个薄膜晶体管也处于置空的状态,导致面板处于一种未知的状态,对面板的显示造成不确定性,影响面板显示的稳定性。
发明内容
本发明的目的在于提供一种阵列基板测试电路,能够保证多路复用器中的开关元件在液晶显示面板正常显示保持关闭状态,避免多路复用器中的开关元件处于置空状态,提升液晶显示面板的工作稳定性。
为实现上述目的,本发明提供了一种阵列基板测试电路,包括:至少一个第一多路复用模块、一使能信号输入点、多个测控信号输入点、多条数据线、多个使能开关元件、多个防置空开关元件、以及一反相器;
每一个第一测控开关元件对应一个使能开关元件,每一个第一测控开关元件的控制端均电性连接一个测控信号输入点,输入端均接入数据信号,输出端均电性连接与其对应的使能开关元件的输入端;
每一个使能开关元件对应一条数据线,每一个使能开关元件的控制端均电性连接使能信号输入点,输出端均电性连接与其对应的一数据线;
每一个防置空开关元件对应一个测控信号输入点,每一个防置空开关元件的控制端均电性连接所述反相器的输出端,输入端均接入测控开关关闭信号,输出端均电性连接与其对应的一个测控信号输入点;
所述使能信号输入点用于在阵列基板测试时接收高电位的使能信号,使得所述使能开关元件打开且所述防置空开关元件关闭,在液晶显示面板正常显示时接收低电位的使能信号,使得所述使能开关元件关闭且所述防置空开关元件打开;
所述测控信号输入点用于在阵列基板测试时接收测控信号,使得所述第一测控开关元件打开,在液晶显示面板正常显示时接收测控开关关闭信号,使得所述第一测控开关元件关闭。
所述防置空开关元件为薄膜晶体管,所述薄膜晶体管的栅极为所述防置空开关元件的控制端,源极为所述防置空开关元件的输入端,漏极为所述防置空开关元件的输出端。
所述防置空开关元件为传输门,所述传输门的高电位控制端为所述防置空开关元件的控制端,输入端为所述防置空开关元件的输入端,输出端为所述防置空开关元件的输出端,所述传输门的低电位控制端电性连接所述使能信号输入点。
所述多个测控信号输入点包括:第一测控信号输入点、第二测控信号输入点、第三测控信号输入点、第四测控信号输入点、第五测控信号输入点、第六测控信号输入点;
所述第一多路复用模块的数量为四个,每一个第一多路复用模块均包括六个第一测控开关元件,同一个第一多路复用模块中的六个测控开关元件的控制端分别接入第一测控信号输入点、第二测控信号输入点、第三测控信号输入点、第四测控信号输入点、第五测控信号输入点、第六测控信号输入点。
还包括:一第二多路复用模块、第七测控信号输入点、第八测控信号输入点、第九测控信号输入点、及第十测控信号输入点,所述第一多路复用模块从第二多路复用模块获取数据信号;
所述第二多路复用模块包括:四个第二测控开关元件,每一个第二测控开关元件对应一个第一多路复用模块,每一个第二测控开关元件的输出端均与其对应的第一多路复用模块中的各个第一测控开关元件的输入端电性连接;所述四个第二测控开关元件的控制端分别电性连接第七测控信号输入点、第八测控信号输入点、第九测控信号输入点、第十测控信号输入点,所述四个第二测控开关元件的输入端均接入数据信号。
还包括:一数据信号输入点,所述数据信号输入点用于向所述第二多路复用模块提供数据信号。
所述使能开关元件为薄膜晶体管,所述薄膜晶体管的栅极为所述使能开关元件的控制端,源极为所述使能开关元件的输入端,漏极为所述使能开关元件的输出端。
所述第一测控开关元件为薄膜晶体管,所述薄膜晶体管的栅极为所述第一测控开关元件的控制端,源极为所述第一测控开关元件的输入端,漏极为所述第一测控开关元件的输出端
本发明的有益效果:本发明提供一种阵列基板测试电路,包括:至少一个第一多路复用模块、一使能信号输入点、多个测控信号输入点、多条数据线、多个使能开关元件、多个防置空开关元件、以及一反相器;每一个第一测控开关元件的控制端均电性连接一个测控信号输入点,输入端均接入数据信号,输出端均电性连接与其对应的一使能开关元件的输入端;每一个使能开关元件的控制端均电性连接使能信号输入点,输出端均电性连接与其对应的一数据线;每一个防置空开关元件的控制端均电性连接所述反相器的输出端,输入端均接入测控开关关闭信号,输出端均电性连接与其对应的一个测控信号输入点;通过在液晶显示面板显示时打开所述防置空开关元件,将所述测控开关关闭信号输入测控信号输入点,可保证多路复用器中的开关元件在液晶显示面板正常显示保持关闭状态,避免多路复用器中的开关元件处于置空状态,提升液晶显示面板的工作稳定性。
附图说明
为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
附图中,
图1为现有的阵列基板测试电路的电路图;
图2为现有的阵列基板测试电路的阵列测试点处的示意图;
图3为本发明的阵列基板测试电路的第一实施例的电路图;
图4为本发明的阵列基板测试电路的第二实施例中防置空开关元件处的局部放大图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
请参阅图3,本发明提供一种阵列基板测试电路,包括:至少一个第一多路复用模块1、一使能信号输入点2、多个测控信号输入点3、多条数据线4、多个使能开关元件5、多个防置空开关元件6、以及一反相器7;
每一个第一测控开关元件11对应一个使能开关元件5,每一个第一测控开关元件11的控制端均电性连接一个测控信号输入点3,输入端均接入数据信号Data,输出端均电性连接与其对应的使能开关元件5的输入端;
每一个使能开关元件5对应一条数据线4,每一个使能开关元件5的控制端均电性连接使能信号输入点2,输出端均电性连接与其对应的一数据线4;
每一个防置空开关元件6对应一个测控信号输入点3,每一个防置空开关元件6的控制端均电性连接所述反相器7的输出端,输入端均接入测控开关关闭信号VGL,输出端均电性连接与其对应的一个测控信号输入点3;
所述使能信号输入点2用于在阵列基板测试时接收高电位的使能信号ATEN,使得所述使能开关元件5打开且所述防置空开关元件6关闭,在液晶显示面板正常显示时接收低电位的使能信号ATEN,使得所述使能开关元件5关闭且所述防置空开关元件6打开;
所述测控信号输入点3用于在阵列基板测试时接收测控信号ATC,使得所述第一测控开关元件11打开,在液晶显示面板正常显示时接收测控开关关闭信号VGL,使得所述第一测控开关元件11关闭。
具体地,如图3所示,在本发明的第一实施例中,所述防置空开关元件6为薄膜晶体管,所述薄膜晶体管的栅极为所述防置空开关元件6的控制端,源极为所述防置空开关元件6的输入端,漏极为所述防置空开关元件6的输出端。
具体地,如图4所示,在本发明的第二实施例中,所述防置空开关元件6为传输门,所述传输门的高电位控制端为所述防置空开关元件6的控制端,输入端为所述防置空开关元件6的输入端,输出端为所述防置空开关元件6的输出端,所述传输门的低电位控制端电性连接所述使能信号输入点2。
优选地,所述低电位的使能信号ATEN的电位为-7V,所述测控开关关闭信号VGL的电位为-7V。
具体实施时,如图3所示,可选择所述多个测控信号输入点3包括:第一测控信号输入点31、第二测控信号输入点32、第三测控信号输入点33、第四测控信号输入点34、第五测控信号输入点35、第六测控信号输入点36;
所述第一多路复用模块1的数量为四个,每一个第一多路复用模块1均包括六个第一测控开关元件11,同一个第一多路复用模块1中的六个测控开关元件11的控制端分别接入第一测控信号输入点31、第二测控信号输入点32、第三测控信号输入点33、第四测控信号输入点34、第五测控信号输入点35、第六测控信号输入点36。
具体实施时,如图3所示,所述阵列基板测试电路还可以进一步的包括:一第二多路复用模块8、第七测控信号输入点37、第八测控信号输入点38、第九测控信号输入点39、及第十测控信号输入点310,所述第一多路复用模块1从第二多路复用模块8获取数据信号Data。
所述第二多路复用模块8包括:四个第二测控开关元件81,每一个第二测控开关元件81对应一个第一多路复用模块1,每一个第二测控开关元件81的输出端均与其对应的第一多路复用模块1中的各个第一测控开关元件11的输入端电性连接;所述四个第二测控开关元件81的控制端分别电性连接第七测控信号输入点37、第八测控信号输入点38、第九测控信号输入点39、第十测控信号输入点310,所述四个第二测控开关元件81的输入端均接入数据信号。
具体地,上述的实施方案中,所述阵列基板测试电路还可以包括:一数据信号输入点9,所述数据信号输入点9用于向所述第二多路复用模块8提供数据信号Data。
优选地,所述使能开关元件5为薄膜晶体管,所述薄膜晶体管的栅极为所述使能开关元件5的控制端,源极为所述使能开关元件5的输入端,漏极为所述使能开关元件5的输出端。所述第一测控开关元件11为薄膜晶体管,所述薄膜晶体管的栅极为所述第一测控开关元件11的控制端,源极为所述第一测控开关元件11的输入端,漏极为所述第一测控开关元件11的输出端。
需要说明的是,本发明的阵列基板测试电路的工作过程包括:进行阵列基板测试,各个测控信号输入点3分别接收不同的测控信号ATC,使得所述第一测控开关元件11和第二测控开关元件81打开,所述数据信号Data从所述多路复用模块中输出,所述使能信号输入点2接收高电位的使能信号ATEN,所述使能开关元件5均打开,所述数据信号Data写入数据线4进行阵列基板测试,同时高电位的使能信号ATEN经过反相后变为低电位,所述防置空开关元件6关闭,所述测控开关关闭信号VGL无法写入测控信号输入点3,避免对阵列基板测试造成影响,阵列基板测试结束后,液晶显示面板正常显示,各个测控信号输入点3分别不再接收测控信号ATC,所述使能信号输入点2接收低电位的使能信号ATEN,所述使能开关元件5均关闭,同时低电位的使能信号ATEN经过反相后变为高电位,所述防置空开关元件6打开,所述测控开关关闭信号VGL写入测控信号输入点3,使得所述第一测控开关元件11和第二测控开关元件81均关闭,相比现有技术液晶显示面板正常显示时多路复用器中的开关元件处于置空状态,本发明的阵列基板测试电路能够保证液晶显示面板正常显示时,多路复用器中的开关元件在液晶显示面板正常显示保持关闭状态,以提升液晶显示面板的工作稳定性。
综上所述,本发明提供一种阵列基板测试电路,包括:至少一个第一多路复用模块、一使能信号输入点、多个测控信号输入点、多条数据线、多个使能开关元件、多个防置空开关元件、以及一反相器;每一个第一测控开关元件的控制端均电性连接一个测控信号输入点,输入端均接入数据信号,输出端均电性连接与其对应的一使能开关元件的输入端;每一个使能开关元件的控制端均电性连接使能信号输入点,输出端均电性连接与其对应的一数据线;每一个防置空开关元件的控制端均电性连接所述反相器的输出端,输入端均接入测控开关关闭信号,输出端均电性连接与其对应的一个测控信号输入点;通过在液晶显示面板显示时打开所述防置空开关元件,将所述测控开关关闭信号输入测控信号输入点,可保证多路复用器中的开关元件在液晶显示面板正常显示保持关闭状态,避免多路复用器中的开关元件处于置空状态,提升液晶显示面板的工作稳定性。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。

Claims (8)

1.一种阵列基板测试电路,其特征在于,包括:至少一个第一多路复用模块(1)、一使能信号输入点(2)、多个测控信号输入点(3)、多条数据线(4)、多个使能开关元件(5)、多个防置空开关元件(6)、以及一反相器(7);
每一个第一多路复用模块(1)均包括:多个第一测控开关元件(11);
每一个第一测控开关元件(11)对应一个使能开关元件(5),每一个第一测控开关元件(11)的控制端均电性连接一个测控信号输入点(3),输入端均接入数据信号(Data),输出端均电性连接与其对应的使能开关元件(5)的输入端;
每一个使能开关元件(5)对应一条数据线(4),每一个使能开关元件(5)的控制端均电性连接使能信号输入点(2),输出端均电性连接与其对应的一数据线(4);
每一个防置空开关元件(6)对应一个测控信号输入点(3),每一个防置空开关元件(6)的控制端均电性连接所述反相器(7)的输出端,输入端均接入测控开关关闭信号(VGL),输出端均电性连接与其对应的一个测控信号输入点(3);所述反相器(7)的输入端电性连接使能信号输入点(2);
所述使能信号输入点(2)用于在阵列基板测试时接收高电位的使能信号(ATEN),使得所述使能开关元件(5)打开且所述防置空开关元件(6)关闭,在液晶显示面板正常显示时接收低电位的使能信号(ATEN),使得所述使能开关元件(5)关闭且所述防置空开关元件(6)打开;
所述测控信号输入点(3)用于在阵列基板测试时接收测控信号(ATC),使得所述第一测控开关元件(11)打开,在液晶显示面板正常显示时接收测控开关关闭信号(VGL),使得所述第一测控开关元件(11)关闭。
2.如权利要求1所述的阵列基板测试电路,其特征在于,所述防置空开关元件(6)为薄膜晶体管,所述薄膜晶体管的栅极为所述防置空开关元件(6)的控制端,源极为所述防置空开关元件(6)的输入端,漏极为所述防置空开关元件(6)的输出端。
3.如权利要求1所述的阵列基板测试电路,其特征在于,所述防置空开关元件(6)为传输门,所述传输门的高电位控制端为所述防置空开关元件(6)的控制端,输入端为所述防置空开关元件(6)的输入端,输出端为所述防置空开关元件(6)的输出端,所述传输门的低电位控制端电性连接所述使能信号输入点(2)。
4.如权利要求1所述的阵列基板测试电路,其特征在于,所述多个测控信号输入点(3)包括:第一测控信号输入点(31)、第二测控信号输入点(32)、第三测控信号输入点(33)、第四测控信号输入点(34)、第五测控信号输入点(35)、第六测控信号输入点(36);
所述第一多路复用模块(1)的数量为四个,每一个第一多路复用模块(1)均包括六个第一测控开关元件(11),同一个第一多路复用模块(1)中的六个测控开关元件(11)的控制端分别接入第一测控信号输入点(31)、第二测控信号输入点(32)、第三测控信号输入点(33)、第四测控信号输入点(34)、第五测控信号输入点(35)、第六测控信号输入点(36)。
5.如权利要求4所述的阵列基板测试电路,其特征在于,还包括:一第二多路复用模块(8)、第七测控信号输入点(37)、第八测控信号输入点(38)、第九测控信号输入点(39)、及第十测控信号输入点(310),所述第一多路复用模块(1)从第二多路复用模块(8)获取数据信号(Data);
所述第二多路复用模块(8)包括:四个第二测控开关元件(81),每一个第二测控开关元件(81)对应一个第一多路复用模块(1),每一个第二测控开关元件(81)的输出端均与其对应的第一多路复用模块(1)中的各个第一测控开关元件(11)的输入端电性连接;所述四个第二测控开关元件(81)的控制端分别电性连接第七测控信号输入点(37)、第八测控信号输入点(38)、第九测控信号输入点(39)、第十测控信号输入点(310),所述四个第二测控开关元件(81)的输入端均接入数据信号(Data)。
6.如权利要求5所述的阵列基板测试电路,其特征在于,还包括:一数据信号输入点(9),所述数据信号输入点(9)用于向所述第二多路复用模块(8)提供数据信号(Data)。
7.如权利要求1所述的阵列基板测试电路,其特征在于,所述使能开关元件(5)为薄膜晶体管,所述薄膜晶体管的栅极为所述使能开关元件(5)的控制端,源极为所述使能开关元件(5)的输入端,漏极为所述使能开关元件(5)的输出端。
8.如权利要求1所述的阵列基板测试电路,其特征在于,所述第一测控开关元件(11)为薄膜晶体管,所述薄膜晶体管的栅极为所述第一测控开关元件(11)的控制端,源极为所述第一测控开关元件(11)的输入端,漏极为所述第一测控开关元件(11)的输出端。
CN201710608552.4A 2017-07-24 2017-07-24 阵列基板测试电路 Active CN107316596B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710608552.4A CN107316596B (zh) 2017-07-24 2017-07-24 阵列基板测试电路
PCT/CN2017/106869 WO2019019430A1 (zh) 2017-07-24 2017-10-19 阵列基板测试电路
US15/571,004 US10497294B2 (en) 2017-07-24 2017-10-19 Array test circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710608552.4A CN107316596B (zh) 2017-07-24 2017-07-24 阵列基板测试电路

Publications (2)

Publication Number Publication Date
CN107316596A CN107316596A (zh) 2017-11-03
CN107316596B true CN107316596B (zh) 2019-10-25

Family

ID=60179000

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710608552.4A Active CN107316596B (zh) 2017-07-24 2017-07-24 阵列基板测试电路

Country Status (2)

Country Link
CN (1) CN107316596B (zh)
WO (1) WO2019019430A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110058466A (zh) * 2019-04-22 2019-07-26 深圳市华星光电技术有限公司 显示装置及其驱动方法
CN112927637A (zh) * 2019-12-06 2021-06-08 群创光电股份有限公司 电子装置的制造方法以及电子装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008026507A (ja) * 2006-07-20 2008-02-07 Sony Corp 表示装置および表示装置の検査方法
WO2013183582A1 (ja) * 2012-06-04 2013-12-12 Necカシオモバイルコミュニケーションズ株式会社 情報機器、表示制御方法及びプログラム
CN105807518A (zh) * 2016-05-19 2016-07-27 武汉华星光电技术有限公司 液晶显示面板
CN105976785A (zh) * 2016-07-21 2016-09-28 武汉华星光电技术有限公司 Goa电路及液晶显示面板
CN106057111A (zh) * 2016-08-09 2016-10-26 武汉华星光电技术有限公司 测试电路及液晶面板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102098743B1 (ko) * 2013-10-02 2020-04-09 삼성디스플레이 주식회사 유기 발광 표시 패널
CN104992651B (zh) * 2015-07-24 2018-09-07 上海和辉光电有限公司 一种amoled面板测试电路
CN205943417U (zh) * 2016-07-11 2017-02-08 帝晶光电(深圳)有限公司 一种基于amoled技术触控显示面板测试装置
CN106019115B (zh) * 2016-07-13 2018-09-04 武汉华星光电技术有限公司 测试电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008026507A (ja) * 2006-07-20 2008-02-07 Sony Corp 表示装置および表示装置の検査方法
WO2013183582A1 (ja) * 2012-06-04 2013-12-12 Necカシオモバイルコミュニケーションズ株式会社 情報機器、表示制御方法及びプログラム
CN105807518A (zh) * 2016-05-19 2016-07-27 武汉华星光电技术有限公司 液晶显示面板
CN105976785A (zh) * 2016-07-21 2016-09-28 武汉华星光电技术有限公司 Goa电路及液晶显示面板
CN106057111A (zh) * 2016-08-09 2016-10-26 武汉华星光电技术有限公司 测试电路及液晶面板

Also Published As

Publication number Publication date
CN107316596A (zh) 2017-11-03
WO2019019430A1 (zh) 2019-01-31

Similar Documents

Publication Publication Date Title
US10109225B2 (en) Panel function test circuit, display panel, and methods for function test and electrostatic protection
US20190384078A1 (en) Lighting jig for returning to light-on and panel detecting method thereof
WO2013174046A1 (zh) 液晶显示面板
CN103514854B (zh) 公共电极电压补偿控制电路及方法、阵列基板、显示装置
CN106157903A (zh) 显示器
CN103995369A (zh) 阵列基板、显示面板及其测试方法
CN105679266B (zh) 关机用电路、外围驱动装置和液晶面板
GB2535103A (en) Wiring structure of array substrate
CN105242416A (zh) 一种液晶显示器及其制备方法
CN102306479A (zh) 一种适用于psva与阵列的测试电路
CN107316596B (zh) 阵列基板测试电路
CN107481684B (zh) 多路复用器控制电路
CN107193168A (zh) 一种阵列基板及显示面板
CN101561603B (zh) 液晶显示装置的阵列基板及其驱动方法
CN104347047A (zh) 阵列基板、显示设备及其驱动方法
CN202141787U (zh) 一种适用于psva与阵列的测试电路
CN104795038B (zh) 一种液晶面板的驱动电路
CN110459183A (zh) 一种伽玛电路、驱动电路及显示装置
CN112015017B (zh) 测试电路及显示面板测试方法
CN107797355A (zh) 液晶显示装置及其检测方法
US10255864B2 (en) Demux control circuit
CN104991358A (zh) 阵列基板及其制作方法、控制方法、显示装置
CN101567174A (zh) 液晶显示面板和显示装置
CN108628499A (zh) 阵列基板及其驱动方法、显示装置
CN203849977U (zh) 面板功能测试电路和显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant