CN107276382A - 软启动电路及其复位信号产生电路 - Google Patents

软启动电路及其复位信号产生电路 Download PDF

Info

Publication number
CN107276382A
CN107276382A CN201610216922.5A CN201610216922A CN107276382A CN 107276382 A CN107276382 A CN 107276382A CN 201610216922 A CN201610216922 A CN 201610216922A CN 107276382 A CN107276382 A CN 107276382A
Authority
CN
China
Prior art keywords
nmos tube
pmos
grid
voltage
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610216922.5A
Other languages
English (en)
Other versions
CN107276382B (zh
Inventor
翁芊
肖艳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Semiconductor Manufacturing International Beijing Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Semiconductor Manufacturing International Beijing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp, Semiconductor Manufacturing International Beijing Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN201610216922.5A priority Critical patent/CN107276382B/zh
Publication of CN107276382A publication Critical patent/CN107276382A/zh
Application granted granted Critical
Publication of CN107276382B publication Critical patent/CN107276382B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters

Abstract

软启动电路及其复位信号产生电路,所述复位信号产生电路用于产生软启动时误差放大器电路所需的复位信号,包括:电源电压监控电路,适于基于非时钟信号,对电源电压进行监控,并根据监控结果输出相应的控制信号,包括:当确定所述电源电压上升至预设的第一预设电压时,输出第一控制信号,当确定所述电源电压上升至预设的第二预设电压时,输出第二控制信号;复位控制电路,适于当接收到所述第一控制信号时,控制所述误差放大器中电容进行放电,并将所述电容的电压复位至零;当接收到所述第二控制信号时,并向所述误差放大器发出软启动信号,以使得所述电容的电压逐渐上升。上述的方案,可以在实现软启动的同时,减小版图使用面积,降低成本。

Description

软启动电路及其复位信号产生电路
技术领域
[0001]本发明涉及电路技术领域,特别是涉及一种软启动电路及其复位信号产生电路。
背景技术
[0002]软启动电路是开关电源电路中常见的电路模块,其目的在于使误差放大器的反馈 输入缓慢上升,不至于出现大的跳变,以使得开关放大器的输出不会出现过冲,以免造成负 载电路的损坏。
[0003] 现有技术中,软启动电路中通常会由上电复位(Power-On ResetJOR)电路或者数 字模拟转换(Digital to Analog Converter,DAC)电路来实现误差放大器电路中的电容电 压的缓慢上升,从而达到软启动的目的。
[0004] 但是,无论P0R电路还是DAC电路,均存在着占用版图面积大且成本高的问题。
发明内容
[0005] 本发明实施例要解决的技术问题是在实现软启动的同时,减小版图使用面积,降 低成本。
[0006] 为了解决上述问题,本发明实施例提供一种复位信号产生电路,用于产生软启动 时误差放大器电路所需的复位信号,所述复位信号产生电路包括:
[0007] 电源电压监控电路,适于基于非时钟信号,对电源电压进行监控,并根据监控结果 输出相应的控制信号,包括:当确定所述电源电压上升至预设的第一预设电压时,输出第一 控制信号,当确定所述电源电压上升至预设的第二预设电压时,输出第二控制信号;
[0008] 复位控制电路,适于当接收到所述第一控制信号时,控制所述误差放大器中电容 进行放电,并将所述电容的电压复位至零;当接收到所述第二控制信号时,并向所述误差放 大器发出软启动信号,以使得所述电容的电压逐渐上升。
[0009] 可选地,所述电源电压监控电路包括:
[0010] 第一PM0S管、第二PM0S管、第三PM0S管、第四PM0S管、第五PM0S管和第六PM0S管,以 及第一 NM0S管、第二NM0S管、第三NM0S管和第四NM0S管;
[0011]所述第一 PM0S管的源端与所述电源电压耦接,栅端分别与所述第二PM0S管的栅端 和第二PM0S管的棚端稱接,漏纟而与所述第一PMOS管的源端親接;
[0012]所述第二PM0S管的漏端与所述第三PM0S管的源端耦接,所述第三PM0S管的漏端与 所述第四PM0S管的源端耦接;
[0013]所述第四PM0S管的栅端分别与所述第一 NM0S管的栅端和所述第二NM0S管的栅端 耦接,所述第四PM0S管的漏端与所述第一丽0S管的源端耦接,所述第一 NM0S管的漏端和所 述第二NM0S管的漏端接地;
[0014]所述第五PM0S管的源端与所述第六PM0S管的源端和所述电源电压耦接,所述第五 PM0S管的漏端分别与所述第五PM0S管的栅端、所述第六PM0S管的栅端、所述第二NM〇S管的 源端和所述第三NM〇S管的源端耦接;
[0015]所述第三NMOS管的栅端分别与所述第四NMOS管的栅端、所述第四NMOS管的源端、 所述第六PM0S管的漏端和所述第四pm〇S管的栅端和第一 NM0S管的栅端耦接,第三NM0S管的 漏端与所述第四NMOS管的漏端均接地。
[0016]可选地,所述电源电压监控电路还包括:第一电压下拉单元,耦接于所述第四NM0S 管的漏端与地线之间,适于在处于开启状态时,将所述第四画〇S管的栅端电压下拉至地,以 关闭所述第四NMOS管。
[0017]可选地,所述第一电压下拉单元所述第一电压下拉单元为第五NMOS管;
[0018]所述第五NMOS管栅端与第一电压下拉控制信号耦接,源端与所述第四NMOS管的栅 端耦接,漏端接地。
[0019]可选地,所述电源电压监控电路还包括:限流单元,耦接于所述第三NMOS管的漏端 与地线之间,适于对所述电源电压监控单元进行限流。
[0020]可选地,所述限流单元为电阻。
[0021]可选地,所述电源电压监控电路还包括:第二电压下拉单元,耦接于第一 NM0S管的 栅端与地线之间,适于在处于开启状态时,将所述第一NM0S管的栅端电压下拉至地,以关闭 所述第一 NM0S管。
[0022] 可选地,所述第二电压下拉单元为第六NM0S管;
[0023]所述第六NM0S管的栅端与第二电压下拉控制信号耦接,源端与第一 NM0S管的栅端 耦接,漏端接地。
[0024] 可选地,所述复位控制电路包括第一反相器、第二反相器和第七NM0S管;
[0025]所述第一反相器的输入端与所述第二NM0S管的栅端耦接,所述第一反相器的输出 端与所述第二反相器的输入端耦接,所述第二反相器的输出端与所述第七丽0S管的栅端耦 接,所述第七NMOS管的源端和漏端分别与所述误差放大器电路耦接。
[0026] 可选地,所述第一反相器包括第七PM0S管和第八NMOS管;
[0027]所述第七PM0S管的栅端和第八NMOS管的栅端耦接,作为所述第一反相器的输入 端;所述第七PM0S管的源端与所述电源电压耦接,所述第七PM0S管的漏端与所述第八NM0S 管的源端耦接,作为所述第一反相器的输出端;所述第八NMOS管的漏端接地。
[0028] 可选地,所述第二反相器包括第八PM0S管和第九NMOS管;
[0029]所述第八PM0S管的栅端和第九NM0S管的栅端耦接,作为所述第二反相器的输入 端;所述第八PM0S管的源端与所述电源电压耦接,所述第八PM0S管的漏端与所述第九NM0S 管的源端耦接,作为所述第一反相器的输出端;所述第九NMOS管的漏端接地。
[0030] 可选地,从所述误差放大器中电容复位时的电压由所述第七PM0S管、第八PM0S管、 第八NM0S管和第九NM0S管的宽长比相关。
[0031] 可选地,所述第二预设电压由所述第四PM0S管和所述第一 NM0S管的宽长比相关。
[0032] 本发明实施例还提供了一种软启动电路,包括上述的复位信号产生电路和误差放 大器电路,所述复位信号产生电路与所述误差放大器电路耦接;
[0033] 所述复位信号产生电路,适于对电源电压进行监控;当检测到所述电源电压达到 预设的第一预设电压时,控制所述误差放大器的电容进行放电并将所述误差放大器的电容 电压复位至零,当确定所述电源电压上升至预设的第二预设电压时,向所述误差放大器输 出软启动信号;
[0034]所述误差放大器电路,适于在电源电压未达到预设的第一预设电压,控制所述电 容电压逐渐上升;当确定所述电源电压达到预设的第一阈值时,对所述电容进行放电,并将 所述电容电压复位至零;当确定所述电源电压上升至预设的第二阈值时,控制所述电容的 电压从零开始上升。
[0035]与现有技术相比,本发明的技术方案具有以下有益效果:
[0036]上述的方案,由于采用与时钟信号无关的复位信号产生电路,来实现误差放大器 电路中的电容的复位,与现有技术中采用P0R电路或者DAC电路相比,电路结构简单,因此, 可以节省软启动电路所占用的版图面积,降低软启动电路的成本。
附图说明
[0037]图1是本发明实施例中的一种复位信号产生电路的电路图;
[0038]图2是本发明实施例中第四PM0S管和第一 NM0S管的栅端电压的变化曲线示意图; [0039]图3是本发明实施例中第三NM0S管的栅端电压的变化曲线示意图;
[0040]图4是本发明实施例中误差放大器电路中电容的电压变化曲线示意图;
[0041]图5是本发明实施例中的复位信号产生电路与误差信号产生电路的连接关系示意 图。
具体实施方式
[0042]如前所述,现有技术中的软启动电路中通常会上电复位(P0R)电路或者DAC电路来 实现误差放大器电路中的电容电压的缓慢上升,从而达到软启动的目的。但是,无论P0R电 路还是DAC电路,均需要采用与时钟信号相关联的复位电路,来实现软启动的功能,因此,均 存在着占用版图面积大且成本高的问题。
[0043]为解决上述问题,本发明实施例的技术方案通过采用为与时钟信号无关的复位信 号产生电路,由于所使用的复位信号产生电路使用时钟信号来实现误差放大器电路中的电 容的复位,因此,可以节省软启动电路所占用的版图面积,降低软启动电路的成本。
[0044]为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本 发明的具体实施例做详细的说明。
[0045]图1示出了本发明实施例中的一种复位信号产生电路的结构示意图。如图i所示, 在具体实施中,本发明实施例中的复位信号产生电路,可以包括:
[0046]电源电压监控电路11,适于基于非时钟信号,对所述电源电压进行监控,并根据监 控结果输出相应的控制信号,包括:当确定所述电源电压上升至预设的第一预设电压时,输 出第一控制信号,当确定所述电源电压上升至预设的第二预设电压时,输出第二控制信号。 [0047]复位控制电路12,适于当接收到所述第一控制信号时,控制所述误差放大器中电 容进行放电,并将所述电容的电压复位至零;当接收到所述第二控制信号时,向所述误差放 大器发出软启动信号,以使得所述电容的电压逐渐上升。
[0048]上述的方案,由于与时钟信号无关的复位信号产生电路,来实现误差放大器电路 中的电容的复位,与现有技术中采用P0R电路或者DAC电路相比,电路结构简单,因此,可以 节省软启动电路所占用的版图面积,降低软启动电路的成本。
[0049]下面将对本发明实施例中的一种复位信号产生电路做进一步详细的介绍。
[0050] 请继续参见图1所示,在具体实施中,电源电压监控电路11可以包括第一PM0S管 PM1、第二PM0S管PM2、第三PM0S管PM3、第四PM0S管PM4、第五PM0S管PM5和第六PM0S管PM6,以 及第一NM0S管NM1、第二NM0S管NM2、第三NM0S管MO和第四NM0S管NM4;
[0051] 其中,所述第一PM0S管的源端与所述电源电压AVDD耦接,栅端分别与所述第二 PM0S管PM2的栅端和第三PM0S管PM3的栅端耦接,漏端与所述第二PM0S管PM2的源端耦接;
[0052] 所述第二PM0S管PM2的漏端与所述第三PM0S管PM3的源端耦接,所述第三PM0S管 PM3的漏端与所述第四PM0S管PM4的源端耦接;
[0053] 所述第四PM0S管PM4的栅端分别与所述第一 NM0S管NM1的栅端和所述第二丽〇S管 NM2的栅端耦接,所述第四PM0S管PM4的漏端与所述第一丽0S管麵1的源端耦接,所述第一 NM0S管NM1的漏端和所述第二NM0S管NM2的漏端接地;
[0054] 所述第五PM0S管PM5的源端与所述第六PM0S管PM6的源端和所述电源电压AVDD耦 接,所述第五PM0S管PM5的漏端分别与所述第五PM0S管PM5的栅端、所述第六PM0S管PM6的栅 端、所述第二NM〇S管NM2的源端和所述第三NM0S管MO的源端耦接;
[0055] 所述第三丽0S管匪3的栅端分别与所述第四匪0S管NM4的栅端、所述第四丽0S管 NM4的源端、所述第六PM0S管PM6的漏端和所述第四PM0S管PM4的栅端和第一 NM0S管NM1的栅 端耦接,第三NM〇S管NM3的漏端与所述第四NM0S管NM4的漏端均接地。
[0056] 在具体实施中,所述电源电压监控电路11还可以包括第一电压下拉单元111;所述 第一电压下拉单元,耦接于所述第四NM〇S管NM4的漏端与地线AVSS之间,适于在处于开启状 态时,将所述第四NM〇S管NM4的栅端电压下拉至地,以关闭所述第四NM0S管NM4。
[0057] 在本发明一实施例中,所述第一电压下拉单元111为第五醒0S管匪5,所述第五 NM0S管栅端与第一电压下拉控制信号PD1耦接,源端与所述第四NM0S管的栅端耦接,漏端接 地。
[0058] 在具体实施中,所述电源电压监控电路11还可以包括限流单元112,耦接于所述第 三NM0S管NM3的漏端与地线AVSS之间,适于对所述电源电压监控单元11进行限流。
[0059] 在本发明一实施例中,所述限流单元112为电阻R。
[0060] 在具体实施中,所述电源电压监控电路11还可以包括第二电压下拉单元113,耦接 于第一NM0S管匪1的栅端与地线AVSS之间,适于在处于开启状态时,将所述第一NM0S管丽1 的栅端电压下拉至地,以关闭所述第一 NM〇S管NM1。
[0061 ] 在本发明一实施例中,所述第二电压下拉单元113为第六NM0S管NM6,其中,所述第 六NM0S管的栅端与第二电压下拉控制信号ro2耦接,源端与第一 NM0S管的栅端耦接,漏端接 地。
[0062] 在具体实施中,所述复位控制电路12包括第一反相器121、第二反相器122和第七 NM0S管NM7;
[0063]所述第一反相器121的输入端与所述第二NM0S管NM2的栅端耦接,所述第一反相器 121的输出端与所述第二反相器122的输入端耦接,所述第二反相器122的输出端与所述第 七NM0S管麵7的栅端耦接,所述第七NM0S管NM7的源端和漏端分别与所述误差放大器电路 (图中未示出)耦接。
[0064] 在本发明一实施例中,所述第一反相器121包括第七PM0S管PM7和第八NM0S管NM8;
[0065] 所述第七PM0S管PM7的栅端和第八NM0S管丽8的栅端耦接,作为所述第一反相器 121的输入端;所述第七PMOS管PM7的源端与所述电源电压AVDD耦接,所述第七PMOS管PM7的 漏端与所述第八NM〇S管NM8的源端耦接,作为所述第一反相器121的输出端;所述第八画0S 管NM8的漏端接地。
[0066] 在本发明一实施例中,所述第二反相器122包括第八PM0S管PM8和第九NM0S管NM9;
[0067] 所述第八PM0S管PM8的栅端和第九醒0S管画9的栅端耦接,作为所述第二反相器 122的输入端;所述第八PM0S管PM8的源端与所述电源电压AVDD耦接,所述第八PM0S管PM8的 漏端与所述第九NM〇S管NM9的源端耦接,作为所述第二反相器12的输出端;所述第九NM0S管 NM9的漏端接地AVSS。
[0068] 在具体实施中,从所述误差放大器中电容复位时的电压可以与所述第七PM0S管 PM7、第八PM0S管PM8、第八NM0S管NM8和第九NM0S管NM9的宽长比相关。
[0069] 在具体实施中,所述第二预设电压与所述第四PM0S管PM4和所述第一NM0S管NM1的 宽长比相关。
[0070] 下面将对图1至图4,对发明实施例中的复位信号产生电路的工作原理做进一步详 细的介绍。
[0071] 请继续参见图1所示,在工作初期,电源电压AVDD处于缓慢上升的阶段,但是并没 有达到电路正常工作值,此时,在第一PM0S管、第二PM0S管、第三PM0S管和第四PM0S管的栅 端施加低电平信号ro,以使得第一PM0S管PM1、第二PM0S管PM2、第三PM0S管PM3和第四PM0S 管PM4开启,从而使得第二NM0S管NM2的栅端电压随着电源电压AVDD的上升而上升。
[0072] 此时,第六PM0S管PM6的漏端电压,也即第四NM0S管NM4的源端电压,随着电源电压 AVDD的上升而上升,并反馈至第四PM0S管PM4的栅端和第一 NM0S管丽1的栅端,但因此时的 第四PM0S管PM4的栅端和第一丽0S管丽1的栅端的电压尚未达到预设的第二预设电压,因 此,第四PM0S管PM4将仍然保持开启状态,第一 NM0S管NM1将继续保持关闭状态。
[0073] 在上述的过程中,电源电压AVDD经过第一PM0S管PM1、第二PM0S管PM2、第三PM0S管 PM3和第四PM0S管PM4的分压之后,将第二NM0S管丽2的栅端电压缓慢上拉,第二丽0S管NM2 的电压变化曲线,请参见图3。
[0074]与此同时,第二匪0S管丽2的栅端电压尚未达到第七匪0S管NM7的阈值电压,使得 第七NM0S管NM7仍然处于关闭状态。此时的误差放大器电路中的电容电压将随着反馈输入 端电压V0的上升而上升。
[0075]请继续参见图2和图3所示,随着电源电压AVDD的继续缓慢上升,第二NM0S管丽2的 栅端的电压VT1达到预设的第一预设电压(也即第七匪〇s管NM7的阈值电压)时,通过复位控 制电路I2中的第一反相器m和第二反相器122的两次反相处理后,输出的高电平信号施加 在第七NM0S管圈7的栅端,使得第七NM0S管NM7导通,进而使得误差放大器的电容开始放电, 从而使得误差放大器的电容开始放电,并将误差放大器的电容电压复位至零。
[00761这里需要指出的是,从误差放大器的电容开始放电到电容电压复位至零所经历的 时间长度,可以根据实际的需要进行设置。例如,在本发明一实施例中,通过调节第一反相 器121中的第七PM0S管PM7、第八NM0S管NM8,以及第二反相器122中的第八NM0S管NM8和第九 NM0S管NM9的宽长比,可以对电容从开始放电至复位置零所经历的时间长度进行调节。
[0077]在具体实施中,当将误差放大器的电容复位至零时,对应的电源电压AVDD的数值 也可以通过根据实际的需要进行设置。例如,在本发明一实施例中,通过第一應〇3管丽丄和 第四PMSO菅PM4的宽长比,可以实现从误差放大器的电容复位至零时对应的电源电压的数 值的设置。
[00781接着,对着电源电压AVDD的继续上升,从第六PM0S管PM6的漏端电压,也即第四 NM0S管NM4的源端电压反馈至第四pm0S管PM4的栅端和第一 NM0S管NM1的栅端电压VT2也随 之上升,当上升至预设的第二预设电压时,第四PM0S管PM4关闭,第一NM0S管NM1开启,将第 二丽0S管NM2管的栅端的电压逐渐下拉。当第二匪0S管丽2的栅端下拉至地时,第二丽0S管 栅端的电压通过复位控制电路12的两级反相器,即第一反相器121和第二反相器122进行两 次反相处理后,输出的低电平施加在第七NM0S管NM7的栅端,将第七NM0S管NM7关闭。
[0079]同时,第七NM0S管丽7关闭时,误差放大器将同时可以接收到一个软启动信号,说 明电源电压AVDD已经上升至软启动电路可以正常工作时的电压数值,此时,软启动电路开 始正常充电,电压开始缓慢上升,其中,在上述的软启动过程中,误差放大器的电容电压VT3 的变化曲线,请参见图4。
[0080]这里需要指出的是,为了更好对本发明实施例中的复位信号产生电路进行控制和 保护,本发明实施例中的复位信号产生电路中的电源电压监控电路还可以包括第一电压下 拉单元、第二电压下拉单元和限流单元中的至少一项,以分别对复位信号产生电路的关闭 和限流,在此不再赘述。
[0081]通过上述的描述可以知道,本发明实施例中的复位信号产生电路并非基于时钟信 号产生相应的复位信号,以控制误差放大器中的电容的复位,所采用的电路结构与DAC电路 和基于脉冲信号的P0R电路相比,具有电路结构简单、易于实现的优点,因此,可以节省电路 所占用的版图面积,节省成本。
[0082]在具体实施中,本发明实施例中的软启动电路可以复位信号产生电路501和误差 放大器电路5〇2,其中,所述复位信号产生电路501与所述误差放大器电路502耦接。
[0083]其中,复位信号产生电路501和误差放大器电路的工作原理可以参照图1至图4中 相应部分的介绍,在此不再赘述。
[0084]虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本 发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所 限定的范围为准。

Claims (14)

1.一种复位信号产生电路,用于产生软启动时误差放大器电路所需的复位信号,其特 征在于,包括: 电源电压监控电路,适于基于非时钟信号,对电源电压进行监控,并根据监控结果输出 相应的控制信号,包括:当确定所述电源电压上升至预设的第一预设电压时,输出第一控制 信号,当确定所述电源电压上升至预设的第二预设电压时,输出第二控制信号; 复位控制电路,适于当接收到所述第一控制信号时,控制所述误差放大器中电容进行 放电,并将所述电容的电压复位至零;当接收到所述第二控制信号时,向所述误差放大器发 出软启动信号,以使得所述电容的电压逐渐上升。
2. 根据权利要求1所述的复位信号产生电路,其特征在于,所述电源电压监控电路包 括: 第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第五PMOS管和第六PMOS管,以及第 一NMOS管、第二NMOS管、第三NMOS管和第四NMOS管; 所述第一 PMOS管的源端与所述电源电压耦接,栅端分别与所述第二PMOS管的栅端和第 三PMOS管的栅端耦接,漏端与所述第二PMOS管的源端耦接; 所述第二PMOS管的漏端与所述第三PMOS管的源端耦接,所述第三PMOS管的漏端与所述 第四PMOS管的源端耦接; 所述第四PMOS管的栅端分别与所述第一 NMOS管的栅端和所述第二围0S管的栅端耦接, 所述第四PMOS管的漏端与所述第一 NMOS管的源端耦接,所述第一 NMOS管的漏端和所述第二 NMOS管的漏端接地; 所述第五PMOS管的源端与所述第六PMOS管的源端和所述电源电压耦接,所述第五PMOS 管的漏端分别与所述第五PMOS管的栅端、所述第六PMOS管的栅端、所述第二NMOS管的源端 和所述第三NMOS管的源端耦接; 所述第三NMOS管的栅端分别与所述第四丽0S管的栅端、所述第四NMOS管的源端、所述 第六PMOS管的漏端和所述第四PMOS管的栅端和第一 NMOS管的栅端耦接,第三NMOS管的漏端 与所述第四NMOS管的漏端均接地。
3. 根据权利要求2所述的复位信号产生电路,其特征在于,所述电源电压监控电路还包 括:第一电压下拉单元,耦接于所述第四丽0S管的栅端与地线之间,适于在处于开启状态 时,将所述第四NMOS管的栅端电压下拉至地,以关闭所述第四NMOS管。
4. 根据权利要求3所述的复位信号产生电路,其特征在于,所述第一电压下拉单元为第 五NMOS管; 所述第五画0S管栅端与第一电压下拉控制信号耦接,源端与所述第四NMOS管的栅端耦 接,漏端接地。
5. 根据权利要求2所述的复位信号产生电路,其特征在于,所述电源电压监控电路还包 括:限流单元,耦接于所述第三NMOS管的漏端与地线之间,适于对所述电源电压监控单元进 行限流。
6. 根据权利要求5所述的复位信号产生电路,其特征在于,所述限流单元为电阻。
7. 根据权利要求5所述的复位信号产生电路,其特征在于,所述电源电压监控电路还包 括:第二电压下拉单元,耦接于第一NMOS管的栅端与地线之间,适于在处于开启状态时,将 所述第一 NMOS管的栅端电压下拉至地,以关闭所述第一 NMOS管。
8. 根据权利要求7所述的复位信号产生电路,其特征在于,所述第二电压下拉单元为第 六NMOS管; 所述第六NMOS管的栅端与第二电压下拉控制信号耦接,源端与第一画0S管的栅端耦 接,漏端接地。
9. 根据权利要求2所述的复位信号产生电路,其特征在于,所述复位控制电路包括第一 反相器、第二反相器和第七NMOS管; 所述第一反相器的输入端与所述第二NMOS管的栅端耦接,所述第一反相器的输出端与 所述第二反相器的输入端耦接,所述第二反相器的输出端与所述第七NMOS管的栅端耦接, 所述第七NMOS管的源端和漏端分别与所述误差放大器电路耦接。
10. 根据权利要求9所述的复位信号产生电路,其特征在于,所述第一反相器包括第七 PM0S管和第八NMOS管; 所述第七PM0S管的栅端和第八NMOS管的栅端耦接,作为所述第一反相器的输入端;所 述第七PM0S管的源端与所述电源电压耦接,所述第七PM0S管的漏端与所述第八NM0S管的源 端耦接,作为所述第一反相器的输出端;所述第八NMOS管的漏端接地。
11. 根据权利要求9所述的复位信号产生电路,其特征在于,所述第二反相器包括第八 PM0S管和第九NMOS管; 所述第八PM0S管的栅端和第九NMOS管的栅端耦接,作为所述第二反相器的输入端;所 述第八PM0S管的源端与所述电源电压耦接,所述第八PM0S管的漏端与所述第九NMOS管的源 端耦接,作为所述第一反相器的输出端;所述第九NMOS管的漏端接地。
12. 根据权利要求9所述的复位信号产生电路,其特征在于,所述误差放大器中电容复 位时的电压与所述第七PM0S管、第八PM0S管、第八NMOS管和第九NMOS管的宽长比相关。
13. 根据权利要求2所述的复位信号产生电路,其特征在于,所述第二预设电压与所述 第四PM0S管和所述第一NMOS管的宽长比相关。
14. 一种软启动电路,其特征在于,包括权利要求1-13任一项所述的复位信号产生电路 和误差放大器电路,所述复位信号产生电路与所述误差放大器电路耦接; 所述复位信号产生电路,适于对电源电压进行监控;当检测到所述电源电压达到预设 的第一预设电压时,控制所述误差放大器的电容进行放电并将所述误差放大器的电容电压 复位至零,当确定所述电源电压上升至预设的第二预设电压时,向所述误差放大器输出软 启动信号; 所述误差放大器电路,适于在电源电压未达到预设的第一预设电压,控制所述电容电 压逐渐上升;当确定所述电源电压达到预设的第一阈值时,对所述电容进行放电,并将所述 电容电压复位至零;当确定所述电源电压上升至预设的第二阈值时,控制所述电容的电压 从零开始上升。
CN201610216922.5A 2016-04-08 2016-04-08 软启动电路及其复位信号产生电路 Active CN107276382B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610216922.5A CN107276382B (zh) 2016-04-08 2016-04-08 软启动电路及其复位信号产生电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610216922.5A CN107276382B (zh) 2016-04-08 2016-04-08 软启动电路及其复位信号产生电路

Publications (2)

Publication Number Publication Date
CN107276382A true CN107276382A (zh) 2017-10-20
CN107276382B CN107276382B (zh) 2019-07-02

Family

ID=60052898

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610216922.5A Active CN107276382B (zh) 2016-04-08 2016-04-08 软启动电路及其复位信号产生电路

Country Status (1)

Country Link
CN (1) CN107276382B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107707233A (zh) * 2017-11-03 2018-02-16 中国电子科技集团公司第五十四研究所 一种防止瞬间掉电引起二次复位的复位电路

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070024351A1 (en) * 2005-08-01 2007-02-01 Hynix Semiconductor Inc. Circuit for generating internal power voltage
CN102386898A (zh) * 2011-08-26 2012-03-21 上海复旦微电子集团股份有限公司 复位电路
US20120075000A1 (en) * 2010-09-28 2012-03-29 Cho Kun-Hee Driver and high voltage drive circuit including the same
CN102403887A (zh) * 2010-09-09 2012-04-04 三美电机株式会社 稳压器以及dc/dc变换器
CN103280962A (zh) * 2013-06-20 2013-09-04 帝奥微电子有限公司 一种短路恢复软启动电路
CN103647440A (zh) * 2013-11-08 2014-03-19 上海华力微电子有限公司 一种软启动电路及包括该软启动电路的dc-dc电路
CN103762837A (zh) * 2013-11-05 2014-04-30 苏州贝克微电子有限公司 一种软启动的开关稳压器
CN203617899U (zh) * 2013-12-16 2014-05-28 四川升华电源科技有限公司 改进型快速放电和恒流充电的缓启动装置
CN104682931A (zh) * 2015-02-12 2015-06-03 北海市蕴芯电子科技有限公司 一种电压可调的上电掉电复位电路

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070024351A1 (en) * 2005-08-01 2007-02-01 Hynix Semiconductor Inc. Circuit for generating internal power voltage
CN102403887A (zh) * 2010-09-09 2012-04-04 三美电机株式会社 稳压器以及dc/dc变换器
US20120075000A1 (en) * 2010-09-28 2012-03-29 Cho Kun-Hee Driver and high voltage drive circuit including the same
CN102386898A (zh) * 2011-08-26 2012-03-21 上海复旦微电子集团股份有限公司 复位电路
CN103280962A (zh) * 2013-06-20 2013-09-04 帝奥微电子有限公司 一种短路恢复软启动电路
CN103762837A (zh) * 2013-11-05 2014-04-30 苏州贝克微电子有限公司 一种软启动的开关稳压器
CN103647440A (zh) * 2013-11-08 2014-03-19 上海华力微电子有限公司 一种软启动电路及包括该软启动电路的dc-dc电路
CN203617899U (zh) * 2013-12-16 2014-05-28 四川升华电源科技有限公司 改进型快速放电和恒流充电的缓启动装置
CN104682931A (zh) * 2015-02-12 2015-06-03 北海市蕴芯电子科技有限公司 一种电压可调的上电掉电复位电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
周小军: "MCU芯片的复位电路与多模式时钟系统设计", 《万方数据知识服务平台》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107707233A (zh) * 2017-11-03 2018-02-16 中国电子科技集团公司第五十四研究所 一种防止瞬间掉电引起二次复位的复位电路
CN107707233B (zh) * 2017-11-03 2020-09-01 中国电子科技集团公司第五十四研究所 一种防止瞬间掉电引起二次复位的复位电路

Also Published As

Publication number Publication date
CN107276382B (zh) 2019-07-02

Similar Documents

Publication Publication Date Title
TWI577133B (zh) 輸出/輸入電路
CN103795385A (zh) 功率管驱动方法、电路及直流固态功率控制器
CN108398981B (zh) 一种显示装置的控制电路、显示装置及其控制方法
CN103683889A (zh) 应用于直流-直流转换器的软启动电路
CN101505094B (zh) 一种便携式设备的电源模块
CN107276382A (zh) 软启动电路及其复位信号产生电路
CN101800467B (zh) 一种开关电源的保护电路
CN108681772B (zh) 多模态神经元电路及神经元实现方法
CN104113211A (zh) 一种应用于能量获取系统的低功耗迟滞电压检测电路
CN104158534A (zh) 用于i/o接口的降压转换电路
CN203747779U (zh) 功率管驱动电路及直流固态功率控制器
TW201143265A (en) A heterodyne dual slope frequency generation method for the load change of power supply
CN102148564A (zh) 电压转换电路
CN105186636A (zh) 电源充电电路
CN101789775B (zh) 传输线驱动电路
CN104991113B (zh) 应用于高频开关电源中的过零检测电路
CN103560665A (zh) 一种dc-dc转换电路和dc-dc芯片
CN103872885B (zh) 一种待机功耗控制电路及方法
CN203588108U (zh) 一种高稳定性电压调节器
CN107276565B (zh) 一种占空比调节电路及其实现方法
CN101242180A (zh) 电压电平转换电路与电压电平转换方法
CN103956889A (zh) 一种使能信号控制电路和电源电路
CN103956297A (zh) 低速电动车大电流接触器控制电路
CN105141130B (zh) 脉宽调制控制单元、电压调节器及其控制方法
CN106972772A (zh) 一种逆变系统及其工作电压控制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant