CN106325940A - 一种flash存储器分段智能启动模块 - Google Patents

一种flash存储器分段智能启动模块 Download PDF

Info

Publication number
CN106325940A
CN106325940A CN201610727079.7A CN201610727079A CN106325940A CN 106325940 A CN106325940 A CN 106325940A CN 201610727079 A CN201610727079 A CN 201610727079A CN 106325940 A CN106325940 A CN 106325940A
Authority
CN
China
Prior art keywords
flash memory
cpld
dsp
reset circuit
dsp processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610727079.7A
Other languages
English (en)
Inventor
张世强
林文波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Embedtec Co Ltd
Original Assignee
Tianjin Embedtec Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Embedtec Co Ltd filed Critical Tianjin Embedtec Co Ltd
Priority to CN201610727079.7A priority Critical patent/CN106325940A/zh
Publication of CN106325940A publication Critical patent/CN106325940A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明涉及工业控制领域,尤其是一种FLASH存储器分段智能启动模块,包括DSP处理器、CPLD、FLASH存储器和复位电路,所述的DSP处理器与CPLD单向电连接,DSP处理器与FLASH存储器单向电连接,CPLD与FLASH存储器单向电连接,CPLD与复位电路单向电连接,可为客户提供多样的启动方式、每种启动方式功能不同,还可提供板卡自检测功能,便于实际应用。

Description

一种FLASH存储器分段智能启动模块
技术领域
本发明涉及工业控制领域,尤其是一种FLASH存储器分段智能启动模块。
背景技术
随着现代科技的发展,工控领域实现了自动化,基于DSP处理器嵌入式设备模块大量应用,现代测控、工控等领域中广泛应用的DSP处理器智能控制模块将DSP程序写到FLASH存储器并启动,用法比较单一,DSP处理器智能控制模块的FLASH存储器内存一般比较大,许多应用只用到较少部分,不仅造成FLASH存储器资源浪费,而且只能完成基本功能。
现代测控、工控等领域中基于DSP处理器嵌入式系统模块很多,多数DSP处理器模块的FLASH存储器一般只用于程序启动和用户数据保存,该模块程序启动地址不能设置,复位重启后只能运行基本功能应用程序,现有技术中公开了一种名称为“一种FLASH加载的方法,申请号为03156457.7”的专利,公开了一种FLASH加载的技术方案。该方案主要讲述了主控板通过设置边界扫描测试总线扫描器件的测试端口信号线来设置各边界扫描器引脚的状态,在FLASH的引脚上模拟产生读写时序,实现FLASH加载,该发明主要概括了主控板通过边界扫描测试总线加载不同从电路板上的FLASH的方法,该设计应用属于多个FLASH存储器加载,而现在我们首先要解决的问题是单个FLASH存储器资源浪费以及功能不完善的问题。
发明内容
为了克服现有技术存在的不足,本发明提供了一种FLASH存储器分段智能启动模块,可为客户提供多样的启动方式、每种启动方式功能不同,还可提供板卡自检测功能,便于实际应用。
本发明解决其技术问题所采用的技术方案是,一种FLASH存储器分段智能启动模块,包括DSP处理器、CPLD 、FLASH存储器和复位电路,所述的DSP处理器与CPLD单向电连接,DSP处理器与FLASH存储器单向电连接,CPLD与FLASH存储器单向电连接,CPLD与复位电路单向电连接。
本发明的有益效果是,一种FLASH存储器分段智能启动模块,利用了分段启动程序的优点,充分利用了CPLD内部丰富的硬件资源,便捷控制FLASH存储器高位地址,实现了DSP处理器系统模块全方位功能设计,在保证基本应用程序容量的基础上将FLASH分段,可以为客户提供多样的启动方式,在运行不同的程序段时,模块应用功能多样化,还可以为模块预留自检程序段,这样可以随时进行模块功能自检,板卡状态可控便于实际应用。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1是本发明的工作原理框图。
具体实施方式
参照附图,一种FLASH存储器分段智能启动模块,包括DSP处理器、CPLD 、FLASH存储器和复位电路,所述的DSP处理器与CPLD单向电连接,DSP处理器与FLASH存储器单向电连接,CPLD与FLASH存储器单向电连接,CPLD与复位电路单向电连接;
DSP处理器为DSP嵌入式系统,具备基本的供电、数据存储器和具有EMIF并行读写总线的功能,用于程序运行和数据处理,在工作过程中,DSP处理器通过EMIF总线,可对CPLD和FLASH存储器分别进行读、写操作;CPLD为普通3.3V LVTTL电平数字量IO接口,用于对FLASH存储器的高位地址设置并锁存,可不受板卡复位干扰,同时CPLD为复位电路提供MASTERRESET#主控信号;FLASH存储器为3.3V LVTTL电平读写控制的NOR FLASH存储器,是DSP处理器的程序存储器,用于DSP处理模块的程序存储和启动,工作过程中,FLASH存储器存储DSP分段启动程序,所选启动程序段地址由DSP处理器写操作CPLD设置并锁存启动程序的段地址,该启动程序段地址锁存后不受复位电路输出的复位信号影响;复位电路为带有3.3VLVTTL电平,MASTER RESET#主控输入以及电压监控并可输出150ms以上的复位信号,用于DSP处理器上电电压监控并提供输入、输出复位控制,工作过程中,上电期间提供3.3V电压监控并提供整板复位信号,板卡上电后,复位电路由DSP处理器写操作CPLD,使CPLD输出MASETR RESET#信号,MASETR RESET#可触发复位电路复位,提供整板的复位信号,使DSP处理器复位重启。
本发明的工作原理是,DSP处理器写操作CPLD,使CPLD设置FLASH存储器高位地址,以便进行不同地址段的程序烧写,烧写完毕,DSP处理器先写操作CPLD设置并锁存FLASH存储器高位地址,进行启动程序的段地址选择,DSP处理器再写操作CPLD使复位电路输出整板复位信号,DSP复位后即可按FLASH存储器所选的程序启动地址段进行启动,本发明FLASH分段启动设计能为客户提供多样的程序启动段,客户可进入多样的客户应用程序段,也可进入板卡自检功能段, DSP嵌入式系统设备功能更为完善,使用十分方便。

Claims (1)

1. 一种FLASH存储器分段智能启动模块,其特征在于,包括DSP处理器、CPLD 、FLASH存储器和复位电路,所述的DSP处理器与CPLD单向电连接,DSP处理器与FLASH存储器单向电连接,CPLD与FLASH存储器单向电连接,CPLD与复位电路单向电连接。
CN201610727079.7A 2016-08-26 2016-08-26 一种flash存储器分段智能启动模块 Pending CN106325940A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610727079.7A CN106325940A (zh) 2016-08-26 2016-08-26 一种flash存储器分段智能启动模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610727079.7A CN106325940A (zh) 2016-08-26 2016-08-26 一种flash存储器分段智能启动模块

Publications (1)

Publication Number Publication Date
CN106325940A true CN106325940A (zh) 2017-01-11

Family

ID=57790900

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610727079.7A Pending CN106325940A (zh) 2016-08-26 2016-08-26 一种flash存储器分段智能启动模块

Country Status (1)

Country Link
CN (1) CN106325940A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107643902A (zh) * 2017-09-20 2018-01-30 安徽皖通邮电股份有限公司 一种存储器烧录装置
CN109582339A (zh) * 2018-12-06 2019-04-05 许继集团有限公司 一种组串式光伏逆变器程序远程无线更新系统及方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102087621A (zh) * 2009-12-04 2011-06-08 北京广利核系统工程有限公司 一种具有自诊断功能的处理器装置
CN102135927A (zh) * 2011-04-29 2011-07-27 杭州华三通信技术有限公司 一种基于nand flash的系统引导方法和装置
CN103116511A (zh) * 2013-01-29 2013-05-22 烽火通信科技股份有限公司 基于单个flash存储芯片的双启动方法
US8860475B1 (en) * 2013-03-29 2014-10-14 Altera Corporation Techniques for adjusting phases of clock signals

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102087621A (zh) * 2009-12-04 2011-06-08 北京广利核系统工程有限公司 一种具有自诊断功能的处理器装置
CN102135927A (zh) * 2011-04-29 2011-07-27 杭州华三通信技术有限公司 一种基于nand flash的系统引导方法和装置
CN103116511A (zh) * 2013-01-29 2013-05-22 烽火通信科技股份有限公司 基于单个flash存储芯片的双启动方法
US8860475B1 (en) * 2013-03-29 2014-10-14 Altera Corporation Techniques for adjusting phases of clock signals

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107643902A (zh) * 2017-09-20 2018-01-30 安徽皖通邮电股份有限公司 一种存储器烧录装置
CN109582339A (zh) * 2018-12-06 2019-04-05 许继集团有限公司 一种组串式光伏逆变器程序远程无线更新系统及方法

Similar Documents

Publication Publication Date Title
CN103631178B (zh) 一种双机备份冗余控制装置
CN107392308B (zh) 一种基于可编程器件的卷积神经网络加速方法与系统
CN109388339A (zh) 存储器控制器及其操作方法
CN105808290B (zh) 用于多fpga整机系统的远程动态更新系统和方法
CN110931076B (zh) 一种固态硬盘异常上下电测试装置及方法
CN105468470B (zh) 一种d触发看门狗mcu监控电路及其使用方法
CN107885517B (zh) 嵌入式系统处理器程序加载电路
CN109613970B (zh) 一种基于fpga和dsp架构的低功耗处理方法
CN106325940A (zh) 一种flash存储器分段智能启动模块
CN105279426A (zh) 配置应用程序相关任务的电子设备及其相关方法
CN111352786A (zh) 一种非易失性存储器功耗测试方法和装置
CN208907999U (zh) 一种新型Raid扣卡
CN203250312U (zh) 一种接口形式可扩展的通用核心处理子板
CN107436839B (zh) 进程负载获取方法、电子终端及计算机可读存储介质
JP7343257B2 (ja) ホストシステム、方法、及び、システム
CN116781052A (zh) 异步复位集成电路
CN205864253U (zh) 一种电荷泵控制电路
CN111078602B (zh) 一种闪存主控芯片及其控制方法、测试方法及存储设备
CN113567835A (zh) 一种一体化电路测试及写号的方法及设备
CN104808646A (zh) 1-Wire总线测温电路DS18B20单粒子效应评估系统及方法
CN102495743B (zh) 一种利用Xilinx PROM实现FPGA配置的装置和方法
CN205334455U (zh) 一种d触发看门狗mcu监控电路
CN105718009B (zh) 基于fpga的pcie加速卡及其冷复位方法、电路
CN109213648A (zh) Rack机柜开关机稳定性测试方法、装置、终端及存储介质
CN104280608A (zh) 电表的计量芯片,电表

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170111

RJ01 Rejection of invention patent application after publication