CN105897248B - 一种微弱信号读出电路 - Google Patents

一种微弱信号读出电路 Download PDF

Info

Publication number
CN105897248B
CN105897248B CN201610192403.XA CN201610192403A CN105897248B CN 105897248 B CN105897248 B CN 105897248B CN 201610192403 A CN201610192403 A CN 201610192403A CN 105897248 B CN105897248 B CN 105897248B
Authority
CN
China
Prior art keywords
chopper
nmos tube
connects
signal
output terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610192403.XA
Other languages
English (en)
Other versions
CN105897248A (zh
Inventor
何青
王玮冰
李佳
侯影
孙业超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ruili Flat Core Microelectronics Guangzhou Co Ltd
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201610192403.XA priority Critical patent/CN105897248B/zh
Publication of CN105897248A publication Critical patent/CN105897248A/zh
Application granted granted Critical
Publication of CN105897248B publication Critical patent/CN105897248B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Amplifiers (AREA)

Abstract

本发明实施例公开了一种微弱信号读出电路包括:斩波放大电路;斩波放大电路,包括:第一斩波器、第二斩波器、第三斩波器、第四斩波器和第一运算放大器;第一斩波器的输入端连接微弱信号,第一斩波器的输出端经第二斩波器连接第一运算放大器的输入端;第一运算放大器的输出端经第三斩波器连接第四斩波器的输入端;第四斩波器的输出端连接第一滤波电路;第一斩波器和第四斩波器由第一斩波信号控制;第二斩波器和第三斩波器由第二斩波信号控制;第一斩波信号的频率小于第二斩波信号的频率。该微弱信号读出电路,能够减小由斩波波纹引起的失调电压,降低噪声和失调电压对微弱信号读出的影响,提高信号的信噪比,提升信号处理系统的精度。

Description

一种微弱信号读出电路
技术领域
本发明涉及集成电路技术领域,尤其涉及一种微弱信号读出电路。
背景技术
在当今科技发达的年代,传感器被广泛应用于工业控制、医疗、农业以及国防军事等领域。随着集成电路工艺的迅速发展,传感器技术的一个重要发展趋势是实现传感器与其读出电路的单片集成。由于传感器输出的微弱信号的幅值小且频率较低,易受到环境噪声和失调电压等非理想因素的影响。因此,需使用高性能的读出电路来处理传感器输出的微弱信号,将微弱信号放大为易测量的信号,并去除环境噪声和失调电压等非理想因素的影响,提高处理后信号的信噪比。
现有的关于微弱信号读出电路的设计,基本都是基于斩波技术,减小运算放大器的低频噪声和失调电压,提高处理后信号的信噪比。参见图1,该图为现有的微弱信号读出电路的电路拓扑图。微弱信号经第一斩波器100、运算放大器200、第二斩波器300和低频滤波器400放大并去噪处理后输出,以减小运算放大器200输入处的低频噪音和失调电压对信号处理系统的精度的影响。其中,第一斩波器100和第二斩波器200一般由四个单独的NMOS管或PMOS管组成。参见图2,该图为现有的微弱信号读出电路中Vin、Vy、Vo和Vout的电压图。图中黑色阴影部分为传感器输出的微弱信号,黑色实线部分为环境噪声和失调电压。由于第一斩波器100中开关器件导通时,在开关器件的沟道会存在沟道电荷,开关器件导通或关断的瞬间,沟道电荷流入或流出开关器件,即开关器件的电荷注入效应,会引入误差,造成斩波波纹,使运算放大器200输出更大的失调电压。并且,由于该失调电压的频率与微弱信号的频率差值很小,不能被低频滤波器400滤去,形成残余失调,如图2(d)所示。此时,经现有的微弱信号读出电路处理后的信号,信噪比较低,影响对微弱信号的检测和读出,信号处理系统的精度较差。
因此,本领域技术人员需要提供一种微弱信号读出电路,能够减小由斩波器中开关器件的电荷注入效应而产生的失调电压,提高处理后信号的信噪比,提升信号处理系统的精度。
发明内容
为了解决现有技术问题,本发明提供了一种微弱信号读出电路,能够减小由斩波器中开关器件的电荷注入效应而产生的失调电压,提高处理后信号的信噪比,提升信号处理系统的精度。
本发明提供的一种微弱信号读出电路,包括:斩波放大电路;
所述斩波放大电路,包括:第一斩波器、第二斩波器、第三斩波器、第四斩波器和第一运算放大器;
所述第一斩波器的输入端连接微弱信号,所述第一斩波器的输出端的正极连接所述第二斩波器的输入端的正极,所述第一斩波器的输出端的负极连接所述第二斩波器的输入端的负极;
所述第二斩波器的输出端的正极连接所述第一运算放大器的正相输入端,所述第二斩波器的输出端的负极连接所述第一运算放大器的反相输入端;
所述第一运算放大器的正相输出端连接所述第三斩波器的输入端的负极,所述第一运算放大器的反相输出端连接所述第三斩波器的输入端的正极;
所述第三斩波器的输出端的正极连接所述第四斩波器的输入端的正极,所述第三斩波器的输出端的负极连接所述第四斩波器的输入端的负极;
所述第四斩波器的输出端连接第一滤波电路;
所述第一斩波器的控制端和所述第四斩波器的控制端连接第一斩波信号;
所述第二斩波器的控制端和所述第三斩波器的控制端连接第二斩波信号;
所述第一斩波信号的频率小于所述第二斩波信号的频率。
优选地,所述斩波放大电路,还包括:第二运算放大器、第三运算放大器、第一电阻、第二电阻、第一电容、第二电容和第三电容;
所述第二运算放大器的正相输入端连接所述第四斩波器的输出端的负极,所述第二运算放大器的反相输入端连接所述第四斩波器的输出端的正极,所述第二运算放大器的输出端连接所述第三运算放大器的输入端;
所述第三运算放大器的输出端连接所述第一滤波电路;
所述第一电阻的第一端连接所述第三运算放大器的输出端,所述第一电阻的第二端连接所述第一斩波器的输入端的负极;
所述第二电阻的第一端连接所述第一电阻的第二端,所述第二电阻的第二端接地;
所述第一电容的第一端连接所述第二运算放大器的正相输入端,所述第一电容的第二端接地;
所述第二电容的第一端连接所述第二运算放大器的反相输入端,所述第二电容的第二端连接所述第三运算放大器的输出端;
所述第三电容的第一端连接所述第二运算放大器的输出端,所述第三电容的第二端连接所述第三运算放大器的输出端。
优选地,所述第一斩波器,包括:第一NMOS管、第一PMOS管、第二NMOS管、第二PMOS管、第三NMOS管、第三PMOS管、第四NMOS管和第四PMOS管;
所述第一NMOS管的漏极连接所述第一斩波器的输入端的正极,所述第一NMOS管的源极连接所述第一斩波器的输出端的正极,所述第一NMOS管的栅极连接第一控制信号;
所述第一PMOS管的源极连接所述第一NMOS管的漏极,所述第一PMOS管的漏极连接所述第一NMOS管的源极,所述第一PMOS管的栅极连接第二控制信号;
所述第二NMOS管的漏极连接所述第一斩波器的输出端的正极,所述第二NMOS管的源极连接所述第一斩波器的输入端的负极,所述第二NMOS管的栅极连接所述第二控制信号;
所述第二PMOS管的源极连接所述第二NMOS管的漏极,所述第二PMOS管的漏极连接所述第二NMOS管的源极,所述第二PMOS管的栅极连接所述第一控制信号;
所述第三NMOS管的漏极连接所述第一斩波器的输入端的负极,所述第三NMOS管的源极连接所述第一斩波器的输出端的负极,所述第三NMOS管的栅极连接所述第一控制信号;
所述第三PMOS管的源极连接所述第三NMOS管的漏极,所述第三PMOS管的漏极连接所述第三NMOS管的源极,所述第三PMOS管的栅极连接所述第二控制信号;
所述第四NMOS管的漏极连接所述第一斩波器的输入端的正极,所述第四NMOS管的源极连接所述第一斩波器的输出端的负极,所述第四NMOS管的栅极连接所述第二控制信号;
所述第四PMOS管的源极连接所述第四NMOS管的漏极,所述第四PMOS管的漏极连接所述第四NMOS管的源极,所述第四PMOS管的栅极连接所述第一控制信号;
所述第一控制信号为所述第一斩波信号;
所述第二控制信号的频率和所述第一控制信号的频率相同,且所述第二控制信号和所述第一控制信号的相位差为(2N+1)π,其中N为大于等于零的整数;
所述第四斩波器的内部结构与所述第一斩波器的内部结构相同;
所述第四斩波器的控制方法与所述第一斩波器的控制方法相同。
优选地,所述第二斩波器,包括:第五NMOS管、第五PMOS管、第六NMOS管、第六PMOS管、第七NMOS管、第七PMOS管、第八NMOS管和第八PMOS管;
所述第五NMOS管的漏极连接所述第二斩波器的输入端的正极,所述第五NMOS管的源极连接所述第二斩波器的输出端的正极,所述第五NMOS管的栅极连接第三控制信号;
所述第五PMOS管的源极连接所述第五NMOS管的漏极,所述第五PMOS管的漏极连接所述第五NMOS管的源极,所述第五PMOS管的栅极连接第四控制信号;
所述第六NMOS管的漏极连接所述第二斩波器的输出端的正极,所述第六NMOS管的源极连接所述第二斩波器的输入端的负极,所述第六NMOS管的栅极连接所述第四控制信号;
所述第六PMOS管的源极连接所述第六NMOS管的漏极,所述第六PMOS管的漏极连接所述第六NMOS管的源极,所述第六PMOS管的栅极连接所述第三控制信号;
所述第七NMOS管的漏极连接所述第二斩波器的输入端的负极,所述第七NMOS管的源极连接所述第二斩波器的输出端的负极,所述第七NMOS管的栅极连接所述第三控制信号;
所述第七PMOS管的源极连接所述第七NMOS管的漏极,所述第七PMOS管的漏极连接所述第七NMOS管的源极,所述第七PMOS管的栅极连接所述第四控制信号;
所述第八NMOS管的漏极连接所述第二斩波器的输入端的正极,所述第八NMOS管的源极连接所述第二斩波器的输出端的负极,所述第八NMOS管的栅极连接所述第四控制信号;
所述第八PMOS管的源极连接所述第八NMOS管的漏极,所述第八PMOS管的漏极连接所述第八NMOS管的源极,所述第八PMOS管的栅极连接所述第三控制信号;
所述第三控制信号为所述第二斩波信号;
所述第四控制信号的频率和所述第三控制信号的频率相同,且所述第四控制信号和所述第三控制信号的相位差为(2N+1)π,其中N为大于等于零的整数;
所述第三斩波器的内部结构与所述第二斩波器的内部结构相同;
所述第三斩波器的控制方法与所述第二斩波器的控制方法相同。
优选地,还包括:第一滤波电路;
所述第一滤波电路,用于滤除所述斩波放大电路的输出信号中频率大于第一预设频率的谐波分量;
所述第一预设频率大于所述微弱信号的频率。
优选地,所述第一滤波电路,包括:第一滤波网络、第二滤波网络和第三滤波网络;还包括:第四电容、第五电容和第四运算放大器;
所述第一滤波网络的输入端连接所述斩波放大电路的输出端,所述第一滤波网络的输出端经所述第三滤波网络连接所述第四运算放大器的反相输入端;
所述第二滤波网络的输入端连接所述第一滤波网络的输出端,所述第二滤波网络的输出端连接所述第四运算放大器的输出端;
所述第四电容的第一端连接所述第一滤波网络的输出端,所述第四电容的第二端接地;
所述第五电容的第一端连接所述第四运算放大器的反相输入端,所述第五电容的第二端连接所述第四运算放大器的输出端;
所述第四运算放大器的正相输入端交流接地。
优选地,所述第一滤波网络、所述第二滤波网络和所述第三滤波网络为电阻。
优选地,所述第一滤波网络,包括:第九NMOS管、第十NMOS管、第十一NMOS管、第十二NMOS管和第六电容;
所述第九NMOS管的漏极连接所述第一滤波网络的输入端,所述第九NMOS管的源极经所述第六电容连接所述第十NMOS管的漏极,所述第九NMOS管的栅极连接第五时钟信号;
所述第十NMOS管的源极连接所述第一滤波网络的输出端,所述第十NMOS管的栅极连接所述第五时钟信号;
所述第十一NMOS管的漏极连接所述第九NMOS管的源极,所述第十一NMOS管的源极接地,所述第十一NMOS管的栅极连接第六时钟信号;
所述第十二NMOS管的漏极连接所述第十NMOS管的漏极,所述第十二NMOS管的源极接地,所述第十二NMOS管的栅极连接所述第六时钟信号;
所述第五时钟信号和所述第六时钟信号为非交叠时钟信号;
所述第二滤波网络的内部结构与所述第一滤波网络的内部结构相同;
所述第二滤波网络的控制方法与所述第一滤波网络的控制方法相同;
所述第三滤波网络的内部结构与所述第一滤波网络的内部结构相同;
所述第三滤波网络的控制方法与所述第一滤波网络的控制方法相同。
优选地,还包括:第二滤波电路;
所述第二滤波电路,用于滤除所述微弱信号中的高频噪声,并将滤除高频噪声后的信号输出至所述斩波放大电路。
优选地,所述第二滤波电路,包括:第三电阻和第七电容;
所述第三电阻的第一端连接所述微弱信号,所述第三电阻的第二端连接所述斩波放大电路的输入端的正极;
所述第七电容的第一端连接所述第三电阻的第二端,所述第七电容的第二端接地。
与现有技术相比,本发明至少具有以下优点:
本发明实施例提供的微弱信号读出电路,传感器等器件输出的微弱信号经第一斩波器和第二斩波器调制到高频段后,经第一运算放大器放大;再由第三斩波器和第四斩波器将放大后的信号调制到低频段,并将第一运算放大器产生的噪声和失调电压调制到高频段后,经第一滤波器将信号中高频段的谐波分量滤除,清除信号中的噪声以及失调电压等干扰因素,提高信号的信噪比。并且,因为在理想情况下,第一斩波器、第二斩波器、第三斩波器和第四斩波器产生的斩波波纹的平均能量为零,由斩波波纹引起的第一运算放大器形成的残余失调被清除。本发明实施例提供的微弱信号读出电路,能够减小由斩波器中开关器件的电荷注入效应而产生的失调电压,有效的降低了噪声和失调电压对微弱信号读出的影响,提高了处理后信号的信噪比,提升了信号处理系统的精度。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为现有的微弱信号读出电路的电路拓扑图;
图2为现有的微弱信号读出电路中Vin、Vy、Vo和Vout的电压图;
图3为本发明提供的微弱信号读出电路的实施例一的示意图;
图4为本发明提供的微弱信号读出电路的实施例二的示意图;
图5(a)为本发明提供的微弱信号读出电路的第一斩波器和第四斩波器的示意图;
图5(b)为本发明提供的微弱信号读出电路的第二斩波器和第三斩波器的示意图;
图6为本发明提供的微弱信号读出电路的实施例三的示意图;
图7为本发明提供的微弱信号读出电路中开关电容滤波器的电路拓扑图;
图8为本发明提供的微弱信号读出电路的实施例四的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
可以理解的是,本发明提供的微弱信号读出电路不仅能够用于读取传感器输出的微弱信号,还可以用于其它微弱信号的读出。
实施例一:
参见图3,该图为本发明提供的微弱信号读出电路的实施例一的示意图。
本实施例提供的微弱信号读出电路,包括:斩波放大电路500;
所述斩波放大电路500,包括:第一斩波器501、第二斩波器502、第三斩波器503、第四斩波器504和第一运算放大器OPA1;
所述第一斩波器501的输入端连接微弱信号,所述第一斩波器501的输出端的正极连接所述第二斩波器502的输入端的正极,所述第一斩波器501的输出端的负极连接所述第二斩波器502的输入端的负极;
所述第二斩波器502的输出端的正极连接所述第一运算放大器OPA1的正相输入端,所述第二斩波器502的输出端的负极连接所述第一运算放大器OPA1的反相输入端;
由于第一运算放大器OPA1产生的噪声和失调电压与微弱信号的频率接近,无法直接使用滤波器滤除,影响对微弱电压的读出。因此,在运算放大器OPA1前,使用第一斩波器501和第二斩波器502将微弱信号调制到高频段,使之与第一运算放大器OPA1产生的低频噪声以及失调电压等干扰因素分离。此时,微弱信号位于高频段,而噪声以及失调电压位于低频段。
所述第一运算放大器OPA1的正相输出端连接所述第三斩波器503的输入端的负极,所述第一运算放大器OPA1的反相输出端连接所述第三斩波器503的输入端的正极;
可以理解的是,为了使传感器等输出微弱信号的器件的输出信号易于读出,需使用第一运算放大器OPA1将微弱信号放大。第一运算放大器OPA1的变比可根据实际使用情况设定。
第一运算放大器OPA1为双端输入双端输出的全差分结构,例如,折叠共源共栅放大器。
所述第三斩波器503的输出端的正极连接所述第四斩波器504的输入端的正极,所述第三斩波器503的输出端的负极连接所述第四斩波器504的输入端的负极;
所述第四斩波器504的输出端连接第一滤波电路600;
需要说明的是,第三斩波器503和第四斩波器504将调制到高频段的信号还原至低频段的同时,将低频段的噪声以及失调电压调制到高频段。第四斩波器504输出的信号经第一滤波电路600将高频段的噪声以及失调电压等干扰因素滤除,输出的信号信噪比高。
此外,由于第一斩波器501和第二斩波器502的电荷注入效应会使斩波后的信号出现斩波波纹。而斩波波纹会使第一运算放大器OPA1输出更大的残余失调。并且该残余失调与斩波后的信号频率相近,第一滤波电路600无法滤除。因此,在第一运算放大器OPA1后连接第三斩波器503和第四斩波器504还用于清除由第一斩波器501和第二斩波器502产生的斩波波纹。
所述第一斩波器501的控制端和所述第四斩波器504的控制端连接第一斩波信号
所述第二斩波器502的控制端和所述第三斩波器503的控制端连接第二斩波信号
所述第一斩波信号的频率小于所述第二斩波信号的频率。
可以理解的是,第一斩波信号的频率和第二斩波信号的频率可根据实际微弱信号读出过程中的调制需要设定。
需要说明的是,为保证斩波波纹的平均能量接近于零,第二斩波信号的频率与第一斩波信号的频率之间的关系为其中k为大于1的整数。
由于控制第一斩波器501的第一斩波信号的频率小于控制第二斩波器的第二斩波信号的频率,第一斩波器501产生的斩波波纹远低于第二斩波器502产生的斩波波纹,第一斩波器501产生的斩波波纹可以忽略。第二斩波器502产生的斩波波纹经第三斩波器503和第四斩波器504调制后,斩波波纹的平均能量为零,从而由斩波波纹引起的残余失调为零。此时,由第一斩波器501和第二斩波器502斩波引起的残余失调被清除,传感器等器件输出的微弱信号被精确放大,放大后的信号精度高、噪声低。
本实施例提供的微弱信号读出电路,传感器等器件输出的微弱信号经第一斩波器和第二斩波器调制到高频段后,经第一运算放大器放大;再由第三斩波器和第四斩波器将放大后的信号调制到低频段,并将第一运算放大器产生的噪声和失调电压调制到高频段后,经第一滤波器将信号中高频段的谐波分量滤除,清除信号中的噪声以及失调电压等干扰因素,提高信号的信噪比。并且,因为在理想情况下,第一斩波器、第二斩波器、第三斩波器和第四斩波器产生的斩波波纹平均能量为零,由斩波波纹引起的第一运算放大器形成的残余失调被清除。本实施例提供的微弱信号读出电路能够减小由斩波器中开关器件的电荷注入效应而产生的失调电压,有效的降低了读出电路的噪声和失调电压的影响,提高了处理后信号的信噪比,提升了信号处理系统的精度。
实施例二:
参见图4,该图为本发明提供的微弱信号读出电路的实施例二的示意图。相较于图3,本实施例提供了一种更加具体的微弱信号读出电路的示意图。
所述斩波放大电路500,还包括:第二运算放大器OPA2、第三运算放大器OPA3、第一电阻R1、第二电阻R2、第一电容C1、第二电容C2和第三电容C3;
所述斩波放大电路500采用负反馈结构,以保证斩波放大电路的增益精确度。
所述第二运算放大器OPA2的正相输入端连接所述第四斩波器504的输出端的负极,所述第二运算放大器OPA2的反相输入端连接所述第四斩波器504的输出端的正极,所述第二运算放大器OPA2的输出端连接所述第三运算放大器OPA3的输入端;
所述第三运算放大器OPA3的输出端连接所述第一滤波电路600;
可以理解的是,第二运算放大器OPA2为双端输入单端输出放大结构。第三运算放大器OPA3为单级共源放大电路,用于缓冲第二运算放大器OPA2的输出信号。
所述第一电阻R1的第一端连接所述第三运算放大器OPA3的输出端,所述第一电阻R1的第二端连接所述第一斩波器501的输入端的负极;
所述第二电阻R2的第一端连接所述第一电阻R1的第二端,所述第二电阻R2的第二端接地;
所述第一电容C1的第一端连接所述第二运算放大器OPA2的正相输入端,所述第一电容C1的第二端接地;
所述第二电容C2的第一端连接所述第二运算放大器OPA2的反相输入端,所述第二电容C2的第二端连接所述第三运算放大器OPA3的输出端;
所述第三电容C3的第一端连接所述第二运算放大器OPA2的输出端,所述第三电容C3的第二端连接所述第三运算放大器OPA3的输出端。
可以理解的是,第二运算放大器OPA2和第三运算放大器OPA3为嵌套式米勒结构。
本实施例中的第一电容C1、第二电容C2和第三电容C3可以为多晶硅电容、金属电容或MOS管电容。第一电容C1、第二电容C2和第三电容C3的类型可以相同也可以不同。
需要说明的是,在实际生产应用中,可将上述斩波放大电路500集合在一个运算放大器内部,使微弱信号读出电路易于集成,并减小读出电路板的体积,节约成本。
本发明实施例提供的微弱信号读出电路,通过采用负反馈结构以及嵌套式米勒结构,保证了斩波放大电路增益的精确度,提高了微弱信号读出电路性能的稳定性,节约了制作成本。
斩波器内部结构:
现有的斩波器,包括四个开关器件:第一开关管、第二开关管、第三开关管和第四开关管;
其内部结构如下:
第一开关管的输入端连接斩波器的输入端的正极,第一开关管的输出端连接斩波器的输出端的正极,第一开关管的控制端连接第一信号;
第二开关管的输入端连接斩波器的输出端的正极,第二开关管的输出端连接斩波器的输入端的负极,第二开关管的控制端连接第二信号;
第三开关管的输入端连接斩波器的输入端的负极,第三开关管的输出端连接斩波器的输出端的负极,第三开关管的控制端连接第一信号;
第四开关管的输入端连接斩波器的输入端的正极,第四开关管的输入端连接斩波器的输出端的负极,第四开关管的控制端连接第二信号;
第一信号与第二信号互补。
可以理解的是,斩波器内部开关管的关断状态为:第一开关管和第三开关管导通、第二开关管和第四开关管关断,或,第一开关管和第三开关管关断、第二开关管和第四开关管导通。
需要说明的是,本发明提供的微弱信号读出电路中,第一斩波器501、第二斩波器502、第三斩波器503和第四斩波器504的内部结构可以与上述斩波器的内部结构相似,还可以为下面所述的电路拓扑结构。
参见图5(a),该图为本发明提供的微弱信号读出电路的第一斩波器和第四斩波器的示意图。下面以第一斩波器为例进行介绍。
为进一步降低斩波器中开关器件的电荷注入效等非理想效应对微弱信号读出电路的信噪比和精度的影响,所述第一斩波器,包括:第一NMOS管NM1、第一PMOS管PM1、第二NMOS管NM2、第二PMOS管PM2、第三NMOS管NM3、第三PMOS管PM3、第四NMOS管NM4和第四PMOS管PM4;
所述第一NMOS管NM1的漏极连接所述第一斩波器的输入端的正极,所述第一NMOS管NM1的源极连接所述第一斩波器的输出端的正极,所述第一NMOS管NM1的栅极连接第一控制信号
所述第一PMOS管PM1的源极连接所述第一NMOS管NM1的漏极,所述第一PMOS管PM1的漏极连接所述第一NMOS管NM1的源极,所述第一PMOS管PM1的栅极连接第二控制信号
可以理解的是,第一NMOS管NM1和第一PMOS管PM1构成CMOS互补开关。CMOS互补开关导通时电阻较小,可以降低开关的电荷注入效应等非理想效应对微弱信号读出电路的影响。第二NMOS管NM2和第二PMOS管PM2、第三NMOS管NM3和第三PMOS管PM3以及第四NMOS管NM4和第四PMOS管PM4的连接关系与第一NMOS管NM1和第一PMOS管PM1的连接关系相似,均构成CMOS互补开关。
所述第二NMOS管NM2的漏极连接所述第一斩波器的输出端的正极,所述第二NMOS管NM2的源极连接所述第一斩波器的输入端的负极,所述第二NMOS管NM2的栅极连接所述第二控制信号
所述第二PMOS管PM2的源极连接所述第二NMOS管NM2的漏极,所述第二PMOS管PM2的漏极连接所述第二NMOS管NM2的源极,所述第二PMOS管PM2的栅极连接所述第一控制信号
所述第三NMOS管NM3的漏极连接所述第一斩波器的输入端的负极,所述第三NMOS管NM3的源极连接所述第一斩波器的输出端的负极,所述第三NMOS管NM3的栅极连接所述第一控制信号
所述第三PMOS管PM3的源极连接所述第三NMOS管NM3的漏极,所述第三PMOS管PM3的漏极连接所述第三NMOS管NM3的源极,所述第三PMOS管PM3的栅极连接所述第二控制信号
所述第四NMOS管NM4的漏极连接所述第一斩波器的输入端的正极,所述第四NMOS管NM4的源极连接所述第一斩波器的输出端的负极,所述第四NMOS管NM4的栅极连接所述第二控制信号
所述第四PMOS管PM4的源极连接所述第四NMOS管NM4的漏极,所述第四PMOS管PM4的漏极连接所述第四NMOS管NM4的源极,所述第四PMOS管PM4的栅极连接所述第一控制信号
所述第一控制信号为所述第一斩波信号;
所述第二控制信号的频率和所述第一控制信号的频率相同,且所述第二控制信号和所述第一控制信号的相位差为(2N+1)π,其中N为大于等于零的整数;
可以理解的是,第一控制信号与第二控制信号为互补信号。
所述第四斩波器的内部结构与所述第一斩波器的内部结构相同;
所述第四斩波器的控制方法与所述第一斩波器的控制方法相同。
参见图5(b),该图为本发明提供的微弱信号读出电路的第二斩波器和第三斩波器的示意图。下面以第二斩波器为例进行介绍。
可以理解的是,第二斩波器的内部结构和第一斩波器的内部结构相同,而第二斩波器的控制信号和第一斩波器的控制信号不同。
所述第二斩波器,包括:第五NMOS管NM5、第五PMOS管PM5、第六NMOS管NM6、第六PMOS管PM6、第七NMOS管NM7、第七PMOS管PM7、第八NMOS管NM8和第八PMOS管PM8;
所述第五NMOS管NM5的漏极连接所述第二斩波器的输入端的正极,所述第五NMOS管NM5的源极连接所述第二斩波器的输出端的正极,所述第五NMOS管NM5的栅极连接第三控制信号
所述第五PMOS管PM5的源极连接所述第五NMOS管NM5的漏极,所述第五PMOS管PM5的漏极连接所述第五NMOS管NM5的源极,所述第五PMOS管PM5的栅极连接第四控制信号
所述第六NMOS管NM6的漏极连接所述第二斩波器的输出端的正极,所述第六NMOS管NM6的源极连接所述第二斩波器的输入端的负极,所述第六NMOS管NM6的栅极连接所述第四控制信号
所述第六PMOS管PM6的源极连接所述第六NMOS管NM6的漏极,所述第六PMOS管PM6的漏极连接所述第六NMOS管NM6的源极,所述第六PMOS管PM6的栅极连接所述第三控制信号
所述第七NMOS管NM7的漏极连接所述第二斩波器的输入端的负极,所述第七NMOS管NM7的源极连接所述第二斩波器的输出端的负极,所述第七NMOS管NM7的栅极连接所述第三控制信号
所述第七PMOS管PM7的源极连接所述第七NMOS管NM7的漏极,所述第七PMOS管PM7的漏极连接所述第七NMOS管NM7的源极,所述第七PMOS管PM7的栅极连接所述第四控制信号
所述第八NMOS管NM8的漏极连接所述第二斩波器的输入端的正极,所述第八NMOS管NM8的源极连接所述第二斩波器的输出端的负极,所述第八NMOS管NM8的栅极连接所述第四控制信号
所述第八PMOS管PM8的源极连接所述第八NMOS管NM8的漏极,所述第八PMOS管PM8的漏极连接所述第八NMOS管NM8的源极,所述第八PMOS管PM8的栅极连接所述第三控制信号
所述第三控制信号为所述第二斩波信号;
所述第四控制信号的频率和所述第三控制信号的频率相同,且所述第四控制信号和所述第三控制信号的相位差为(2N+1)π,其中N为大于等于零的整数;
可以理解的是,第三控制信号与第四控制信号为互补信号。
所述第三斩波器的内部结构与所述第二斩波器的内部结构相同;
所述第三斩波器的控制方法与所述第二斩波器的控制方法相同。
第一斩波器和第四斩波器的内部结构以及控制方法均相同,而第二斩波器和第三斩波器的内部结构以及控制方法均相同。
本实施例提供的微弱信号读出电路,采用CMOS工艺制作,能够有效降低运算放大器的噪声以及失调电压对信号读出精度的影响,提高处理后信号的信噪比,提升信号处理系统的精度,易于集成,稳定可靠。
实施例三:
参见图6,该图为本发明提供的微弱信号读出电路的实施例三的示意图。
本实施例提供的微弱信号读出电路,还包括:第一滤波电路600;
所述第一滤波电路600,用于滤除所述斩波放大电路500的输出信号中频率大于第一预设频率的谐波分量;
所述第一预设频率大于所述微弱信号的频率。
第一滤波电路600能够滤除所述斩波放大电路500的输出信号中的噪声以及失调电压。
可以理解的是,有很多种结构的滤波电路拓扑均能够起到上述滤波作用。下面将介绍其中一种滤波电路的拓扑结构,其他电路拓扑结构在此不再一一赘述。
为了使第一滤波电路600的截止频率较低,进而有效的去除被调制到高频段的噪声和失调电压,第一滤波电路600可以为多路反馈低通电路拓扑结构。
所述第一滤波电路600,包括:第一滤波网络601、第二滤波网络602和第三滤波网络603;还包括:第四电容C4、第五电容C5和第四运算放大器OPA4;
所述第一滤波网络601的输入端连接所述斩波放大电路500的输出端,所述第一滤波网络601的输出端经所述第三滤波网络603连接所述第四运算放大器OPA4的反相输入端;
所述第二滤波网络602的输入端连接所述第一滤波网络601的输出端,所述第二滤波网络602的输出端连接所述第四运算放大器OPA4的输出端;
所述第四电容C4的第一端连接所述第一滤波网络601的输出端,所述第四电容C4的第二端接地;
所述第五电容C5的第一端连接所述第四运算放大器OPA4的反相输入端,所述第五电容C5的第二端连接所述第四运算放大器OPA4的输出端;
所述第四运算放大器OPA4的正相输入端交流接地。
本实施例中的第四电容C4和第五电容C5可以为多晶硅电容、金属电容或MOS管电容。第四电容C4和第五电容C5的类型可以相同也可以不同。
第一滤波电路600可以为连续时间有源RC滤波器,即所述第一滤波网络601、所述第二滤波网络602和所述第三滤波网络603可以为电阻。该电阻可以为多晶硅电阻、金属电阻、MOS管电阻或阱电阻。可以理解的是,第一滤波网络601、所述第二滤波网络602和所述第三滤波网络603使用的电阻类型可以相同也可以不同。
参见图7,该图为本发明提供的微弱信号读出电路中开关电容滤波器的电路拓扑图。
可以理解的是,由于滤波器的截止频率与R、C成反比,其中R为滤波用电阻的阻值、C为滤波用电容的容值,为了使第一滤波电路获得较低的截止频率,需使用阻值较大的电阻。但是,大阻值的电阻,其面积也较大,会致使单片集成后的微弱信号读出电路板的面积过大。
因此,为了降低第一滤波电路所占的面积,进而减小微弱信号读出电路板的面积,所述第一滤波网络、所述第二滤波网络和所述第三滤波网络可以采用开关电容滤波器结构。下面将以第一滤波网络为例介绍开关电容滤波器的电路拓扑结构。
所述第一滤波网络,包括:第九NMOS管NM9、第十NMOS管NM10、第十一NMOS管NM11、第十二NMOS管NM12和第六电容C6;
所述第九NMOS管NM9的漏极连接所述第一滤波网络的输入端,所述第九NMOS管NM9的源极经所述第六电容C6连接所述第十NMOS管NM10的漏极,所述第九NMOS管NM9的栅极连接第五时钟信号
所述第十NMOS管NM10的源极连接所述第一滤波网络的输出端,所述第十NMOS管NM10的栅极连接所述第五时钟信号
所述第十一NMOS管NM11的漏极连接所述第九NMOS管NM9的源极,所述第十一NMOS管NM11的源极接地,所述第十一NMOS管NM11的栅极连接第六时钟信号
所述第十二NMOS管NM12的漏极连接所述第十NMOS管NM10的漏极,所述第十二NMOS管NM12的源极接地,所述第十二NMOS管NM12的栅极连接所述第六时钟信号
所述第五时钟信号和所述第六时钟信号为非交叠时钟信号;
需要说明的是,当所述第五时钟信号和所述第六时钟信号的频率远大于微弱信号的频率时,开关电容构成的离散时间滤波器的频率响应近似于连续时间有源RC滤波器的频率响应。
为进一步降低第一滤波电路所占的面积,所述第二滤波网络的内部结构与所述第一滤波网络的内部结构相同;
所述第二滤波网络的控制方法与所述第一滤波网络的控制方法相同;
所述第三滤波网络的内部结构与所述第一滤波网络的内部结构相同;
所述第三滤波网络的控制方法与所述第一滤波网络的控制方法相同。
本实施例提供的微弱信号读出电路,由开关电容滤波器构成第一滤波电路,使第一滤波电路的截止频率较低的同时减小其在微弱信号读出电路中占用的面积,有效的去除被调制到高频的噪声和失调电压,减小了微弱信号读出电路的面积,节约了制作成本。
实施例四:
参见图8,该图为本发明提供的微弱信号读出电路的实施例四的示意图。
为进一步去除噪音对微弱信号读出的影响,本实施例提供的微弱信号读出电路,还包括:第二滤波电路700;
所述第二滤波电路700,用于滤除所述微弱信号中的高频噪声,并将滤除高频噪声后的信号输出至所述斩波放大电路500。
微弱信号经第二滤波电路700、斩波放大电路500和第一滤波电路600,能过滤除信号中的高频噪声、低频噪声以及失调电压,提高了微弱信号读出电路处理后信号的信噪比。
下面将介绍其中一种第二滤波电路700的实现结构。可以理解的是,第二滤波电路700还可以为其他能够完成上述作用的电路拓扑,在此不再一一赘述。
所述第二滤波电路700,包括:第三电阻R3和第七电容C7;
所述第三电阻R3的第一端连接所述微弱信号,所述第三电阻R3的第二端连接所述斩波放大电路500的输入端的正极;
所述第七电容C7的第一端连接所述第三电阻R3的第二端,所述第七电容C7的第二端接地。
本实施例提供的微弱信号读出电路,先通过第二滤波电路将微弱信号中的高频噪声滤除,再由斩波放大电路和第一滤波电路滤除低频噪声和失调电压,降低了由斩波波纹引起的残余失调,提高了微弱信号读出电路处理后信号的信噪比,提升了信号处理系统的精度。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制。虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明。任何熟悉本领域的技术人员,在不脱离本发明技术方案范围情况下,都可利用上述揭示的方法和技术内容对本发明技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。

Claims (10)

1.一种微弱信号读出电路,其特征在于,包括:斩波放大电路;
所述斩波放大电路,包括:第一斩波器、第二斩波器、第三斩波器、第四斩波器和第一运算放大器;
所述第一斩波器的输入端连接微弱信号,所述第一斩波器的输出端的正极连接所述第二斩波器的输入端的正极,所述第一斩波器的输出端的负极连接所述第二斩波器的输入端的负极;
所述第二斩波器的输出端的正极连接所述第一运算放大器的正相输入端,所述第二斩波器的输出端的负极连接所述第一运算放大器的反相输入端;
所述第一运算放大器的正相输出端连接所述第三斩波器的输入端的负极,所述第一运算放大器的反相输出端连接所述第三斩波器的输入端的正极;
所述第三斩波器的输出端的正极连接所述第四斩波器的输入端的正极,所述第三斩波器的输出端的负极连接所述第四斩波器的输入端的负极;
所述第四斩波器的输出端连接第一滤波电路;
所述第一斩波器的控制端和所述第四斩波器的控制端连接第一斩波信号;
所述第二斩波器的控制端和所述第三斩波器的控制端连接第二斩波信号;
所述第一斩波信号的频率小于所述第二斩波信号的频率。
2.根据权利要求1所述的微弱信号读出电路,其特征在于,所述斩波放大电路,还包括:第二运算放大器、第三运算放大器、第一电阻、第二电阻、第一电容、第二电容和第三电容;
所述第二运算放大器的正相输入端连接所述第四斩波器的输出端的负极,所述第二运算放大器的反相输入端连接所述第四斩波器的输出端的正极,所述第二运算放大器的输出端连接所述第三运算放大器的输入端;
所述第三运算放大器的输出端连接所述第一滤波电路;
所述第一电阻的第一端连接所述第三运算放大器的输出端,所述第一电阻的第二端连接所述第一斩波器的输入端的负极;
所述第二电阻的第一端连接所述第一电阻的第二端,所述第二电阻的第二端接地;
所述第一电容的第一端连接所述第二运算放大器的正相输入端,所述第一电容的第二端接地;
所述第二电容的第一端连接所述第二运算放大器的反相输入端,所述第二电容的第二端连接所述第三运算放大器的输出端;
所述第三电容的第一端连接所述第二运算放大器的输出端,所述第三电容的第二端连接所述第三运算放大器的输出端。
3.根据权利要求1所述的微弱信号读出电路,其特征在于,所述第一斩波器,包括:第一NMOS管、第一PMOS管、第二NMOS管、第二PMOS管、第三NMOS管、第三PMOS管、第四NMOS管和第四PMOS管;
所述第一NMOS管的漏极连接所述第一斩波器的输入端的正极,所述第一NMOS管的源极连接所述第一斩波器的输出端的正极,所述第一NMOS管的栅极连接第一控制信号;
所述第一PMOS管的源极连接所述第一NMOS管的漏极,所述第一PMOS管的漏极连接所述第一NMOS管的源极,所述第一PMOS管的栅极连接第二控制信号;
所述第二NMOS管的漏极连接所述第一斩波器的输出端的正极,所述第二NMOS管的源极连接所述第一斩波器的输入端的负极,所述第二NMOS管的栅极连接所述第二控制信号;
所述第二PMOS管的源极连接所述第二NMOS管的漏极,所述第二PMOS管的漏极连接所述第二NMOS管的源极,所述第二PMOS管的栅极连接所述第一控制信号;
所述第三NMOS管的漏极连接所述第一斩波器的输入端的负极,所述第三NMOS管的源极连接所述第一斩波器的输出端的负极,所述第三NMOS管的栅极连接所述第一控制信号;
所述第三PMOS管的源极连接所述第三NMOS管的漏极,所述第三PMOS管的漏极连接所述第三NMOS管的源极,所述第三PMOS管的栅极连接所述第二控制信号;
所述第四NMOS管的漏极连接所述第一斩波器的输入端的正极,所述第四NMOS管的源极连接所述第一斩波器的输出端的负极,所述第四NMOS管的栅极连接所述第二控制信号;
所述第四PMOS管的源极连接所述第四NMOS管的漏极,所述第四PMOS管的漏极连接所述第四NMOS管的源极,所述第四PMOS管的栅极连接所述第一控制信号;
所述第一控制信号为所述第一斩波信号;
所述第二控制信号的频率和所述第一控制信号的频率相同,且所述第二控制信号和所述第一控制信号的相位差为(2N+1)π,其中N为大于等于零的整数;
所述第四斩波器的内部结构与所述第一斩波器的内部结构相同;
所述第四斩波器的控制方法与所述第一斩波器的控制方法相同。
4.根据权利要求1所述的微弱信号读出电路,其特征在于,所述第二斩波器,包括:第五NMOS管、第五PMOS管、第六NMOS管、第六PMOS管、第七NMOS管、第七PMOS管、第八NMOS管和第八PMOS管;
所述第五NMOS管的漏极连接所述第二斩波器的输入端的正极,所述第五NMOS管的源极连接所述第二斩波器的输出端的正极,所述第五NMOS管的栅极连接第三控制信号;
所述第五PMOS管的源极连接所述第五NMOS管的漏极,所述第五PMOS管的漏极连接所述第五NMOS管的源极,所述第五PMOS管的栅极连接第四控制信号;
所述第六NMOS管的漏极连接所述第二斩波器的输出端的正极,所述第六NMOS管的源极连接所述第二斩波器的输入端的负极,所述第六NMOS管的栅极连接所述第四控制信号;
所述第六PMOS管的源极连接所述第六NMOS管的漏极,所述第六PMOS管的漏极连接所述第六NMOS管的源极,所述第六PMOS管的栅极连接所述第三控制信号;
所述第七NMOS管的漏极连接所述第二斩波器的输入端的负极,所述第七NMOS管的源极连接所述第二斩波器的输出端的负极,所述第七NMOS管的栅极连接所述第三控制信号;
所述第七PMOS管的源极连接所述第七NMOS管的漏极,所述第七PMOS管的漏极连接所述第七NMOS管的源极,所述第七PMOS管的栅极连接所述第四控制信号;
所述第八NMOS管的漏极连接所述第二斩波器的输入端的正极,所述第八NMOS管的源极连接所述第二斩波器的输出端的负极,所述第八NMOS管的栅极连接所述第四控制信号;
所述第八PMOS管的源极连接所述第八NMOS管的漏极,所述第八PMOS管的漏极连接所述第八NMOS管的源极,所述第八PMOS管的栅极连接所述第三控制信号;
所述第三控制信号为所述第二斩波信号;
所述第四控制信号的频率和所述第三控制信号的频率相同,且所述第四控制信号和所述第三控制信号的相位差为(2N+1)π,其中N为大于等于零的整数;
所述第三斩波器的内部结构与所述第二斩波器的内部结构相同;
所述第三斩波器的控制方法与所述第二斩波器的控制方法相同。
5.根据权利要求1所述的微弱信号读出电路,其特征在于,还包括:第一滤波电路;
所述第一滤波电路,用于滤除所述斩波放大电路的输出信号中频率大于第一预设频率的谐波分量;
所述第一预设频率大于所述微弱信号的频率。
6.根据权利要求5所述的微弱信号读出电路,其特征在于,所述第一滤波电路,包括:第一滤波网络、第二滤波网络和第三滤波网络;还包括:第四电容、第五电容和第四运算放大器;
所述第一滤波网络的输入端连接所述斩波放大电路的输出端,所述第一滤波网络的输出端经所述第三滤波网络连接所述第四运算放大器的反相输入端;
所述第二滤波网络的输入端连接所述第一滤波网络的输出端,所述第二滤波网络的输出端连接所述第四运算放大器的输出端;
所述第四电容的第一端连接所述第一滤波网络的输出端,所述第四电容的第二端接地;
所述第五电容的第一端连接所述第四运算放大器的反相输入端,所述第五电容的第二端连接所述第四运算放大器的输出端;
所述第四运算放大器的正相输入端交流接地。
7.根据权利要求6所述的微弱信号读出电路,其特征在于,
所述第一滤波网络、所述第二滤波网络和所述第三滤波网络为电阻。
8.根据权利要求6所述的微弱信号读出电路,其特征在于,所述第一滤波网络,包括:第九NMOS管、第十NMOS管、第十一NMOS管、第十二NMOS管和第六电容;
所述第九NMOS管的漏极连接所述第一滤波网络的输入端,所述第九NMOS管的源极经所述第六电容连接所述第十NMOS管的漏极,所述第九NMOS管的栅极连接第五时钟信号;
所述第十NMOS管的源极连接所述第一滤波网络的输出端,所述第十NMOS管的栅极连接所述第五时钟信号;
所述第十一NMOS管的漏极连接所述第九NMOS管的源极,所述第十一NMOS管的源极接地,所述第十一NMOS管的栅极连接第六时钟信号;
所述第十二NMOS管的漏极连接所述第十NMOS管的漏极,所述第十二NMOS管的源极接地,所述第十二NMOS管的栅极连接所述第六时钟信号;
所述第五时钟信号和所述第六时钟信号为非交叠时钟信号;
所述第二滤波网络的内部结构与所述第一滤波网络的内部结构相同;
所述第二滤波网络的控制方法与所述第一滤波网络的控制方法相同;
所述第三滤波网络的内部结构与所述第一滤波网络的内部结构相同;
所述第三滤波网络的控制方法与所述第一滤波网络的控制方法相同。
9.根据权利要求1所述的微弱信号读出电路,其特征在于,还包括:第二滤波电路;
所述第二滤波电路,用于滤除所述微弱信号中的高频噪声,并将滤除高频噪声后的信号输出至所述斩波放大电路。
10.根据权利要求9所述的微弱信号读出电路,其特征在于,所述第二滤波电路,包括:第三电阻和第七电容;
所述第三电阻的第一端连接所述微弱信号,所述第三电阻的第二端连接所述斩波放大电路的输入端的正极;
所述第七电容的第一端连接所述第三电阻的第二端,所述第七电容的第二端接地。
CN201610192403.XA 2016-03-30 2016-03-30 一种微弱信号读出电路 Active CN105897248B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610192403.XA CN105897248B (zh) 2016-03-30 2016-03-30 一种微弱信号读出电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610192403.XA CN105897248B (zh) 2016-03-30 2016-03-30 一种微弱信号读出电路

Publications (2)

Publication Number Publication Date
CN105897248A CN105897248A (zh) 2016-08-24
CN105897248B true CN105897248B (zh) 2018-07-03

Family

ID=57014861

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610192403.XA Active CN105897248B (zh) 2016-03-30 2016-03-30 一种微弱信号读出电路

Country Status (1)

Country Link
CN (1) CN105897248B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108233874B (zh) * 2016-12-09 2024-01-02 中国科学院深圳先进技术研究院 一种用于生理信号检测的斩波稳定仪表放大器电路
CN109212259B (zh) * 2017-07-03 2021-06-01 无锡华润上华科技有限公司 加速度计的前端电路
CN109450384A (zh) * 2018-09-20 2019-03-08 天津大学 一种基于斩波调制和相关双采样的读出电路
CN110460313B (zh) * 2019-08-22 2020-08-18 湘潭大学 一种用于辐射探测器的微弱信号读出电路
CN112752378B (zh) * 2019-10-29 2023-01-20 华润微集成电路(无锡)有限公司 一种可控硅调光电路
CN114217210B (zh) * 2021-12-15 2023-06-20 广州德芯半导体科技有限公司 一种生物微弱小信号的放大调理芯片系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102150363A (zh) * 2008-09-11 2011-08-10 美国亚德诺半导体公司 用于抑制斩波稳定放大器中的偏移和纹波的自动校正反馈环路
CN103308183A (zh) * 2013-05-31 2013-09-18 中国科学院微电子研究所 一种用于传感器的读出电路
CN105007047A (zh) * 2014-04-08 2015-10-28 美国亚德诺半导体公司 多通道自动归零和斩波放大器的装置和方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9356568B2 (en) * 2007-06-05 2016-05-31 Analog Devices, Inc. Apparatus and methods for chopper amplifiers

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102150363A (zh) * 2008-09-11 2011-08-10 美国亚德诺半导体公司 用于抑制斩波稳定放大器中的偏移和纹波的自动校正反馈环路
CN103308183A (zh) * 2013-05-31 2013-09-18 中国科学院微电子研究所 一种用于传感器的读出电路
CN105007047A (zh) * 2014-04-08 2015-10-28 美国亚德诺半导体公司 多通道自动归零和斩波放大器的装置和方法

Also Published As

Publication number Publication date
CN105897248A (zh) 2016-08-24

Similar Documents

Publication Publication Date Title
CN105897248B (zh) 一种微弱信号读出电路
CN109921755B (zh) 一种采用负阻抗补偿技术的斩波放大电路
CN102722207B (zh) 一种低压差线性稳压器
CN104000584A (zh) 一种高信噪比微弱信号的采集电路
CN202334440U (zh) 斩波放大电路及多级放大系统
CN104426491B (zh) 运算放大电路、主动电极及电生理信号采集系统
CN203071878U (zh) 基于压控运放的宽带直流放大器
CN206211950U (zh) 一种用于生理信号检测的斩波稳定仪表放大器电路
CN202948026U (zh) 差分式电容电压转换电路及加速度传感器检测系统
CN102981021B (zh) 差分式电容电压转换电路及加速度传感器检测系统
CN106056052B (zh) 一种指纹采集电路
CN107703351A (zh) 一种大动态微电流检测电路
CN207336632U (zh) 一种射频电源功率检测电路
CN116232241A (zh) 仪表放大电路及电流监测仪
CN108233874B (zh) 一种用于生理信号检测的斩波稳定仪表放大器电路
TW201713032A (zh) 前置放大器
CN104811181A (zh) 一种带有输入偏置和有源滤波的电流电压转换电路及方法
CN101964936B (zh) 用于数字麦克风的处理芯片及其输入电路、数字麦克风
CN105897205B (zh) 一种低通滤波的可变增益仪表放大器
CN204794912U (zh) 一种工业控制系统小信号实时调理电路
CN106330131B (zh) 一种零频高抑制的复数滤波装置
CN105305971A (zh) 一种减小输入电容的低噪前置放大器电路
CN109302163A (zh) 一种改进型抗混叠滤波电路
CN104410368A (zh) 多功能生物电采集模拟前端中的增益带宽可编程放大器
CN100478708C (zh) 精密隔离放大仪

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20201223

Address after: 510000 601, building a, 136 Kaiyuan Avenue, Huangpu District, Guangzhou City, Guangdong Province

Patentee after: AoXin integrated circuit technology (Guangdong) Co.,Ltd.

Address before: 100029 Beijing city Chaoyang District Beitucheng West Road No. 3

Patentee before: Institute of Microelectronics of the Chinese Academy of Sciences

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220429

Address after: 510000 room 710, Jianshe building, No. 348, Kaifa Avenue, Huangpu District, Guangzhou, Guangdong

Patentee after: Ruili flat core Microelectronics (Guangzhou) Co.,Ltd.

Address before: 510000 601, building a, 136 Kaiyuan Avenue, Huangpu District, Guangzhou City, Guangdong Province

Patentee before: AoXin integrated circuit technology (Guangdong) Co.,Ltd.