CN105706366A - 栅极驱动电路以及使用该栅极驱动电路的电力变换装置 - Google Patents

栅极驱动电路以及使用该栅极驱动电路的电力变换装置 Download PDF

Info

Publication number
CN105706366A
CN105706366A CN201480060655.6A CN201480060655A CN105706366A CN 105706366 A CN105706366 A CN 105706366A CN 201480060655 A CN201480060655 A CN 201480060655A CN 105706366 A CN105706366 A CN 105706366A
Authority
CN
China
Prior art keywords
voltage
semiconductor
capacitor
supply
biasing circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201480060655.6A
Other languages
English (en)
Other versions
CN105706366B (zh
Inventor
森本笃史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2013234955 priority Critical
Priority to JP2013-234955 priority
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to PCT/JP2014/005481 priority patent/WO2015072098A1/ja
Publication of CN105706366A publication Critical patent/CN105706366A/zh
Application granted granted Critical
Publication of CN105706366B publication Critical patent/CN105706366B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • H02M7/5387Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration
    • HELECTRICITY
    • H03BASIC ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/04Modifications for accelerating switching
    • H03K17/041Modifications for accelerating switching without feedback from the output circuit to the control circuit
    • H03K17/0412Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/04123Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H03BASIC ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H03BASIC ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • HELECTRICITY
    • H03BASIC ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0045Full bridges, determining the direction of the current through the load
    • HELECTRICITY
    • H03BASIC ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0081Power supply means, e.g. to the switch driver

Abstract

提供一种对半导体器件高速进行驱动而不会误点火的栅极驱动电路。设置有:用于正向偏置的正电源;用于反向偏置的负电源;根据栅极驱动信号S来输出正电源的电压或负电源的电压的第1偏置电路;在第1偏置电路输出负电源的电压时通过负电源的电压来充电的电容器;和根据栅极驱动信号S将正电源的电压或负电源的电压提供给半导体器件的栅极的第2偏置电路。第2偏置电路仅在半导体器件接通的过渡期间的初始阶段,取代正电源的电压,将通过在从第1偏置电路输出的正电源的电压上叠加电容器的充电电压而被升压后的电压提供给半导体器件的栅极。

Description

栅极驱动电路以及使用该栅极驱动电路的电力变换装置
技术领域
[0001 ] 本发明涉及对半导体器件高速进行驱动而不会误点火(erroneous ignit1n)的栅极驱动电路(gate driver circuit)、以及使用该栅极驱动电路的电力变换装置。
背景技术
[0002]作为现有的栅极驱动电路,存在如下的栅极驱动电路:构成为使用专用电源对电容器预先进行充电,在作为开关元件的半导体器件接通(turn on)的过渡期间的初始阶段,基于电容器的充电电压对驱动电源电压进行升压来生成驱动电压,并将所生成的驱动电压提供给半导体器件,能够基于指示信号通过可变电压生成部来调整电容器的充电电压,由此对驱动电压进行适当调整来实现该半导体器件的高速开关动作。而且,直到作为开关元件的MOSFET(metal-oxide-semiconductor field-effect transistor)的漏极/源极间电压发生变化的米勒期间(Miller per1d)结束为止对电容器的充电电荷进行放电(参照专利文献I)。
[0003]此外,作为现有的栅极驱动电路的另一例,存在如下栅极驱动电路:在半导体器件断开的期间对电容器进行充电,在该半导体器件接通时通过将电源电压与电容器的充电电压串联地合成而得到的正向高电压,对该半导体器件的输入电容瞬时进行初始充电来使该半导体器件迅速接通(参照专利文献2)。
[0004]在先技术文献
[0005]专利文献
[0006] 专利文献1: JP特开2013-99181号公报
[0007] 专利文献2: JP特开2010-200560号公报
发明内容
[0008]发明要解决的课题
[0009]但是,在专利文献I所示的栅极驱动电路的构成中,由于通过可变电压生成部来变更并控制电压,因此在以数十ns以下对半导体器件进行高速驱动的情况下,需要一边取得指示信号与PWM(pulse-width modulat1n)信号的同步一边接受指示信号来变更电压,在构成控制系统时响应性存在课题。此外,由于需要新设置可变电压生成部,因此具有电路构成复杂且高成本的课题。
[0010]此外,若充电电荷的放电期间包含米勒期间,则将半导体器件设为桥结构时的对置的臂的漏极/源极间电压的变动期间也被缩短,因此存在向米勒电容的充电电流峰值增加、断开状态的半导体器件误点火的可能性变高的课题。
[0011]此外,在专利文献2所示的栅极驱动电路中,通过电源电压的2倍的电压对半导体器件的栅极输入电容瞬时进行初始充电来迅速使其接通,因此在驱动对象为栅极电容较大的例如化合物(SiC,GaN等)半导体的情况下,栅极电流峰值变得过大,对栅极电流进行通电的半导体的电流容量变大。结果,存在如下课题:栅极驱动电路的印刷基板面积变大,印刷基板上的布线电感等变大而容易置加尚频噪声,而且自发噪声所引起的误点火等的可能性变高。
[0012]本发明用于解决上述现有的课题,目的在于提供一种对半导体器件高速进行驱动而不会误点火的栅极驱动电路。
[0013]解决课题的手段
[0014]为了解决上述课题,本发明的栅极驱动电路是对半导体器件的栅极进行驱动的栅极驱动电路,具备:正电源,其用于半导体器件的正向偏置;负电源,其用于半导体器件的反向偏置;第I偏置电路,其输入栅极驱动信号,并根据该栅极驱动信号来输出正电源的电压或负电源的电压;电容器,其在第I偏置电路输出负电源的电压时通过负电源的电压来充电;和第2偏置电路,其输入栅极驱动信号并根据该栅极驱动信号将正电源的电压或负电源的电压提供给半导体器件的栅极,第2偏置电路构成为,在半导体器件接通的过渡期间的初始阶段,取代正电源的电压,将通过在从第I偏置电路输出的正电源的电压上叠加电容器的充电电压而被升压后的电压提供给半导体器件的栅极。
[0015]通过本构成,能够在接通时的初始阶段以在正电源的电压上叠加了负电源的电压而得到的电压对半导体器件进行驱动,在电容器的充电电荷被放电后以正电源的电压对半导体器件进行驱动。
[0016]积累于电容器的电荷量,只要设为在半导体器件接通时该半导体器件的栅极电压达到平台电压为止所需的电荷量以下即可。
[0017]发明效果
[0018]根据本发明的栅极驱动电路,由于使用负电源的电压、即反向偏置电压来进行向电容器的充电,因此仅通过栅极驱动信号就能够使接通时的正向偏置电压阶段性地变化,能够以简单的构成且低成本化地实现高速驱动。此外,由于正向偏置电压不会成为过剩的电压(例如正电源电压的2倍),而会成为叠加了反向偏置电压的电压,因此不会流过急剧的栅极电流,能够实现电流峰值的抑制和合适的电流峰值时间的设定。
[0019]此外,只要将电容器的积累电荷量设为在半导体器件接通时该半导体器件的栅极电压达到平台电压为止所需的电荷量以下,则在经过了米勒期间之后仅通过正电源的电压来驱动,因此设为桥结构时的对置的臂的器件端子电压的变动期间不会缩短,能够抑制向米勒电容的充电电流峰值,由此抑制误点火。
附图说明
[0020]图1是表示本发明的实施方式所涉及的栅极驱动电路的构成的电路图。
[0021]图2是用于说明栅极驱动信号为L电平时的图1的栅极驱动电路的动作的图。
[0022]图3是用于说明栅极驱动信号为H电平时的图1的栅极驱动电路的动作的图。
[0023]图4是表示连接了电感性负载的情况下的MOSFET接通时的各部波形的例子的图。
[0024]图5是用于说明在各臂由MOSFET构成的半桥电路中MOSFET存在误点火的可能性的电路图。
[0025]图6是表示将图1的栅极驱动电路用于全桥电路的各臂而成的电力变换装置的例子的电路图。
具体实施方式
[0026]以下,参照附图对本发明的实施方式进行说明。
[0027]图1是表示本发明的实施方式所涉及的栅极驱动电路的构成的电路图。图1的栅极驱动电路I是对构成半导体器件6的MOSFET的栅极进行驱动的电路,具备:正电源2;负电源3;第1偏置电路4;电容器5;第2偏置电路7;限制电阻8、9;逆流防止二极管1(^、108、10(:;电容器21、22;电阻23;和逆流防止二极管24、25。
[0028]正电源2是用于半导体器件6的正向偏置的电源。负电源3是用于半导体器件6的反向偏置的电源,通过电容器3a与齐纳二极管3b的并联连接而构成。电容器21和电阻23配置在正电源2与负电源3之间。
[0029 ] 第I偏置电路4由NPN晶体管4a、PNP晶体管4b、和绝缘电路4 c构成,输出也作为PWM信号的栅极驱动信号S,并根据该栅极驱动信号S来输出正电源2的电压或负电源3的电压。具体米说,若NPN晶体管4a根据栅极驱动信号S而成为导通状态(on state),则正电源2的电压经由逆流防止二极管24以及NPN晶体管4a从第I偏置电路4输出。此外,若PNP晶体管4b根据栅极驱动信号S而成为导通状态,则负电源3的电压经由PNP晶体管4b从第I偏置电路4输出。
[0030]电容器5在第I偏置电路4输出负电源3的电压时,由该负电源3的电压来充电。限制电阻9限制向电容器5的充电电流。逆流防止二极管1A防止从电容器5向负电源3侧的放电电流。
[0031]第2偏置电路7由NPN晶体管7a、PNP晶体管7b、和绝缘电路7c构成,输入栅极驱动信号S,根据该栅极驱动信号S将正电源2的电压或负电源3的电压提供给半导体器件6的栅极。不过,第2偏置电路7仅在半导体器件6接通的过渡期间的初始阶段,取代正电源2的电压,将通过在从第I偏置电路4输出的正电源2的电压上叠加电容器5的充电电压而被升压后的电压提供给半导体器件6的栅极。逆流防止二极管1B防止从电容器5向正电源2侧的放电电流。逆流防止二极管1C防止从正电源2向电容器5的充电电流。限制电阻8限制半导体器件6的驱动电流。
[0032]图2是用于说明栅极驱动信号S为L电平、且第I偏置电路4中的PNP晶体管4b和第2偏置电路7中的PNP晶体管7b为导通状态时的图1的栅极驱动电路I的动作的图。此时,从负电源3通过逆流防止二极管10A、限制电阻9、电容器5、PNP晶体管4b生成对电容器5进行充电的第I闭环,流动电流II。由此,在电容器5中积累电荷,使得逆流防止二极管25的阴极侧成为正极,并且逆流防止二极管25的阳极侧成为负极。此外,由于第2偏置电路7经由限制电阻8另外生成闭环,因此流动电流12,由此半导体器件6成为断开状态。
[0033]图3是用于说明栅极驱动信号S为H电平、且第I偏置电路4中的NPN晶体管4a和第2偏置电路7中的NPN晶体管7a为导通状态时的图1的栅极驱动电路I的动作的图。此时,从正电源2经由NPN晶体管4a、电容器5、逆流防止二极管1C流动电流13,由此从第I偏置电路4向第2偏置电路7提供正的偏置电压。在此,对于电容器5的充电电压而言,逆流防止二极管25的阴极侧为正极,因此在正电源2的电压上加上电容器5的充电电压,因而被升压后的电压经由NPN晶体管7a和限制电阻8被提供给半导体器件6的栅极。不过,电容器5的积累电荷被逐渐放电。因此,电容器5的充电电压随着放电而下降,在2个逆流防止二极管1B、1C的阴极侧的连接点的电压变得低于从正电源2的电压中减去逆流防止二极管1B的电压降的量而得到的电压的时间点,不再流动经由电容器5的电流13,而会流动从正电源2经由逆流防止二极管1B的电流14。
[0034]如上,根据图1的栅极驱动电路I,在半导体器件6接通的过渡期间的初始阶段,以在正电源2的电压上加上负电源3的电压而得到的升电压来对半导体器件6进行驱动,然后仅以正电源2的电压来对半导体器件6进行驱动,因此仅通过栅极驱动信号S就能够使半导体器件6的接通时的正向偏置电压阶段性地变化。因此,能够以简单的构成且以低成本实现半导体器件6的高速驱动。此外,能够使正向偏置电压不成为过剩的电压(例如正电源电压的2倍)而成为适当的电压。
[0035]图4是表示连接了电感性负载的情况下的MOSFET接通时的各部波形的例子的图。在图4中,从上依次示出了漏极/源极间电压Vds、漏极电流Id、栅极/源极间电压Vgs Al是栅极/源极间电压Vgs的上升期间,t2是表示栅极/源极间电压Vgs固定的平台电压(plateauvoltage)Vgp的米勒期间(Miller per1d),t3是米勒期间后的栅极/源极间电压Vgs的上升期间,t4是漏极电流Id的上升期间。漏极电流Id的上升期间t4包含在栅极/源极间电压Vgs的上升期间tl中。
[0036]如图4所示,若栅极/源极间电压Vgs超过阈值电压Vth则开始流动漏极电流Id,在栅极/源极间电压Vgs达到平台电压Vgp时,MOSFET流动给定的负载电流。此外,漏极/源极间电压Vds在米勒期间中下降至由MOSFET的导通电阻和负载电流决定的电压。为了开关动作损耗的降低,米勒期间t2的缩短和漏极电流上升期间t4的缩短是有效的。
[0037]图5是用于说明在各臂由MOSFET构成的半桥电路中MOSFET存在误点火的可能性的电路图。图5的半桥电路11具备作为上臂的MOSFET的半导体器件6A、和作为下臂的MOSFET的半导体器件6B的串联电路。在一方的半导体器件6A中,在漏极/源极间连接作为环流二极管的半导体器件33A,并且将负电源3A经由限制电阻8A连接于栅极,以将该半导体器件6A设为断开状态(off statehSlA是栅极/漏极间的寄生电容(米勒电容),32A是栅极/源极间的寄生电容。在另一方的半导体器件6B中,在漏极/源极间连接作为环流二极管的半导体器件33B,并且将正电源2B或负电源3B经由限制电阻SB连接于栅极,以将该半导体器件6B设为导通状态或断开状态。31B是栅极/漏极间的寄生电容,32B是栅极/源极间的寄生电容。
[0038]在图5中,在下臂的半导体器件6B从断开状态接通了的情况下,在该半导体器件6B的漏极/源极间电压Vds的变化期间(图5的米勒期间t2),上臂的半导体器件6A的漏极/栅极间电压Vdg也发生变化,结果从后者的半导体器件6A的漏极向栅极流动充电电流Idg。该充电电流Idg根据漏极/栅极间电压Vdg的变化速度来决定,漏极/栅极间电压Vdg的变化速度越大则充电电流Idg也越大。而且,根据充电电流Idg和半导体器件6A的栅极/源极间的阻抗,负电源3A的电压作为反向偏置电压而被施加于栅极的半导体器件6A的栅极/源极间电压Vgs上升,产生半导体器件6A误点火的可能性。反过来说,可知为了抑制该误点火,不缩短米勒期间t2为好。
[0039]如上,为了不缩短米勒期间t2,而选择性地缩短漏极电流上升期间t4、或栅极/源极间电压上升期间tl,若将图1中的作为半导体器件6的MOSFET的栅极/源极间电压Vgs达到平台电压Vgp为止的栅极/源极间电荷量设为Qp,将负电源3的电源电压设为Vminus,则将电容器5的电容C设为
[0040] C = Qp/Vminus
[0041]为好。即,将电容器5的积累电荷量设为在半导体器件6接通时栅极/源极间电压Vgs达到平台电压Vgp为止所需的电荷量以下。由此,电容器5的充电电荷进行放电直到图4的米勒期间t2开始为止。
[0042]通过采用以上说明的电容器5的电容C,能够不缩短米勒期间t2,而选择性地缩短漏极电流上升期间t4、或栅极/源极间电压上升期间tl,因此能够抑制向与构成半桥电路11时接通的半导体器件6B对置的、处于断开状态的半导体器件6A的寄生电容(米勒电容)31A提供的充电电流Idg,结果能够抑制半导体器件6A的误点火。
[0043]图6是表示将图1的栅极驱动电路用于全桥电路的各臂而成的电力变换装置的例子的电路图。图6的电力变换装置13是具有分别与直流电源12连接的第I以及第2半桥电路11A、11B、生成栅极驱动信号的信号生成电路14、对输出波形进行整形的滤波器电路15、和检测输出电压的电压传感器16的单相逆变器,单相交流输出与负载40连接。滤波器电路15由电感器15a和电容器15b构成。
[0044] 第I半桥电路IlA具备作为上臂的MOSFET的半导体器件6A、和作为下臂的MOSFET的半导体器件6B的串联电路。在一方的半导体器件6A中,在漏极/源极间连接有半导体器件33A,在栅极/源极间连接有栅极驱动电路1A。在另一方的半导体器件6B中,在漏极/源极间连接有半导体器件33B,在栅极/源极间连接有栅极驱动电路1B。第2半桥电路IlB具备作为上臂的MOSFET的半导体器件6C、和作为下臂的MOSFET的半导体器件6D的串联电路。在一方的半导体器件6C中,在漏极/源极间连接有作为环流二极管的半导体器件33C,在栅极/源极间连接有栅极驱动电路1C。在另一方的半导体器件6D中,在漏极/源极间连接有作为环流二极管的半导体器件33D,在栅极/源极间连接有栅极驱动电路1D。栅极驱动电路1A、1B、1C、1D分别具有例如图1的构成。
[0045] 信号生成电路14按照PWM对各栅极驱动信号进行占空比控制(duty control),使得向栅极驱动电路1A、1B、1C、1D分别提供栅极驱动信号。此时,在第I半桥电路IlA的半导体器件33A和第2半桥电路IlB的半导体器件33D为导通状态时,控制为第I半桥电路IlA的半导体器件33B和第2半桥电路IIB的半导体器件33C保持断开状态,在第2半桥电路IIB的半导体器件33C和第I半桥电路IlA的半导体器件33B为导通状态时,控制为第2半桥电路IlB的半导体器件33D和第I半桥电路IlA的半导体器件33A保持断开状态。
[0046]在图6的电力变换装置13中,电压传感器16的输出被反馈给信号生成电路14,信号生成电路14对各栅极驱动信号的脉冲宽度进行调制,使得从第I以及第2半桥电路IlAUlB被输出、且通过滤波器电路15而施加于负载40的电压,成为目标的波高值的正弦波电压,。
[0047]如上,根据图6的电力变换装置13,通过将图1的栅极驱动电路I的构成分别应用于图6中的栅极驱动电路^、18、1(:、10,从而能够实现对半导体器件64、68、6(:、60高速进行驱动所带来的低损耗化,同时,能够防止误点火。
[0048]另外,在以上的说明中,作为半导体器件6、6A、6B、6C、6D图示了M0SFET,但本发明不限定于此,即使为IGBT(insulated_gate bipolar transistor),作用效果也没有差异。
[0049]此外,不仅可以为Si系的功率半导体器件,也可以为SiC、GaN等化合物半导体器件。
[0050]此外,由电容器3a和齐纳二极管3b构成了反向偏置用的负电源3,但本发明不限定于此,也可以为其他构成。
[0051]此外,虽然采用了通过绝缘电路4c、7c将控制信号侧与二次侧之间绝缘的构成,但也可以为使用电平移位电路等的构成。
[0052]此外,虽然将电力变换装置13设为了单相逆变器,但即使为三相逆变器、转换器、矩阵转换器等的电力变换装置,也能够应用本发明。
[0053] 工业实用性
[0054]本发明所涉及的栅极驱动电路,能够将施加于功率半导体器件的栅极的电压切换为2个阶段来实现高速化,并且防止误点火,因此作为用于需要高速开关动作的电力变换装置的半导体器件的驱动技术很有用。
[0055] 符号说明
[0056] 1、1A、1B、1C、1D 栅极驱动电路
[0057] 2、2B 正电源
[0058] 3、3A、3B 负电源
[0059] 3a 电容器
[0060] 3b 齐纳二极管[0061 ] 4 第I偏置电路
[0062] 4a NPN 晶体管
[0063] 4b PNP 晶体管
[0064] 4c 绝缘电路
[0065] 5 电容器
[0066] 6、6A、6B、6C、6D 半导体器件
[0067] 7 第2偏置电路
[0068] 7a NPN 晶体管
[0069] 7b PNP 晶体管
[0070] 7c 绝缘电路
[0071] 8、8A、8B 限制电阻
[0072] 9 限制电阻
[0073] 10A、10B、10C 逆流防止二极管
[0074] IUllAaiB 半桥电路
[0075] 12 直流电源
[0076] 13 电力变换装置
[0077] 14 信号生成电路
[0078] 15 滤波器电路
[0079] 15a 电感器
[0080] 15b 电容器
[0081] 16 电压传感器
[0082] 21、22 电容器
[0083] 23 电阻
[0084] 24、25 逆流防止二极管
[0085] 31A、31B 栅极/漏极间的寄生电容
[0086] 32A、32B 栅极/源极间的寄生电容
[0087] 33A、33B、33C、33D 半导体器件
[0088] 40 负载
[0089] S 栅极驱动信号

Claims (5)

1.一种栅极驱动电路,对半导体器件的栅极进行驱动,具备: 正电源,其用于所述半导体器件的正向偏置; 负电源,其用于所述半导体器件的反向偏置; 第I偏置电路,其输入栅极驱动信号,并根据该栅极驱动信号来输出所述正电源的电压或所述负电源的电压; 电容器,其在所述第I偏置电路输出所述负电源的电压时,通过所述负电源的电压来充电;和 第2偏置电路,其输入所述栅极驱动信号,并根据该栅极驱动信号来将所述正电源的电压或所述负电源的电压提供给所述半导体器件的栅极, 所述第2偏置电路,在所述半导体器件接通的过渡期间的初始阶段,取代所述正电源的电压,将通过在从所述第I偏置电路输出的所述正电源的电压上叠加所述电容器的充电电压而被升压后的电压提供给所述半导体器件的栅极。
2.根据权利要求1所述的栅极驱动电路,其中, 积累于所述电容器的电荷量,是在所述半导体器件接通时该半导体器件的栅极电压达到平台电压为止所需的电荷量以下。
3.—种电力变换装置,其使用了权利要求1或2所述的栅极驱动电路。
4.一种栅极驱动电路,对半导体器件的栅极进行驱动,具备: 正电源; 负电源; 第I偏置电路,其输入栅极驱动信号、所述正电源的电压和所述负电源的电压,并根据该栅极驱动信号来输出所述正电源的电压或所述负电源的电压; 第I电容器,其在所述第I偏置电路输出所述负电源的电压时,通过所述负电源的电压来充电; 在所述第I偏置电路与所述第I电容器之间串联连接的第I电阻和第I逆流防止二极管;第2偏置电路,其输入所述栅极驱动信号,并根据该栅极驱动信号将所述正电源的电压或所述负电源的电压提供给所述半导体器件的栅极; 配置在所述正电源与所述负电源之间的第2电阻、第2电容器、和第3电容器; 配置在所述正电源与所述第I偏置电路之间的第2逆流防止二极管; 第3逆流防止二极管,其与所述第I电容器并联连接,阳极侧与所述第I偏置电路的输出连接; 第4逆流防止二极管,其配置于所述正电源与所述第2偏置电路之间; 第4逆流防止二极管,其阳极侧与所述第3逆流防止二极管的阴极连接;和 第3电阻,其连接于所述第2偏置电路的输出。
5.根据权利要求4所述的栅极驱动电路,其中, 所述负电源通过电容器和齐纳二极管的并联连接而构成, 所述第I偏置电路由第I绝缘电路、第INPN晶体管和第IPNP晶体管构成, 所述第2偏置电路由第2绝缘电路、第2NPN晶体管和第2PNP晶体管构成。
CN201480060655.6A 2013-11-13 2014-10-30 栅极驱动电路以及使用该栅极驱动电路的电力变换装置 Active CN105706366B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2013234955 2013-11-13
JP2013-234955 2013-11-13
PCT/JP2014/005481 WO2015072098A1 (ja) 2013-11-13 2014-10-30 ゲート駆動回路およびそれを用いた電力変換装置

Publications (2)

Publication Number Publication Date
CN105706366A true CN105706366A (zh) 2016-06-22
CN105706366B CN105706366B (zh) 2019-01-01

Family

ID=53057051

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201480060655.6A Active CN105706366B (zh) 2013-11-13 2014-10-30 栅极驱动电路以及使用该栅极驱动电路的电力变换装置

Country Status (4)

Country Link
US (1) US9660511B2 (zh)
JP (1) JP6417546B2 (zh)
CN (1) CN105706366B (zh)
WO (1) WO2015072098A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6610154B2 (ja) * 2015-10-15 2019-11-27 Tdk株式会社 スイッチ駆動装置およびスイッチ駆動方法
US10622994B2 (en) * 2018-06-07 2020-04-14 Vishay-Siliconix, LLC Devices and methods for driving a semiconductor switching device
KR102092186B1 (ko) * 2018-11-08 2020-03-23 주식회사 싸이트론 트랜지스터 게이트 바이어스 신호 제어 회로
CN111725857B (zh) * 2019-03-21 2022-02-15 东莞新能安科技有限公司 开关驱动电路及电池控制电路
DE102019208122A1 (de) * 2019-06-04 2020-12-10 Audi Ag Verfahren zum Betrieb einer elektrischen Schaltung, elektrische Schaltung und Kraftfahrzeug

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1199275A (zh) * 1997-05-08 1998-11-18 富士电机株式会社 用于绝缘栅双极晶体管的驱动电路
US6038143A (en) * 1997-10-17 2000-03-14 Murata Manufacturing Co., Ltd. Self-oscillation type switching power supply having time constant circuit electronic switch an external voltage and having charging time variable in response to output voltage
JP2010200560A (ja) * 2009-02-27 2010-09-09 Daihatsu Motor Co Ltd ゲート駆動回路
US20120206169A1 (en) * 2011-02-15 2012-08-16 Denso Corporation Drive circuit for semiconductor switching element
JP2013099181A (ja) * 2011-11-04 2013-05-20 Toyota Central R&D Labs Inc 駆動回路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5055722B1 (zh) * 1989-12-20 1992-12-01 S Latos Thomas
WO1994007300A1 (fr) * 1992-09-24 1994-03-31 Kabushiki Kaisha Toshiba Circuit d'amortissement, alimentation en puissance de commutation et inductance saturable associee
US5481219A (en) * 1994-07-20 1996-01-02 At&T Corp. Apparatus and method for generting negative bias for isolated MOSFET gate-drive circuits
JP2806320B2 (ja) * 1995-09-13 1998-09-30 日本電気株式会社 同期整流回路
JP3769932B2 (ja) * 1998-04-20 2006-04-26 株式会社明電舎 スイッチング素子のゲート駆動回路
JP2008182381A (ja) 2007-01-24 2008-08-07 Toyo Electric Mfg Co Ltd 高速ゲート駆動回路
JP2009200891A (ja) * 2008-02-22 2009-09-03 Fuji Electric Holdings Co Ltd ゲート駆動回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1199275A (zh) * 1997-05-08 1998-11-18 富士电机株式会社 用于绝缘栅双极晶体管的驱动电路
US6038143A (en) * 1997-10-17 2000-03-14 Murata Manufacturing Co., Ltd. Self-oscillation type switching power supply having time constant circuit electronic switch an external voltage and having charging time variable in response to output voltage
JP2010200560A (ja) * 2009-02-27 2010-09-09 Daihatsu Motor Co Ltd ゲート駆動回路
US20120206169A1 (en) * 2011-02-15 2012-08-16 Denso Corporation Drive circuit for semiconductor switching element
JP2013099181A (ja) * 2011-11-04 2013-05-20 Toyota Central R&D Labs Inc 駆動回路

Also Published As

Publication number Publication date
JPWO2015072098A1 (ja) 2017-03-16
CN105706366B (zh) 2019-01-01
US20160218612A1 (en) 2016-07-28
JP6417546B2 (ja) 2018-11-07
WO2015072098A1 (ja) 2015-05-21
US9660511B2 (en) 2017-05-23

Similar Documents

Publication Publication Date Title
US8531212B2 (en) Drive circuit for voltage-control type of semiconductor switching device
US8351231B2 (en) Power conversion device
CN105706366A (zh) 栅极驱动电路以及使用该栅极驱动电路的电力变换装置
US7248093B2 (en) Bipolar bootstrap top switch gate drive for half-bridge semiconductor power topologies
US8810287B2 (en) Driver for semiconductor switch element
CN105308864B (zh) 整流单元及其补偿电路
JP6394421B2 (ja) 半導体スイッチング素子の駆動装置
US9240739B2 (en) Driving system for driving switching element
US9209793B2 (en) Bootstrap circuitry for an IGBT
CN103424679A (zh) 用于测试晶闸管阀的装置
JP2008278552A (ja) ブリッジ回路における縦型mosfet制御方法
EP2197111A1 (en) A gate driver circuit, switch assembly and switch system
JP6702209B2 (ja) 電力変換装置
JP2009011013A (ja) 電力変換装置
JP2018033303A (ja) 半導体スイッチング素子駆動回路及び電力変換器
US9853572B2 (en) Bridge leg circuit
JP5169416B2 (ja) 電力変換回路の駆動回路及び電力変換システム
JP6801343B2 (ja) 電力変換器
KR101030776B1 (ko) 승압형 직류/직류 변환기
JP6004988B2 (ja) 電力用半導体素子のゲート制御装置
JP2018121472A (ja) 電力変換装置
JP6950495B2 (ja) 電力変換器
US20220045596A1 (en) Drive circuit for power semiconductor element and power semiconductor module employing the same
JP2018121475A (ja) 電力変換装置
JP2018121474A (ja) 電力変換装置

Legal Events

Date Code Title Description
PB01 Publication
C06 Publication
SE01 Entry into force of request for substantive examination
C10 Entry into substantive examination
GR01 Patent grant
GR01 Patent grant