CN105575900B - 一种半导体器件及其制造方法、电子装置 - Google Patents
一种半导体器件及其制造方法、电子装置 Download PDFInfo
- Publication number
- CN105575900B CN105575900B CN201410538688.9A CN201410538688A CN105575900B CN 105575900 B CN105575900 B CN 105575900B CN 201410538688 A CN201410538688 A CN 201410538688A CN 105575900 B CN105575900 B CN 105575900B
- Authority
- CN
- China
- Prior art keywords
- etching
- layer
- semiconductor substrate
- pmos region
- mask layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明提供一种半导体器件及其制造方法、电子装置,所述方法包括:提供具有NMOS区和PMOS区的半导体衬底,在其上形成有栅极结构以及位于栅极结构两侧的侧壁结构;在半导体衬底上形成掩膜层,覆盖栅极结构和侧壁结构;蚀刻去除覆盖在PMOS区的掩膜层;实施第一灰化处理,以去除所述蚀刻所产生的残留于PMOS区的半导体衬底和侧壁结构的表面的聚合物;在露出的PMOS区的栅极结构两侧的半导体衬底中形成U形凹槽;实施第二灰化处理,以去除残留于U形凹槽的侧壁和底部的所述聚合物;蚀刻U形凹槽,以形成∑状凹槽。根据本发明,可以有效控制∑状凹槽的最宽处的尺寸,同时使形成的∑状凹槽的侧壁和底部的表面有利于后续嵌入式锗硅的外延生长。
Description
技术领域
本发明涉及半导体制造工艺,具体而言涉及一种半导体器件及其制造方法、电子装置。
背景技术
在先进半导体器件的制造工艺中,嵌入式锗硅工艺可以明显增强PMOS的性能。为了获得更大的工艺窗口和更好的电学性能,通常是先在栅极的两侧形成侧壁结构,然后形成嵌入式锗硅。
在现有的嵌入式锗硅工艺中,通常在PMOS的源/漏区形成∑状凹槽以用于在其中选择性外延生长嵌入式锗硅,∑状凹槽可以有效缩短器件沟道的长度,满足器件尺寸按比例缩小的要求。通常采用先干法蚀刻再湿法蚀刻的工艺形成∑状凹槽,在形成∑状凹槽之前,需要先形成仅遮蔽NMOS的掩膜层,再在露出的PMOS的源/漏区形成碗状凹槽。由于形成所述掩膜层和碗状凹槽时采用的蚀刻气体均含有氟基气体,蚀刻结束之后在碗状凹槽的侧壁和底部会形成碳氟聚合物,进而影响对于后续形成的∑状凹槽的宽度的控制,也会影响后续嵌入式锗硅在∑状凹槽中的外延生长,最终导致PMOS性能的下降。
因此,需要提出一种方法,以解决上述问题。
发明内容
针对现有技术的不足,本发明提供一种半导体器件的制造方法,包括:提供具有NMOS区和PMOS区的半导体衬底,在所述半导体衬底上形成有栅极结构以及位于所述栅极结构两侧的侧壁结构;在所述半导体衬底上形成掩膜层,覆盖所述栅极结构和所述侧壁结构;蚀刻去除覆盖在所述PMOS区的掩膜层;实施第一灰化处理,以去除所述蚀刻所产生的残留于所述PMOS区的半导体衬底和侧壁结构的表面的聚合物;在露出的所述PMOS区的栅极结构两侧的半导体衬底中形成U形凹槽;实施第二灰化处理,以去除残留于所述U形凹槽的侧壁和底部的所述聚合物;蚀刻所述U形凹槽,以形成∑状凹槽。
在一个示例中,所述掩膜层包括自下而上层叠的缓冲层和应力材料层。
在一个示例中,形成所述掩膜层之后,还包括在所述掩膜层上依次形成BARC层和仅覆盖所述NMOS区的光致抗蚀剂层的步骤。
在一个示例中,蚀刻去除覆盖在所述PMOS区的掩膜层之前,还包括去除覆盖在所述PMOS区的BARC层的步骤。
在一个示例中,采用干法蚀刻去除覆盖在所述PMOS区的BARC层,蚀刻气体包括SO2和N2。
在一个示例中,蚀刻去除覆盖在所述PMOS区的应力材料层包括主蚀刻和过蚀刻,所述主蚀刻的蚀刻气体包括CF4、Ar和O2,所述过蚀刻的蚀刻气体包括CH3F、He和O2。
在一个示例中,蚀刻去除覆盖在所述PMOS区的缓冲层的蚀刻气体包括CF4和Ar。
在一个示例中,所述第一灰化处理是在N2和H2的氛围下进行的,所述H2的含量为4%-40%,温度为25℃-400℃。
在一个示例中,采用各向异性的干法蚀刻形成所述U形凹槽,蚀刻气体包括HBr、Cl2、He和O2在内的非氟基气体。
在一个示例中,所述第二灰化处理是在高浓度的H2的氛围下进行的,所述H2的含量为40%-100%,温度为300℃-400℃。
在一个实施例中,本发明还提供一种采用上述方法制造的半导体器件。
在一个实施例中,本发明还提供一种电子装置,所述电子装置包括所述半导体器件。
根据本发明,可以有效控制所述∑状凹槽的最宽处的尺寸,同时使形成的所述∑状凹槽的侧壁和底部的表面有利于后续嵌入式锗硅的外延生长。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的原理。
附图中:
图1A-图1D为根据本发明示例性实施例一的方法依次实施的步骤所分别获得的器件的示意性剖面图;
图2为根据本发明示例性实施例一的方法依次实施的步骤的流程图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
为了彻底理解本发明,将在下列的描述中提出详细的步骤,以便阐释本发明提出的半导体器件及其制造方法、电子装置。显然,本发明的施行并不限定于半导体领域的技术人员所熟习的特殊细节。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或附加一个或多个其他特征、整体、步骤、操作、元件、组件和/或它们的组合。
[示例性实施例一]
参照图1A-图1D,其中示出了根据本发明示例性实施例一的方法依次实施的步骤所分别获得的器件的示意性剖面图。
首先,如图1A所示,提供半导体衬底100,半导体衬底100的构成材料可以采用未掺杂的单晶硅、掺杂有杂质的单晶硅、绝缘体上硅(SOI)、绝缘体上层叠硅(SSOI)、绝缘体上层叠锗化硅(S-SiGeOI)、绝缘体上锗化硅(SiGeOI)以及绝缘体上锗(GeOI)等。作为示例,在本实施例中,半导体衬底100的构成材料选用单晶硅。在半导体衬底100中形成有隔离结构101,作为示例,隔离结构101为浅沟槽隔离(STI)结构或者局部氧化硅(LOCOS)隔离结构。隔离结构101将半导体衬底100分为NMOS区和PMOS区。半导体衬底100中还形成有各种阱(well)结构,为了简化,图示中予以省略。
在半导体衬底100上形成有栅极结构,作为示例,栅极结构包括依次层叠的栅极介电层102a、栅极材料层102b和栅极硬掩蔽层102c。栅极介电层102a包括氧化物层,例如二氧化硅(SiO2)层。栅极材料层102b包括多晶硅层、金属层、导电性金属氮化物层、导电性金属氧化物层和金属硅化物层中的一种或多种,其中,金属层的构成材料可以是钨(W)、镍(Ni)或钛(Ti);导电性金属氮化物层包括氮化钛(TiN)层;导电性金属氧化物层包括氧化铱(IrO2)层;金属硅化物层包括硅化钛(TiSi)层。栅极硬掩蔽层102c包括氧化物层、氮化物层、氮氧化物层和无定形碳中的一种或多种,其中,氧化物层的构成材料包括硼磷硅玻璃(BPSG)、磷硅玻璃(PSG)、正硅酸乙酯(TEOS)、未掺杂硅玻璃(USG)、旋涂玻璃(SOG)、高密度等离子体(HDP)或旋涂电介质(SOD);氮化物层包括氮化硅(Si3N4)层;氮氧化物层包括氮氧化硅(SiON)层。栅极介电层102a、栅极材料层102b以及栅极硬掩蔽层102c的形成方法可以采用本领域技术人员所熟习的任何现有技术,优选化学气相沉积法(CVD),如低温化学气相沉积(LTCVD)、低压化学气相沉积(LPCVD)、快热化学气相沉积(RTCVD)、等离子体增强化学气相沉积(PECVD)。
此外,作为示例,在半导体衬底100上还形成有位于栅极结构两侧且紧靠栅极结构的侧壁结构103。其中,侧壁结构103由氧化物、氮化物或者二者的组合构成。在形成侧壁结构103之前,还包括LDD注入以在源/漏区形成轻掺杂漏(LDD)结构及Halo注入以调节阈值电压Vt和防止源/漏耗尽层的穿通。在形成侧壁结构103之后,还包括源/漏注入。
接下来,在半导体衬底100上依次沉积缓冲层104和应力材料层105,覆盖栅极结构和侧壁结构103。作为示例,缓冲层104可以为氧化物层或氮氧化硅层,厚度为80-150埃,优选100埃;应力材料层105为可以为具有拉应力的氮化硅层,厚度为150-500埃。缓冲层104和应力材料层105共同构成后续在PMOS区形成∑状凹槽的掩膜层。
接下来,在应力材料层105上依次形成底部抗反射涂层(BARC层)106和光致抗蚀剂层107,然后通过曝光、显影等工艺去除覆盖在PMOS区的光致抗蚀剂层107。
接着,如图1B所示,去除覆盖在PMOS区的BARC层106、应力材料层105和缓冲层104。作为示例,实施三步蚀刻完成所述去除:执行第一步蚀刻以去除覆盖在PMOS区的BARC层106,蚀刻气体包括SO2和N2;执行第二步蚀刻以去除覆盖在PMOS区的应力材料层105,所述第二步蚀刻包括依次实施的主蚀刻和过蚀刻,主蚀刻的蚀刻气体包括CF4、Ar和O2,过蚀刻的蚀刻气体包括CH3F、He和O2;执行第三步蚀刻以去除覆盖在PMOS区的缓冲层104,蚀刻气体包括CF4和Ar。
接着,如图1C所示,去除覆盖在NMOS区的光致抗蚀剂层107和BARC层106。然后,实施第一灰化处理,以去除前述蚀刻过程所产生的残留于PMOS区的半导体衬底100和侧壁结构103的表面的聚合物。作为示例,所述第一灰化处理是在N2和H2的氛围下进行的,其中,H2的含量为4%-40%,温度为25℃-400℃。
接下来,在露出的PMOS区的栅极结构两侧的半导体衬底100中形成U形凹槽108。作为示例,采用各向异性的干法蚀刻形成U形凹槽108,蚀刻气体包括HBr、Cl2、He和O2,不含有氟基气体。由于已经实施所述第一灰化处理,可以避免所述残留的聚合物影响所述各向异性的干法蚀刻的蚀刻选择性,进而可以精确控制U形凹槽108的宽度。
接下来,实施第二灰化处理,以去除残留于U形凹槽108的侧壁和底部的所述聚合物。作为示例,所述第二灰化处理是在高浓度的H2的氛围下进行的,其中,H2的含量为40%-100%,温度为300℃-400℃。
接着,如图1D所示,蚀刻U形凹槽108,以形成∑状凹槽109。采用湿法蚀刻工艺实施所述蚀刻,利用湿法蚀刻的蚀刻剂在半导体衬底100的构成材料的不同晶向上的蚀刻速率不同的特性(100晶向和110晶向的蚀刻速率高于111晶向的蚀刻速率),扩展蚀刻U形凹槽108以形成∑状凹槽109。作为示例,所述湿法蚀刻的腐蚀液为四甲基氢氧化铵(TMAH)溶液,温度为30℃-60℃,持续时间依据∑状凹槽109的期望尺寸而定,一般为100s-300s。由于已经实施所述第二灰化处理,可以避免所述残留的聚合物影响所述湿法蚀刻的蚀刻特性,有效控制∑状凹槽109的最宽处的尺寸,同时使形成的∑状凹槽109的侧壁和底部的表面有利于后续嵌入式锗硅的外延生长。
至此,完成了根据本发明示例性实施例一的方法实施的工艺步骤。根据本发明,可以有效控制∑状凹槽109的最宽处的尺寸,同时使形成的∑状凹槽109的侧壁和底部的表面有利于后续嵌入式锗硅的外延生长。
参照图2,其中示出了根据本发明示例性实施例一的方法依次实施的步骤的流程图,用于简要示出制造工艺的流程。
在步骤201中,提供具有NMOS区和PMOS区的半导体衬底,在半导体衬底上形成有栅极结构以及位于栅极结构两侧的侧壁结构;
在步骤202中,在半导体衬底上形成掩膜层,覆盖栅极结构和侧壁结构;
在步骤203中,蚀刻去除覆盖在PMOS区的掩膜层;
在步骤204中,实施第一灰化处理,以去除所述蚀刻所产生的残留于PMOS区的半导体衬底和侧壁结构的表面的聚合物;
在步骤205中,在露出的PMOS区的栅极结构两侧的半导体衬底中形成U形凹槽;
在步骤206中,实施第二灰化处理,以去除残留于U形凹槽的侧壁和底部的所述聚合物;
在步骤207中,蚀刻U形凹槽,以形成∑状凹槽。
[示例性实施例二]
接下来,可以通过后续工艺完成整个半导体器件的制作,包括:在∑状凹槽109中外延生长嵌入式锗硅层,所述外延生长工艺可以采用低压化学气相沉积(LPCVD)、等离子体增强化学气相沉积(PECVD)、超高真空化学气相沉积(UHVCVD)、快速热化学气相沉积(RTCVD)和分子束外延(MBE)中的一种;对半导体衬底100进行退火处理,以活化器件源/漏区,同时使器件栅极重新晶态化以记忆应力材料层105产生的拉应力,从而在去除应力材料层105之后使器件栅极将此拉应力持续作用于器件沟道区,所述退火处理可以是激光峰值退火,退火温度为500-1300℃;在所述退火处理之后,去除覆盖在NMOS区的应力材料层105和缓冲层104;形成层间介电层,并在所述层间介电层中形成分别连通栅极材料层102b、所述嵌入式锗硅层和所述NMOS区的源/漏区的接触孔;在通过所述接触孔露出的栅极材料层102b、所述嵌入式锗硅层和所述NMOS区的源/漏区的顶部形成硅化物层;在所述接触孔中形成接触塞;形成多个互连金属层,通常采用双大马士革工艺来完成;形成金属焊盘,用于后续实施器件封装时的引线键合。
[示例性实施例三]
本发明还提供一种电子装置,其包括根据本发明示例性实施例二的方法制造的半导体器件。所述电子装置可以是手机、平板电脑、笔记本电脑、上网本、游戏机、电视机、VCD、DVD、导航仪、照相机、摄像机、录音笔、MP3、MP4、PSP等任何电子产品或设备,也可以是任何包括所述半导体器件的中间产品。所述电子装置,由于使用了所述半导体器件,因而具有更好的性能。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。
Claims (12)
1.一种半导体器件的制造方法,包括:
提供具有NMOS区和PMOS区的半导体衬底,在所述半导体衬底上形成有栅极结构以及位于所述栅极结构两侧的侧壁结构;
在所述半导体衬底上形成掩膜层,所述掩膜层覆盖所述栅极结构和所述侧壁结构;
蚀刻去除覆盖在所述PMOS区的掩膜层;
实施第一灰化处理,以去除所述蚀刻所产生的残留于所述PMOS区的半导体衬底和侧壁结构的表面的碳氟聚合物;
在露出的所述PMOS区的栅极结构两侧的半导体衬底中形成U形凹槽,其中采用各向异性的干法蚀刻形成所述U形凹槽,蚀刻气体不含有氟基气体;
实施第二灰化处理,以去除残留于所述U形凹槽的侧壁和底部的所述碳氟聚合物;
蚀刻所述U形凹槽,以形成∑状凹槽。
2.根据权利要求1所述的方法,其特征在于,所述掩膜层包括自下而上层叠的缓冲层和应力材料层。
3.根据权利要求1所述的方法,其特征在于,形成所述掩膜层之后,还包括在所述掩膜层上依次形成BARC层和仅覆盖所述NMOS区的光致抗蚀剂层的步骤。
4.根据权利要求3所述的方法,其特征在于,蚀刻去除覆盖在所述PMOS区的掩膜层之前,还包括去除覆盖在所述PMOS区的BARC层的步骤。
5.根据权利要求4所述的方法,其特征在于,采用干法蚀刻去除覆盖在所述PMOS区的BARC层,蚀刻气体包括SO2和N2。
6.根据权利要求2所述的方法,其特征在于,蚀刻去除覆盖在所述PMOS区的应力材料层包括主蚀刻和过蚀刻,所述主蚀刻的蚀刻气体包括CF4、Ar和O2,所述过蚀刻的蚀刻气体包括CH3F、He和O2。
7.根据权利要求2所述的方法,其特征在于,蚀刻去除覆盖在所述PMOS区的缓冲层的蚀刻气体包括CF4和Ar。
8.根据权利要求1所述的方法,其特征在于,所述第一灰化处理是在N2和H2的氛围下进行的,所述H2的含量为4%-40%,温度为25℃-400℃。
9.根据权利要求1所述的方法,其特征在于,采用各向异性的干法蚀刻形成所述U形凹槽,蚀刻气体包括HBr、Cl2、He和O2在内的非氟基气体。
10.根据权利要求1所述的方法,其特征在于,所述第二灰化处理是在高浓度的H2的氛围下进行的,所述H2的含量为40%-100%,温度为300℃-400℃。
11.一种采用权利要求1-10之一所述的方法制造的半导体器件。
12.一种电子装置,所述电子装置包括权利要求11所述的半导体器件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410538688.9A CN105575900B (zh) | 2014-10-13 | 2014-10-13 | 一种半导体器件及其制造方法、电子装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410538688.9A CN105575900B (zh) | 2014-10-13 | 2014-10-13 | 一种半导体器件及其制造方法、电子装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105575900A CN105575900A (zh) | 2016-05-11 |
CN105575900B true CN105575900B (zh) | 2019-12-24 |
Family
ID=55885882
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410538688.9A Active CN105575900B (zh) | 2014-10-13 | 2014-10-13 | 一种半导体器件及其制造方法、电子装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105575900B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107665823A (zh) * | 2016-07-28 | 2018-02-06 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件及制备方法、电子装置 |
CN108807178B (zh) * | 2017-05-05 | 2022-08-23 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103151311A (zh) * | 2011-12-06 | 2013-06-12 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件的制造方法 |
CN103187277A (zh) * | 2011-12-28 | 2013-07-03 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件的制造方法 |
CN103681333A (zh) * | 2012-09-12 | 2014-03-26 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件的制造方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8841190B2 (en) * | 2012-03-30 | 2014-09-23 | The Institute of Microelectronics Chinese Academy of Science | MOS device for making the source/drain region closer to the channel region and method of manufacturing the same |
KR101986538B1 (ko) * | 2012-09-21 | 2019-06-07 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
CN103854994A (zh) * | 2012-12-05 | 2014-06-11 | 北大方正集团有限公司 | 一种刻蚀的方法 |
-
2014
- 2014-10-13 CN CN201410538688.9A patent/CN105575900B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103151311A (zh) * | 2011-12-06 | 2013-06-12 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件的制造方法 |
CN103187277A (zh) * | 2011-12-28 | 2013-07-03 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件的制造方法 |
CN103681333A (zh) * | 2012-09-12 | 2014-03-26 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件的制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN105575900A (zh) | 2016-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10622261B2 (en) | FinFET devices with unique shape and the fabrication thereof | |
KR101435710B1 (ko) | 고밀도 게이트 디바이스 및 방법 | |
US9985132B2 (en) | Semiconductor device and fabricating method of a gate with an epitaxial layer | |
JP4069063B2 (ja) | 半導体トランジスタデバイスを形成する方法 | |
US9966470B2 (en) | FinFET structure | |
US20150048453A1 (en) | FinFETs and Methods for Forming the Same | |
TWI641085B (zh) | 具有等效nfet/pfet間隔物寛度之差動sg/eg間隔物整合及在fdsoi上致能高壓eg裝置之雙凸起源極汲極磊晶矽與三重氮化物間隔物整合 | |
US20130087833A1 (en) | Semiconductor device and method of manufacturing the same | |
US9570611B2 (en) | Method and device for high k metal gate transistors | |
WO2013053085A1 (zh) | 半导体器件及其制造方法 | |
CN107799470B (zh) | 一种半导体器件及其制造方法、电子装置 | |
CN108615731B (zh) | 一种半导体器件及其制造方法 | |
WO2016124110A1 (zh) | 半导体器件及其制造方法、电子装置 | |
CN105575900B (zh) | 一种半导体器件及其制造方法、电子装置 | |
US7851328B2 (en) | STI stress modulation with additional implantation and natural pad sin mask | |
CN105097539B (zh) | 一种制作半导体器件的方法 | |
CN107464741A (zh) | 一种半导体器件及其制造方法、电子装置 | |
CN106298779B (zh) | 一种半导体器件及其制造方法、电子装置 | |
CN105470296A (zh) | 一种半导体器件及其制造方法、电子装置 | |
CN104779146B (zh) | 一种制作半导体器件的方法 | |
US7989300B2 (en) | Method of manufacturing semiconductor device | |
CN108172547B (zh) | 一种半导体器件的制造方法 | |
CN106981424A (zh) | 一种半导体器件及其制造方法、电子装置 | |
US9741818B2 (en) | Manufacturing method of semiconductor structure for improving quality of epitaxial layers | |
CN107665807B (zh) | 一种半导体器件及其制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |