CN105097840B - 一种阵列基板、其制作方法、液晶显示面板及显示装置 - Google Patents

一种阵列基板、其制作方法、液晶显示面板及显示装置 Download PDF

Info

Publication number
CN105097840B
CN105097840B CN201510455126.2A CN201510455126A CN105097840B CN 105097840 B CN105097840 B CN 105097840B CN 201510455126 A CN201510455126 A CN 201510455126A CN 105097840 B CN105097840 B CN 105097840B
Authority
CN
China
Prior art keywords
insulating layer
electrode
organic layer
layer
array substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510455126.2A
Other languages
English (en)
Other versions
CN105097840A (zh
Inventor
蔡振飞
纪强强
刘国全
陈正伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510455126.2A priority Critical patent/CN105097840B/zh
Publication of CN105097840A publication Critical patent/CN105097840A/zh
Priority to US15/501,853 priority patent/US10204928B2/en
Priority to PCT/CN2016/082883 priority patent/WO2017016290A1/en
Application granted granted Critical
Publication of CN105097840B publication Critical patent/CN105097840B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明公开了一种阵列基板、其制作方法、液晶显示面板及显示装置,该阵列基板的制作方法包括:在衬底基板上依次形成包括第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极的图形;即在形成有机层之后,仅进行第二电极的常温沉积和湿法刻蚀,与现有的阵列基板的制作方法相比,无需进行绝缘层的高温沉积和干法刻蚀,从而可以避免高温环境使有机层释放出一定的气体和杂质而污染成膜设备和干法刻蚀设备;并且,在形成第一绝缘层之后无需对其进行构图工艺,与现有的需要对绝缘层进行光刻和干法刻蚀处理以露出接线端子的制作方法相比,可以简化阵列基板的制作工艺,降低生产成本。

Description

一种阵列基板、其制作方法、液晶显示面板及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、其制作方法、液晶显示面板及显示装置。
背景技术
在现有的显示装置中,液晶显示器(LCD,Liquid Crystal Display)具有功耗低、显示质量高、无电磁辐射以及应用范围广等优点,是目前较为重要的显示装置。
液晶显示器主要由阵列基板、对向基板以及位于该两基板之间的液晶层组成;其中,阵列基板,如图1所示,一般包括:衬底基板101,以及位于衬底基板101上依次层叠设置的薄膜晶体管102、第一绝缘层103、有机层104、像素电极105、第二绝缘层106、公共电极107和公共电极线108。该阵列基板的制作过程一般包括如下步骤:首先,在衬底基板101上形成薄膜晶体管102;然后,依次形成第一绝缘层薄膜和有机层薄膜,对有机层薄膜进行曝光、显影处理后,对第一绝缘层薄膜进行刻蚀处理,以露出薄膜晶体管102中的漏极以及位于非显示区域109内的与数据线电性连接的第一接线端子和与栅线电性连接的第二接线端子110,获得第一绝缘层103和有机层104;接着,形成像素电极105,像素电极105通过第一绝缘层103和有机层104中的过孔与薄膜晶体管102中的漏极电性连接;之后,沉积第二绝缘层薄膜,对第二绝缘层薄膜进行光刻和干法刻蚀处理,以露出第一接线端子和第二接线端子110,获得第二绝缘层106;最后,形成公共电极107和公共电极线108。
在上述阵列基板的制作过程中,在沉积第二绝缘层时,衬底基板上已形成有有机层,而第二绝缘层的沉积温度一般会达到240℃左右的高温,因此,在沉积第二绝缘层的过程中,高温环境会使有机层释放出一定的气体和杂质,从而会对成膜设备造成严重的污染;并且,后续对第二绝缘层进行的干法刻蚀处理也会达到120℃左右的高温,同样会使有机层释放出一定的气体和杂质,从而会对干法刻蚀设备造成一定的污染。
因此,如何避免有机层释放气体和杂质而污染设备,是本领域技术人员亟需解决的技术问题。
发明内容
有鉴于此,本发明实施例提供了一种阵列基板、其制作方法、液晶显示面板及显示装置,用以避免有机层释放气体和杂质而污染设备。
因此,本发明实施例提供了一种阵列基板,包括:衬底基板,位于所述衬底基板上依次层叠设置的第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第一电极为像素电极,所述第二电极为公共电极;
还包括:位于所述公共电极与所述有机层之间或位于所述公共电极上的公共电极线。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第一电极为公共电极,所述第二电极为像素电极;
还包括:位于所述公共电极与所述衬底基板之间或位于所述公共电极与所述第一绝缘层之间的公共电极线。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述薄膜晶体管,包括:在所述第一绝缘层上依次层叠设置的栅极、栅绝缘层、有源层、以及源极和漏极;
所述像素电极通过贯穿所述第二绝缘层和所述有机层的第一过孔与所述漏极电性连接。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第二绝缘层和所述有机层具有贯穿所述第二绝缘层和所述有机层以露出与数据线电性连接的第一接线端子的第二过孔。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述有机层、所述第二绝缘层和所述栅绝缘层具有贯穿所述有机层、所述第二绝缘层和所述栅绝缘层以露出与栅线电性连接的第二接线端子的第三过孔。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述有机层、所述第二绝缘层、所述栅绝缘层和所述第一绝缘层具有贯穿所述有机层、所述第二绝缘层、所述栅绝缘层和所述第一绝缘层以露出与所述公共电极线电性连接的第三接线端子的第四过孔。
本发明实施例还提供了一种液晶显示面板,包括:本发明实施例提供的上述阵列基板和与所述阵列基板相对而置的对向基板,以及位于所述阵列基板与所述对向基板之间的液晶层。
本发明实施例还提供了一种显示装置,包括:本发明实施例提供的上述液晶显示面板。
本发明实施例还提供了一种阵列基板的制作方法,包括:
在衬底基板上依次形成包括第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极的图形。
在一种可能的实现方式中,在本发明实施例提供的上述方法中,形成包括第一电极的图形,具体包括:形成包括像素电极的图形;形成包括第二电极的图形,具体包括:形成包括公共电极的图形;
在形成包括有机层的图形之后,在形成包括公共电极的图形之前,或在形成公共电极的图形之后,还包括:形成包括公共电极线的图形。
在一种可能的实现方式中,在本发明实施例提供的上述方法中,形成包括第一电极的图形,具体包括:形成包括公共电极的图形;形成包括第二电极的图形,具体包括:形成包括像素电极的图形;
在形成包括公共电极的图形之前,或在形成包括公共电极的图形之后,在形成包括第一绝缘层的图形之前,还包括:形成包括公共电极线的图形。
在一种可能的实现方式中,在本发明实施例提供的上述方法中,形成包括薄膜晶体管的图形,具体包括:形成包括栅极的图形;在形成有所述栅极的图形的衬底基板上形成栅绝缘层;在所述栅绝缘层上形成包括有源层的图形;在形成有所述有源层的图形的衬底基板上形成包括源极和漏极的图形;
形成包括第二绝缘层和有机层的图形,具体包括:
形成第二绝缘层薄膜;
在所述第二绝缘层薄膜上形成有机层薄膜;
以所述有机层薄膜为光刻胶对所述第二绝缘层薄膜进行构图工艺,形成贯穿所述第二绝缘层薄膜和所述有机层薄膜以电性连接漏极与将要形成的像素电极的图形的第一过孔。
在一种可能的实现方式中,在本发明实施例提供的上述方法中,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺,形成第一过孔的同时,还包括:
形成贯穿所述第二绝缘层薄膜和所述有机层薄膜以露出与数据线电性连接的第一接线端子的第二过孔。
在一种可能的实现方式中,在本发明实施例提供的上述方法中,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺的同时,还包括:
以所述有机层薄膜为光刻胶对所述第二绝缘层薄膜和所述栅绝缘层进行构图工艺,形成贯穿所述有机层薄膜、所述第二绝缘层薄膜和所述栅绝缘层以露出与栅线电性连接的第二接线端子的第三过孔。
在一种可能的实现方式中,在本发明实施例提供的上述方法中,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺的同时,还包括:
以所述有机层薄膜为光刻胶对所述第二绝缘层薄膜、所述栅绝缘层和所述第一绝缘层进行构图工艺,形成贯穿所述有机层薄膜、所述第二绝缘层薄膜、所述栅绝缘层和所述第一绝缘层以露出与所述公共电极线电性连接的第三接线端子的第四过孔。
本发明实施例提供的上述阵列基板、其制作方法、液晶显示面板及显示装置,该阵列基板的制作方法包括:在衬底基板上依次形成包括第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极的图形;即在形成有机层之后,仅进行第二电极的常温沉积和湿法刻蚀,与现有的阵列基板的制作方法相比,无需进行绝缘层的高温沉积和干法刻蚀,从而可以避免高温环境使有机层释放出一定的气体和杂质而污染成膜设备和干法刻蚀设备;并且,在形成第一绝缘层之后无需对其进行构图工艺,与现有的需要对绝缘层进行光刻和干法刻蚀处理以露出接线端子的制作方法相比,可以简化阵列基板的制作工艺,降低生产成本。
附图说明
图1为现有的阵列基板的结构示意图;
图2为本发明实施例提供的阵列基板的结构示意图;
图3为本发明实施例提供的阵列基板的制作方法的流程图;
图4a-图4i分别为本发明实例一中阵列基板的制作方法在执行各步骤后的结构示意图。
具体实施方式
下面结合附图,对本发明实施例提供的阵列基板、其制作方法、液晶显示面板及显示装置的具体实施方式进行详细地说明。
附图中各膜层的形状和厚度不反映阵列基板的真实比例,目的只是示意说明本发明内容。
本发明实施例提供的一种阵列基板,如图2所示,包括:衬底基板1,位于衬底基板1上依次层叠设置的第一电极2、第一绝缘层3、薄膜晶体管4、第二绝缘层5、有机层6和第二电极7。
本发明实施例提供的上述阵列基板,在有机层的上方仅设置有第二电极,即在形成有机层之后,仅进行第二电极的常温沉积和湿法刻蚀,与现有的阵列基板的制作方法相比,无需进行绝缘层的高温沉积和干法刻蚀,从而可以避免高温环境使有机层释放出一定的气体和杂质而污染成膜设备和干法刻蚀设备;并且,在形成第一绝缘层之后无需对其进行构图工艺,与现有的需要对绝缘层进行光刻和干法刻蚀处理以露出接线端子的制作方法相比,可以简化阵列基板的制作工艺,降低生产成本。
在具体实施时,在本发明实施例提供的上述阵列基板中,如图2所示,第一电极2可以为公共电极,则第二电极7为像素电极;或者,第一电极也可以为像素电极,则第二电极为公共电极;在此不做限定。
具体地,在第一电极为像素电极,第二电极为公共电极时,本发明实施例提供的上述阵列基板,还可以包括:位于公共电极与有机层之间或位于公共电极上的公共电极线。
具体地,如图2所示,在第一电极2为公共电极,第二电极7为像素电极时,本发明实施例提供的上述阵列基板,还可以包括:位于公共电极(即第一电极2)与衬底基板1之间或位于公共电极(即第一电极2)与第一绝缘层3之间(如图2所示)的公共电极线8。
需要说明的是,在本发明实施例提供的上述阵列基板中,如图2所示,第一电极2为公共电极,第二电极7为像素电极,像素电极至少需要通过贯穿第二绝缘层5和有机层6的过孔与薄膜晶体管4中的漏极405以及数据线电性连接,与第一电极为像素电极、第二电极为公共电极(像素电极仅需通过贯穿第一绝缘层中的过孔与薄膜晶体管中的漏极以及数据线电性连接)相比,可以降低像素电极与数据线之间的集成电容,降低阵列基板的功耗。本发明下面给出的实施例均以第一电极为公共电极、第二电极为像素电极为例进行说明。
一般地,公共电极的材料为透明导电材料,例如氧化铟锡(Indium Tin Oxides,ITO)等,公共电极线的材料为不透明的金属材料;由于一般将薄膜晶体管设置于黑矩阵所在区域内以避免出现漏光的问题,因此,一般将公共电极线在衬底基板的正投影设置于薄膜晶体管在衬底基板的正投影内,这样,不会影响阵列基板的开口率。
当然,在本发明实施例提供的上述阵列基板中,公共电极线的设置位置并非局限于上述几种情况,公共电极线还可以与薄膜晶体管中的栅极同层设置,这样,可以简化阵列基板的制作工艺,但可能会影响阵列基板的开口率。
在具体实施时,在本发明实施例提供的上述阵列基板中,如图2所示,薄膜晶体管具体可以为顶栅型结构;或者,也可以为底栅型结构,在此不做限定;本发明下面给出的实施例均以底栅型结构的薄膜晶体管为例进行说明,如图2所示,薄膜晶体管4,可以包括:在第一绝缘层3上依次层叠设置的栅极401、栅绝缘层402、有源层403、以及源极404和漏极405;像素电极(即第二电极7)通过贯穿第二绝缘层5和有机层6的第一过孔A与漏极405电性连接。
一般地,阵列基板中的数据线、与数据线电性连接的第一引线和第一接线端子均与源极和漏极同层设置,因此,在本发明实施例提供的上述阵列基板中,如图2所示,第二绝缘层5和有机层6可以在阵列基板的非显示区域内具有贯穿第二绝缘层5和有机层6以露出与数据线电性连接的第一接线端子的第二过孔,这样,印刷电路板(Printed CircuitBoard,PCB)可以通过该第二过孔和与数据线电性连接的第一接线端子绑定。
一般地,阵列基板中的栅线、与栅线电性连接的第二引线和第二接线端子均与栅极同层设置,因此,在本发明实施例提供的上述阵列基板中,如图2所示,第二绝缘层5、有机层6和栅绝缘层402可以在阵列基板的非显示区域(如图2所示的虚线框包围的区域,即包围显示区域的边界闭合的边框区域)内具有贯穿第二绝缘层5、有机层6和栅绝缘层402以露出与栅线电性连接的第二接线端子9的第三过孔B,这样,PCB可以通过该第三过孔B和与栅线电性连接的第二接线端子9绑定。
一般地,阵列基板中的公共电极线、与公共电极线电性连接的第三引线和第三接线端子同层设置,因此,在本发明实施例提供的上述阵列基板中,如图2所示,第二绝缘层5、有机层6、栅绝缘层402和第一绝缘层3可以在阵列基板的非显示区域内具有贯穿第二绝缘层5、有机层6、栅绝缘层402和第一绝缘层3以露出与公共电极线8电性连接的第三接线端子的第四过孔,这样,PCB可以通过该第四过孔和与公共电极线电性连接的第三接线端子绑定。
基于同一发明构思,本发明实施例还提供了一种液晶显示面板,包括:本发明实施例提供的上述阵列基板和与阵列基板相对而置的对向基板,以及位于阵列基板与对向基板之间的液晶层;其中,对向基板的具体结构与现有的对向基板的结构类似,在此不做赘述。该液晶显示面板的实施可以参见上述阵列基板的实施例,重复之处不再赘述。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括:本发明实施例提供的上述液晶显示面板,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述液晶显示面板的实施例,重复之处不再赘述。
基于同一发明构思,本发明实施例还提供了一种阵列基板的制作方法,包括:
在衬底基板上依次形成包括第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极的图形。
本发明实施例提供的上述阵列基板的制作方法,在形成有机层之后,仅进行第二电极的常温沉积和湿法刻蚀,与现有的阵列基板的制作方法相比,无需进行绝缘层的高温沉积和干法刻蚀,从而可以避免高温环境使有机层释放出一定的气体和杂质而污染成膜设备和干法刻蚀设备;并且,在形成第一绝缘层之后无需对其进行构图工艺,与现有的需要对绝缘层进行光刻和干法刻蚀处理以露出接线端子的制作方法相比,可以简化阵列基板的制作工艺,降低生产成本。
在具体实施时,在本发明实施例提供的上述方法中,在形成第一绝缘层时,可以利用等离子体增强化学气相沉积(PECVD)的方法采用氮化硅(SiNx)、氧化硅(SiO2)和氮氧化硅(SiON)中的任意一种材料形成第一绝缘层。当然,还可以利用其他类似的沉积方法采用其他类似的绝缘材料形成第一绝缘层,在此不做限定。
在具体实施时,在本发明实施例提供的上述方法中,形成包括第一电极的图形,具体可以包括:形成包括公共电极的图形;形成包括第二电极的图形,具体可以包括:形成包括像素电极的图形;或者,形成包括第一电极的图形,也可以具体包括:形成包括像素电极的图形;形成包括第二电极的图形,也可以具体包括:形成包括公共电极的图形;在此不做限定。
具体地,在形成包括第一电极的图形具体包括形成包括像素电极的图形,形成包括第二电极的图形具体包括形成包括公共电极的图形时,在本发明实施例提供的上述方法中,在形成包括有机层的图形之后在形成包括公共电极的图形之前,或在形成公共电极的图形之后,还可以包括:形成包括公共电极线的图形。
具体地,在形成包括第一电极的图形具体包括形成包括公共电极的图形,形成包括第二电极的图形具体包括形成包括像素电极的图形时,在本发明实施例提供的上述方法中,在形成包括公共电极的图形之前,或在形成包括公共电极的图形之后在形成包括第一绝缘层的图形之前,还可以包括:形成包括公共电极线的图形;
需要说明的是,在本发明实施例提供的上述方法中,第一电极为公共电极,第二电极为像素电极,像素电极至少需要通过贯穿第二绝缘和有机层的过孔与薄膜晶体管中的漏极以及数据线电性连接,与第一电极为像素电极、第二电极为公共电极(像素电极仅需通过贯穿第一绝缘层中的过孔与薄膜晶体管中的漏极以及数据线电性连接)相比,可以降低像素电极与数据线之间的集成电容,降低阵列基板的功耗。本发明下面给出的实施例均以第一电极为公共电极、第二电极为像素电极为例进行说明。
在具体实施时,采用本发明实施例提供的上述方法制作的阵列基板中,薄膜晶体管可以为顶栅型结构;或者,也可以为底栅型结构,在此不做限定。本发明下面给出的实施例均以底栅型结构的薄膜晶体管为例进行说明。本发明实施例提供的上述方法中,形成包括薄膜晶体管的图形,具体可以包括如下步骤:首先,形成包括栅极的图形;然后,在形成有栅极的图形的衬底基板上形成栅绝缘层;接着,在栅绝缘层上形成包括有源层的图形;最后,在形成有有源层的图形的衬底基板上形成包括源极和漏极的图形;此时,形成包括第二绝缘层和有机层的图形,如图3所示,具体可以包括如下步骤:
S301、形成第二绝缘层薄膜;具体地,第二绝缘层薄膜的材料可以为氮化硅(SiNx)、氧化硅(SiO2)和氮氧化硅(SiON)中的任意一种,在此不做限定;
S302、在第二绝缘层薄膜上形成有机层薄膜;具体地,有机层薄膜的材料可以为树脂材料,或者,也可以为其他有机材料,在此不做限定;
S303、以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺,形成贯穿第二绝缘层薄膜和有机层薄膜以电性连接漏极与将要形成的像素电极的图形的第一过孔。具体地,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺,可以包括如下步骤:首先,对有机层薄膜进行曝光、显影处理,以露出薄膜晶体管中的漏极正上方的第二绝缘层薄膜;然后,对露出的第二绝缘层薄膜进行刻蚀处理,形成贯穿第二绝缘层薄膜和有机层薄膜且露出薄膜晶体管中部分漏极的第一过孔,这样,后续形成的像素电极可以通过该第一过孔与薄膜晶体管中的漏极电性连接。
一般地,阵列基板中的数据线、与数据线电性连接的第一引线和第一接线端子均与源极和漏极同层设置,因此,在执行本发明实施例提供的上述方法中的步骤S303,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺,形成第一过孔的同时,如图3所示,还可以包括以下步骤:
S304、形成贯穿第二绝缘层薄膜和有机层薄膜以露出与数据线电性连接的第一接线端子的第二过孔;其中,该第二过孔位于阵列基板的非显示区域内;这样,PCB可以通过该第二过孔和与数据线电性连接的第一接线端子绑定。
一般地,阵列基板中的栅线、与栅线电性连接的第二引线和第二接线端子均与栅极同层设置,因此,在执行本发明实施例提供的上述方法中的步骤S303,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺的同时,如图3所示,还可以包括以下步骤:
S305、以有机层薄膜为光刻胶对第二绝缘层薄膜和栅绝缘层进行构图工艺,形成贯穿有机层薄膜、第二绝缘层薄膜和栅绝缘层以露出与栅线电性连接的第二接线端子的第三过孔;其中,该第三过孔位于阵列基板的非显示区域内;这样,PCB可以通过该第三过孔和与栅线电性连接的第二接线端子绑定。
一般地,阵列基板中的公共电极线、与公共电极线电性连接的第三引线和第三接线端子同层设置,因此,在执行本发明实施例提供的上述方法中的步骤S303,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺的同时,如图3所示,还可以包括以下步骤:
S306、以有机层薄膜为光刻胶对第二绝缘层薄膜、栅绝缘层和第一绝缘层进行构图工艺,形成贯穿有机层薄膜、第二绝缘层薄膜、栅绝缘层和第一绝缘层以露出与公共电极线电性连接的第三接线端子的第四过孔;其中,该第四过孔位于阵列基板的非显示区域内;这样,PCB可以通过该第四过孔和与公共电极线电性连接的第三接线端子绑定。
下面通过一个具体的实例对本发明实施例提供的上述阵列基板的制作方法的具体实现方式进行详细的说明。
实例一:如图2所示的阵列基板(第一电极2为公共电极、第二电极7为像素电极)的制作方法,如图4a-图4i所示,具体可以包括如下步骤:
1、在衬底基板1上形成包括公共电极(即第一电极2)的图形,如图4a所示;
具体地,可以通过包括沉积、光刻和湿法刻蚀的构图工艺形成公共电极(即第一电极2)的图形;
2、在形成有公共电极(即第一电极2)的图形的衬底基板1上形成包括公共电极线8和与公共电极线8电性连接的第三引线和第三接线端子的图形,如图4b所示;
具体地,可以通过包括沉积、光刻和湿法刻蚀的构图工艺形成公共电极线8和与公共电极线8电性连接的第三引线和第三接线端子的图形;
3、在形成有公共电极线8、第三引线和第三接线端子的图形的衬底基板1上形成第一绝缘层3,如图4c所示;
具体地,可以通过PECVD的方法采用氮化硅(SiNx)、氧化硅(SiO2)和氮氧化硅(SiON)中的任意一种材料沉积第一绝缘层3;
4、在形成有第一绝缘层3的衬底基板1上形成包括栅极401、栅线、与栅线电性连接的第二引线和第二接线端子9的图形,如图4d所示;
具体地,可以通过包括沉积、光刻和湿法刻蚀的构图工艺形成栅极401、栅线、第二引线和第二接线端子9的图形;
5、在形成有栅极401、栅线、第二引线和第二接线端子9的图形的衬底基板1上形成栅绝缘层402,如图4e所示;
具体地,栅绝缘层402一般包括氧化硅(SiO2)膜层、氮氧化硅(SiON)膜层和氮化硅(SiNx)膜层三层;
6、在形成有栅绝缘层402的衬底基板1上形成包括有源层403的图形,如图4f所示;
具体地,可以通过包括沉积、光刻和湿法刻蚀的构图工艺形成有源层403的图形;
7、在形成有有源层403的图形的衬底基板1上形成包括源极404、漏极405、数据线、与数据线电性连接的第一引线和第一接线端子的图形,如图4g所示;
具体地,可以通过包括沉积、光刻和湿法刻蚀的构图工艺形成源极404、漏极405、数据线、第一引线和第一接线端子的图形;
8、在形成有源极404、漏极405、数据线、第一引线和第一接线端子的图形的衬底基板1上依次形成第二绝缘层薄膜10和有机层薄膜11,如图4h所示;
具体地,可以采用氮化硅(SiNx)、氧化硅(SiO2)和氮氧化硅(SiON)中的任意一种材料沉积第二绝缘层薄膜10,可以采用树脂材料通过涂覆的方式形成有机层薄膜11;
9、以有机层薄膜11为光刻胶采用一次构图工艺形成贯穿有机层薄膜11和第二绝缘层薄膜10的第一过孔A和第二过孔,贯穿有机层薄膜11、第二绝缘层薄膜10和栅绝缘层402的第三过孔B,以及贯穿有机层薄膜11、第二绝缘层薄膜10、栅绝缘层402和第一绝缘层3的第四过孔,第二绝缘层薄膜10变为第二绝缘层5的图形,有机层薄膜11变为有机层6的图形,如图4i所示;
具体地,首先,使用一张掩膜板对有机层薄膜11进行曝光处理;然后,对经过曝光处理后的有机层薄膜11进行显影处理,以露出漏极405正上方、与数据线电性连接的第一接线端子正上方、与栅线电性连接的第二接线端子9正上方以及与公共电极线8电性连接的第三接线端子正上方的第二绝缘层薄膜10;接着,对露出的漏极405正上方的第二绝缘层薄膜10进行刻蚀处理,形成贯穿有机层薄膜11和第二绝缘层薄膜10的第一过孔A,对露出的与数据线电性连接的第一接线端子正上方的第二绝缘层薄膜10进行刻蚀处理,形成贯穿有机层薄膜11和第二绝缘层薄膜10的第二过孔,对露出的与栅线电性连接的第二接线端子9正上方的第二绝缘层薄膜10和栅绝缘层402进行刻蚀处理,形成贯穿有机层薄膜11、第二绝缘层薄膜10和栅绝缘层402的第三过孔B,对露出的与公共电极线8电性连接的第三接线端子正上方的第二绝缘层薄膜10、栅绝缘层402和第一绝缘层3进行刻蚀处理,形成贯穿有机层薄膜11、第二绝缘层薄膜10、栅绝缘层402和第一绝缘层3的第四过孔;
10、在形成有第一过孔A、第二过孔、第三过孔B和第四过孔的衬底基板1上形成包括像素电极(即第二电极7)的图形,如图2所示。
具体地,可以通过包括沉积、光刻和湿法刻蚀的构图工艺形成像素电极(即第二电极7)的图形。
需要说明的是,本发明实例一中的阵列基板的制作方法总共需要经过七次(公共电极的图形→公共电极线的图形→栅极的图形→有源层的图形→源极和漏极的图形→第一过孔、第二过孔、第三过孔和第四过孔→像素电极的图形)构图工艺,而现有的如图1所示的阵列基板的制作方法总共需要经过八次(栅极→有源层→源极和漏极→第一绝缘层→像素电极→第二绝缘层→公共电极→公共电极线)构图工艺,因此,本发明实施例提供的上述阵列基板的制作方法与现有的阵列基板的制作方法相比,可以简化制作工艺,降低生产成本。
本发明实施例提供的一种阵列基板、其制作方法、液晶显示面板及显示装置,该阵列基板的制作方法包括:在衬底基板上依次形成包括第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极的图形;即在形成有机层之后,仅进行第二电极的常温沉积和湿法刻蚀,与现有的阵列基板的制作方法相比,无需进行绝缘层的高温沉积和干法刻蚀,从而可以避免高温环境使有机层释放出一定的气体和杂质而污染成膜设备和干法刻蚀设备;并且,在形成第一绝缘层之后无需对其进行构图工艺,与现有的需要对绝缘层进行光刻和干法刻蚀处理以露出接线端子的制作方法相比,可以简化阵列基板的制作工艺,降低生产成本。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (12)

1.一种阵列基板,其特征在于,包括:衬底基板,位于所述衬底基板上依次层叠设置的第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极;所述阵列基板还包括:与所述薄膜晶体管的栅极同层设置且与栅线电性连接的第二接线端子;
所述第一电极为公共电极,所述第二电极为像素电极;
还包括:位于所述公共电极与所述衬底基板之间或位于所述公共电极与所述第一绝缘层之间的公共电极线;
所述公共电极线在所述衬底基板的正投影设置于所述薄膜晶体管在所述衬底基板的正投影内。
2.如权利要求1所述的阵列基板,其特征在于,所述薄膜晶体管,包括:在所述第一绝缘层上依次层叠设置的栅极、栅绝缘层、有源层、以及源极和漏极;
所述像素电极通过贯穿所述第二绝缘层和所述有机层的第一过孔与所述漏极电性连接。
3.如权利要求2所述的阵列基板,其特征在于,所述第二绝缘层和所述有机层具有贯穿所述第二绝缘层和所述有机层以露出与数据线电性连接的第一接线端子的第二过孔。
4.如权利要求2所述的阵列基板,其特征在于,所述有机层、所述第二绝缘层和所述栅绝缘层具有贯穿所述有机层、所述第二绝缘层和所述栅绝缘层以露出与栅线电性连接的第二接线端子的第三过孔。
5.如权利要求2所述的阵列基板,其特征在于,所述有机层、所述第二绝缘层、所述栅绝缘层和所述第一绝缘层具有贯穿所述有机层、所述第二绝缘层、所述栅绝缘层和所述第一绝缘层以露出与所述公共电极线电性连接的第三接线端子的第四过孔。
6.一种液晶显示面板,其特征在于,包括:如权利要求1-5任一项所述的阵列基板和与所述阵列基板相对而置的对向基板,以及位于所述阵列基板与所述对向基板之间的液晶层。
7.一种显示装置,其特征在于,包括:如权利要求6所述的液晶显示面板。
8.一种阵列基板的制作方法,其特征在于,包括:
在衬底基板上依次形成包括第一电极、第一绝缘层、薄膜晶体管、第二绝缘层、有机层和第二电极的图形;
还包括形成与所述薄膜晶体管的栅极同层设置且与栅线电性连接的第二接线端子的步骤;
形成包括第一电极的图形,具体包括:形成包括公共电极的图形;形成包括第二电极的图形,具体包括:形成包括像素电极的图形;
在形成包括公共电极的图形之前,或在形成包括公共电极的图形之后,在形成包括第一绝缘层的图形之前,还包括:形成包括公共电极线的图形;
所述公共电极线在所述衬底基板的正投影设置于所述薄膜晶体管在所述衬底基板的正投影内。
9.如权利要求8所述的方法,其特征在于,形成包括薄膜晶体管的图形,具体包括:形成包括栅极的图形;在形成有所述栅极的图形的衬底基板上形成栅绝缘层;在所述栅绝缘层上形成包括有源层的图形;在形成有所述有源层的图形的衬底基板上形成包括源极和漏极的图形;
形成包括第二绝缘层和有机层的图形,具体包括:
形成第二绝缘层薄膜;
在所述第二绝缘层薄膜上形成有机层薄膜;
以所述有机层薄膜为光刻胶对所述第二绝缘层薄膜进行构图工艺,形成贯穿所述第二绝缘层薄膜和所述有机层薄膜以电性连接漏极与将要形成的像素电极的图形的第一过孔。
10.如权利要求9所述的方法,其特征在于,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺,形成第一过孔的同时,还包括:
形成贯穿所述第二绝缘层薄膜和所述有机层薄膜以露出与数据线电性连接的第一接线端子的第二过孔。
11.如权利要求9所述的方法,其特征在于,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺的同时,还包括:
以所述有机层薄膜为光刻胶对所述第二绝缘层薄膜和所述栅绝缘层进行构图工艺,形成贯穿所述有机层薄膜、所述第二绝缘层薄膜和所述栅绝缘层以露出与栅线电性连接的第二接线端子的第三过孔。
12.如权利要求9所述的方法,其特征在于,以有机层薄膜为光刻胶对第二绝缘层薄膜进行构图工艺的同时,还包括:
以所述有机层薄膜为光刻胶对所述第二绝缘层薄膜、所述栅绝缘层和所述第一绝缘层进行构图工艺,形成贯穿所述有机层薄膜、所述第二绝缘层薄膜、所述栅绝缘层和所述第一绝缘层以露出与所述公共电极线电性连接的第三接线端子的第四过孔。
CN201510455126.2A 2015-07-27 2015-07-27 一种阵列基板、其制作方法、液晶显示面板及显示装置 Active CN105097840B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510455126.2A CN105097840B (zh) 2015-07-27 2015-07-27 一种阵列基板、其制作方法、液晶显示面板及显示装置
US15/501,853 US10204928B2 (en) 2015-07-27 2016-05-20 Display substrate, liquid crystal display panel and display apparatus having the same, and fabricating method thereof
PCT/CN2016/082883 WO2017016290A1 (en) 2015-07-27 2016-05-20 Display substrate, liquid crystal display panel and display apparatus having the same, and fabricating method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510455126.2A CN105097840B (zh) 2015-07-27 2015-07-27 一种阵列基板、其制作方法、液晶显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN105097840A CN105097840A (zh) 2015-11-25
CN105097840B true CN105097840B (zh) 2018-12-11

Family

ID=54577905

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510455126.2A Active CN105097840B (zh) 2015-07-27 2015-07-27 一种阵列基板、其制作方法、液晶显示面板及显示装置

Country Status (3)

Country Link
US (1) US10204928B2 (zh)
CN (1) CN105097840B (zh)
WO (1) WO2017016290A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105097840B (zh) * 2015-07-27 2018-12-11 合肥鑫晟光电科技有限公司 一种阵列基板、其制作方法、液晶显示面板及显示装置
CN105957834A (zh) * 2016-06-17 2016-09-21 京东方科技集团股份有限公司 薄膜晶体管阵列基板及其制备方法、显示装置
CN106896602B (zh) * 2017-03-14 2020-02-07 上海中航光电子有限公司 阵列基板、显示面板、显示装置及制作方法
CN106959536A (zh) * 2017-03-31 2017-07-18 上海中航光电子有限公司 显示面板、制作显示面板的方法及显示装置
CN109270796B (zh) * 2017-07-17 2020-12-04 京东方科技集团股份有限公司 阵列基板的制备方法
CN110473895B (zh) 2018-05-09 2022-01-18 京东方科技集团股份有限公司 一种oled显示基板及其制作方法、显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101075051A (zh) * 2006-05-16 2007-11-21 株式会社半导体能源研究所 液晶显示装置及半导体装置
CN102981336A (zh) * 2012-11-29 2013-03-20 京东方科技集团股份有限公司 阵列基板、显示模组及其制备方法
CN104217994A (zh) * 2014-08-29 2014-12-17 京东方科技集团股份有限公司 一种薄膜晶体管阵列基板及其制备方法、显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100460979B1 (ko) * 2002-12-31 2004-12-09 엘지.필립스 엘시디 주식회사 반사형 액정표시장치용 어레이기판과 그 제조방법
KR100538328B1 (ko) * 2003-06-20 2005-12-22 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
JP5216204B2 (ja) * 2006-10-31 2013-06-19 株式会社半導体エネルギー研究所 液晶表示装置及びその作製方法
CN103474436B (zh) * 2013-09-18 2016-03-09 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示装置
CN105097840B (zh) * 2015-07-27 2018-12-11 合肥鑫晟光电科技有限公司 一种阵列基板、其制作方法、液晶显示面板及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101075051A (zh) * 2006-05-16 2007-11-21 株式会社半导体能源研究所 液晶显示装置及半导体装置
CN102981336A (zh) * 2012-11-29 2013-03-20 京东方科技集团股份有限公司 阵列基板、显示模组及其制备方法
CN104217994A (zh) * 2014-08-29 2014-12-17 京东方科技集团股份有限公司 一种薄膜晶体管阵列基板及其制备方法、显示装置

Also Published As

Publication number Publication date
CN105097840A (zh) 2015-11-25
WO2017016290A1 (en) 2017-02-02
US10204928B2 (en) 2019-02-12
US20170236837A1 (en) 2017-08-17

Similar Documents

Publication Publication Date Title
CN105097840B (zh) 一种阵列基板、其制作方法、液晶显示面板及显示装置
US9698178B2 (en) Array substrate, method for manufacturing the same, and display apparatus
CN105137672B (zh) 阵列基板及其制造方法
US20170052418A1 (en) Array substrate, manufacturing method thereof, liquid crystal display panel and display device
CN102790012A (zh) 阵列基板的制造方法及阵列基板、显示装置
CN105679714B (zh) 阵列基板及其制作方法
KR102318054B1 (ko) Tft 기판 및 이의 제조 방법
US9502437B2 (en) Method of manufacturing array substrate, array substrate and display device
CN103151359A (zh) 一种显示装置、阵列基板及其制作方法
CN105448824B (zh) 阵列基板及其制作方法、显示装置
US20180337202A1 (en) Tft substrate manufacturing method
CN105870169A (zh) 薄膜晶体管及其制作方法、阵列基板、显示装置
CN106449653B (zh) 一种显示基板及其制备方法、显示面板、显示装置
US10921662B2 (en) Manufacturing method of array substrate, array substrate, display panel and display device
CN108646487B (zh) Ffs型阵列基板的制作方法及ffs型阵列基板
CN103560114B (zh) 一种tft阵列基板及其制造方法、显示装置
CN102723309B (zh) 一种阵列基板及其制造方法和显示装置
CN104091806B (zh) 一种阵列基板及其制作方法和显示面板
WO2013143294A1 (zh) 阵列基板、其制作方法以及显示装置
CN104714347B (zh) 一种阵列基板及其制备方法、显示装置
CN103928397B (zh) 一种tft阵列基板及其制备方法和显示装置
CN110690229A (zh) 显示面板及显示面板的制作方法
CN203085536U (zh) 阵列基板和显示装置
CN105161458B (zh) Tft基板的制作方法
CN104269412B (zh) Tft阵列基板、tft阵列基板的制作方法及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant