CN104111905B - 外接式电子装置与外接式电子装置控制方法 - Google Patents

外接式电子装置与外接式电子装置控制方法 Download PDF

Info

Publication number
CN104111905B
CN104111905B CN201310541018.8A CN201310541018A CN104111905B CN 104111905 B CN104111905 B CN 104111905B CN 201310541018 A CN201310541018 A CN 201310541018A CN 104111905 B CN104111905 B CN 104111905B
Authority
CN
China
Prior art keywords
main frame
main body
description information
external electronic
device
Prior art date
Application number
CN201310541018.8A
Other languages
English (en)
Other versions
CN104111905A (zh
Inventor
郭佳颖
Original Assignee
威盛电子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to US201361813244P priority Critical
Priority to US61/813,244 priority
Priority to TW102135793A priority patent/TWI590075B/zh
Priority to TW102135793 priority
Application filed by 威盛电子股份有限公司 filed Critical 威盛电子股份有限公司
Publication of CN104111905A publication Critical patent/CN104111905A/zh
Application granted granted Critical
Publication of CN104111905B publication Critical patent/CN104111905B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers

Abstract

用以耦接一装置主体至一主机的一种接口控制器、以及使用所述接口控制器的外接式电子装置、以及外接式电子装置控制方法。该接口控制器于该装置主体稳定前发出一终端接入讯号给该主机,并在该装置主体尚未稳定时将自身所内建的该默认连结信息以延迟方式回应该主机,待该装置主体稳定后,方以该装置主体所提供的至少一特定连结信息回应该主机。

Description

外接式电子装置与外接式电子装置控制方法

技术领域

[0001] 本发明涉及外接式电子装置以及其控制方法,且涉及外接式电子装置所需的一种接口控制器。

背景技术

[0002] 为了建立一主机(host)与一外接式电子装置之间的连结关系,主机必须要求该外接式电子装置提供连结信息。然而,外接式电子装置之中某些连结信息必须从该外接式电子装置的装置主体中取得,因此必须待装置主体稳定操作后方能供应。倘若装置主体需要长时间方能稳定运作(以硬盘为例,其中马达在上电后需要一段时间方能稳定旋转),则主机会因为等不到连结信息而误判连结不存在。

发明内容

[0003] 根据本发明一种实施方式所实现的一种外接式电子装置,包括:一装置主体;以及一接口控制器。该接口控制器耦接该装置主体至一主机、且内建至少一默认连结信息。该接口控制器于该装置主体稳定前发出一终端接入讯号给该主机,该接口控制器在该装置主体尚未稳定时将自身所内建的该默认连结信息以延迟方式回应该主机,待该装置主体稳定后,方以该装置主体所提供的至少一特定连结信息回应该主机。

[0004] 根据本发明一种实施方式所实现的外接式电子装置控制方法,包括:于该外接式电子装置上电时,发出一终端接入讯号给该外接式电子装置所连结的一主机;接收该主机响应于该终端接入讯号而下达的一默认连结信息要求;以及,在该装置主体尚未稳定时以延迟方式回应该默认连结信息要求,待该装置主体稳定后,方以该装置主体所提供的至少一特定连结信息回应该主机。

[0005] 本发明籍由延迟回应默认连结信息要求的方式为装置主体争取稳定需要的时间,当主机发出特定连结信息要求请求读取自装置主体的数据时,装置主体已达稳定操作状态而可以回应主机。因此,采用本发明所揭示的技术尤其显著提升其效能。

[0006]下文特举实施例,并结合附图详细说明本发明内容。

附图说明

[0007]图1示出了根据本发明一种实施方式所实现的一外接式电子装置100;

[0008] 图2为时序图,说明接口控制器104与主机106之间的沟通时序;以及

[0009]图3为流程图,说明根据本发明一种实施方式所揭示的一种外接式电子装置控制方法300。

[0010] 附图符号说明

[0011] 100〜外接式电子装置;

[0012] 102〜装置主体;

[0013] 104〜接口控制器;

[0014] 106 〜主机;

[0015] 108〜存储器;

[0016] 110〜运算单元;

[0017] Terminat1n_0n〜终端接入讯号;

[0018] Default_BOS_Type 〜B0S 类型描述信息;

[0019] Default_Conf igurat1n 〜组态描述信息;

[〇〇2〇] Default_Data〜内建的连结信息;

[0021] Default_Descriptor_Device 〜装置描述信息;

[〇〇22] Delayed_Default_Data〜延迟的内建的默认连结信息Default_Data;

[〇〇23] Device_Data〜装置主体102所供应的特定连结信息;

[0024] Device_String〜装置字串描述信息;

[0025] Get_Descriptor_BOS_Type 〜B0S 类型描述信息要求;

[0026] Get_Descriptor_Conf igura1n 〜组态描述信息要求;

[〇〇27] Get_Descriptor_Device 〜装置描述信息要求;

[0028] Get_Descr iptor_Str ing〜装置字串描述信息要求;

[0029] S302.•.S306〜步骤;

[〇〇3〇] Set_Address〜连接口地址设定指令;

[〇〇31] Se tup_Commands〜主机106所下达的连结信息要求

[0032] tl...til〜时间标示。

具体实施方式

[〇〇33] 以下叙述列举本发明的多种实施例。以下叙述介绍本发明的基本概念,且并非意图限制本发明内容。实际发明范围应依照本发明的权利要求界定。

[〇〇34] 图1示出了根据本发明一种实施方式所实现的一外接式电子装置100,其中包括一装置主体102以及一接口控制器104。该接口控制器104耦接该装置主体102至一主机106,且内建至少一默认连结信息Default_Data。该外接式电子装置100上电后,该接口控制器104于装置主体102稳定前即发出一终端接入讯号(terminat1n on signal) Terminat1n_On给该主机106。在一实施例中,该接口控制器104在该外接式电子装置100上电后即刻发出该终端接入讯号,在其它实施例中,该接口控制器104在该外接式电子装置100上电后已开始启动该装置主体102再发出该终端接入讯号。总之,该接口控制器104会于装置主体102稳定前发出该终端接入讯号Terminat1n_0n给该主机106。主机106随之响应该终端接入讯号Terminat1n_0n对该外接式电子装置100下达连结信息要求Setup_Commands以建立主机106与外接式电子装置100之间的连结(link)。在装置主体102尚未稳定时,接口控制器104将自身所内建的默认连结信息Default_Data以延迟方式呈Delayed_Default_Data回应该主机106所下达的连结信息要求Setup^Commands。如此一来,即可争取足够时间让装置主体102稳定。待该装置主体102稳定后,接口控制器104方以该装置主体102所提供的特定连结信息Device_Data回应该主机106所下达的连结信息要求Setup_Commands。

[〇〇35]该接口控制器104根据该装置主体102达稳定运作所需的一稳定时间提供一缓冲区间,于该缓冲区间中将自身内建的默认连结信息Default_Data以延迟方式Delayed_口61^1111:_〇3七&回应给该主机1〇6。

[〇〇36] 特别是,终端接入讯号Terminati〇n_〇n的传输早于该装置主体102的达到稳定操作状态。在一实施例中,外接式电子装置100—旦上电,主机106即被告知,主机106便对该外接式电子装置100下达连结信息要求Setup_Commands以建立连结(link)。即便装置主体102从启动需耗时甚久才稳定,主机106也能即时发现外接式电子装置100存在。另外,由于主机106下达的要求默认连结信息的连结信息要求SetUp_C〇mtnandS均被延迟后才回应给主机106,因此要求特定连结信息Device_Data的连结信息要求Setup_Commands也会顺应被延迟至装置主体102稳定后才会下达。如此一来,当主机106下达特定连结信息要求Setup_Commands要求读取自装置主体102的特定连结信息Device_Data时,装置主体102已经初始化完成并进入稳定操作状态,此时可以提供该些特定连接信息Device_Data以完成主机106对外接式电子装置100的枚举(enumerat1n)程序以建立连结。

[〇〇37] 以休眠模式(如,S3/S4模式)为例,主机106进入休眠模式后外接式电子装置100也可能随之进入休眠状态,因此当主机106自休眠模式唤醒后重新建立与该外接式电子装置100的连结时,也会碰到须等待装置主体102从启动到稳定的问题。在本发明中,由于终端接入讯号Terminat1n_0n的传输早于该装置主体102的达到稳定操作状态,故无需等待装置主体102稳定,主机106即被告知外接式电子装置100存在。因此,自休眠状态唤醒的主机106不会对外接式电子装置100作断线重连的操作。倘若休眠前该主机106是在复制(copy)该装置主体102的数据,休眠唤醒后,该主机106可自动接续先前中断的复制动作,而不会断线重连该外接式电子装置100,误将该外接式电子装置100当成一个新插入的装置而导致休眠前的复制动作失败。

[〇〇38] 一种实施方式是视装置主体102设定内建于该接口控制器104的默认连结信息

Default_Data。例如,默认连结信息Default_Data可包括:装置描述信息、组态描述信息以及二进制装置对象储存(Binary Device Object Store,简称B0S)类型信息。其中装置描述信息包括(但不限于):(1)该外接式电子装置100所支持的USB版本的规格;(2)该外接式电子装置100的装置类别(class) ; (3)厂商代号(vender ID)或是厂品代号(PID) ; (4)装置字串的索引。其中组态描述信息包括(但不限于):(1)该外接式电子装置100所支持的接口的数目;(2)最大电流消耗。其中B0S类型描述信息包括(但不限于)装置功能的类型(DeviceCapability Type)的相关信息,其是USB3.0接口所需的连结信息之一。

[0039] 此外,图1所示的接口控制器104包括一存储器108以及一运算单元110。存储器108除了储存程序码外,还用于内建默认连结信息Default_Data。在本发明其它实施例中,默认连结信息Default_Data还可直接内建在该程序码中,如内建在接口控制器104的固件(Firmware)中。运算单元110执行上述程序码以运作该接口控制器104。然而,所揭示的接口控制器不限定为图1所示架构,还有其他实施方式是以芯片方式实现接口控制器。

[0040] 图2为时序图,说明接口控制器104与主机106之间的沟通时序。外接式电子装置100上电后,接口控制器104以时间点tl发出终端接入讯号Terminati〇n_0n给主机106。随后,主机106在时间点t2响应该终端接入讯号Terminat1n _0n对接口控制器104发出连接口地址设定指令Set_AddreSS,再于时间点t3对接口控制器104发出装置描述信息要求Get_DesCriptor_DeviCe。接口控制器104延迟至时间点t4方以自身所内建的装置描述信息〇6【31111:_〇63(31^1:0;1:_〇6¥;[〇6回应主机106。时间点七5,主机1〇6对接口控制器1〇4发出组态描述信息要求Get_Descriptor_Conf igura1n。接口控制器104延迟至时间点t6方以自身所内建的组态描述信息Default_Configurat1n回应主机1〇6。时间点t7,主机1〇6对接口控制器104发出B0S类型描述信息要求Get_Descriptor_BOS_Type。接口控制器104延迟至时间点t8方以自身所内建的B0S类型描述信息Default_BOS_Type回应主机106。时间点t9,装置主体102稳定。藉由tl〜t8间的延迟回应设计,需要装置主体102内部数据的装置字串描述信息要求Get_Descriptor_String可被顺应延迟至时间点tlO (装置主体102稳定后)方由主机106发出。时间点tll,由稳定的装置主体102所提供的装置字串描述信息Devicejtring通过接口控制器104传输至主机106。当然,在其它实施例中,装置主体102达到稳定操作状态时间点t9也可以位于tl〜tlO之间的其它时刻,只要在主机106发出需要装置主体102内部数据的装置字串描述信息要求Get_Descriptor_String的时刻tlO之前,装置主体1〇2达到稳定操作状态即可。

[0041] 装置描述信息要求 〇61:_〇68。1^。1:01'_〇6¥;[〇6、组态描述信息要求661:_〇63。1^。1:0;1:_Configura1n、BOS类型描述信息要求Get_Descriptor_BOS_Type与装置字串描述信息要求Get_Descriptor_String都属于连结信息要求Setup_Commands。装置描述信息Default_Descriptor_Device、组态描述信息 〇6€81111:_&311;1^811從1:;[〇11、与1305类型描述信息〇6€31111:_B0S_Type内建于接口控制器104中为默认连结信息Default_Data。装置字串描述信息Device_String则属于装置主体102所提供的特定连结信息Device_Data。

[0042] 在另外一种实施方式中,装置字串描述信息Device_String有部分无须由装置主体102提供,该些部分即可内建于接口控制器1〇4中,在装置主体102稳定前以延迟方式回应该主机106。

[0043] 在一种实施方式中,接口控制器104会延迟告知(acknowledge)主机106其所发出要求已收到。如此延迟「告知(acknowledge)」的设计,即可使得接口控制器104所内建的默认连结信息Def au 1 t_Data延迟回应给该主机106。

[0044] 还有其他实施方式是将内建的默认连结信息Default_Data切割成多段后,再间隔回应给主机106。间隔时间对应延迟需求。信息的分段分式与通讯界面的规格相关。

[0045] 在一种实施方式中,该装置主体102为硬盘机(hard disc)。硬盘机需马达稳定后方能供应数据,硬盘尤其是大容量硬盘(>2TB)从启动到稳定甚至需要几秒钟的时间。本发明籍由延迟回应默认连结信息要求的方式为装置主体1〇2争取稳定需要的时间,当主机1〇6发出特定连结信息要求请求读取自装置主体1〇2的数据时,装置主体102已达稳定操作状态而可以回应主机106。因此,采用本发明所揭示的技术尤其显著提升其效能。

[0046] 在一种实施方式中,该装置主体102以串行先进技术附件(SATA)与该接口控制器104通讯,而该接口控制器1〇4以通用序列总线USB与该主机106通讯。此时,装置主体102可为SATA硬盘。

[0047] 图3为流程图,说明根据本发明一种实施方式所揭示的一外接式电子装置控制方法300,以下结合图1的方块图作说明。关于所述方法,外接式电子装置1〇〇上电时,流程进行步骤S302,发出终端接入讯号Terminat1n_On给该外接式电子装置1〇〇所连结的主机106。于发出该终端接入讯号Terminati〇n_On后,流程进行步骤S304,接收主机106响应于终端接入讯号Terminat1n_On而下达的一默认连结彳目息要求。之后流程进行步骤S306,将上述内建的默认连结信息DefaultJData以延迟方式DelayedJ)efault_Data回应该主机106。待该装置主体102稳定后,流程进行步骤S308,以该装置主体102所提供的特定连结信息Device一Data回应该主机106。主机106于收到终端接入讯号Terminat1n_On后开始执行枚举程序(enumerat1n process),对外接式电子装置100发出连结彳目息要求。根据流程300,步骤S304〜S308即用于回应主机的枚举程序。

[0〇48] 特别是,本发明所揭示的外接式电子装置控制方法并不限定以图丨的结构实现。凡是应用到本发明所揭示的概念控制一外接式电子装置的技术,皆涉及本发明发明范围。[〇〇49] ^然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,本领域技术人员在不脱离本发明的精神和范围的前提下,可做些许更动与润饰,因此本发明的保护范围是以本发_权鞭求为准。

Claims (11)

1.一种外接式电子装置,包括: 一装置主体;以及 一接口控制器,耦接该装置主体至一主机、且内建至少一默认连结信息, 其中,该接口控制器于该装置主体稳定前发出一终端接入讯号给该主机,该接口控制器在该装置主体尚未稳定时将自身所内建的该默认连结信息以延迟方式回应该主机,待该装置主体稳定后,方以该装置主体所提供的至少一特定连结信息回应该主机, 其中:该接口控制器根据该装置主体从启动至稳定运作所需的一稳定时间提供一缓冲区间,且于该缓冲区间中将自身内建的该默认连结信息以延迟方式回应给该主机。
2.如权利要求1所述的外接式电子装置,其中: 当该主机自一休眠状模式中唤醒时,该接口控制器发出该终端接入讯号给该主机。
3.如权利要求1所述的外接式电子装置,其中: 当该主机响应该终端接入讯号下达至少一默认连结信息要求时,该接口控制器将自身所内建的该默认连结信息以延迟方式回应该主机。
4.如权利要求1所述的外接式电子装置,其中: 在该装置主体尚未稳定时,该接口控制器在收到该主机下达的至少一默认连结信息要求时延迟告知该主机其所下达的该默认连结信息要求已收到。
5.如权利要求1所述的外接式电子装置,其中: 该接口控制器内建的该默认连结信息包括至少一装置描述信息、至少一组态描述信息以及至少一二进制装置对象储存类型描述信息;且 该接口控制器在收到该主机下达的至少一装置描述信息要求、至少一组态描述信息要求以及至少一二进制装置对象储存类型描述信息要求时,将内建的该装置描述信息、该组态描述信息以及该二进制装置对象储存类型描述信息分别以延迟方式回应该主机。
6.如权利要求1所述的外接式电子装置,其中: 该特定连结信息包括至少一装置字串描述信息;且 该接口控制器在收到该主机下达的至少一装置字串描述信息要求时,以该装置主体所提供的该装置字串描述信息回应该主机。
7.如权利要求1所述的外接式电子装置,其中该装置主体为硬盘机。
8.如权利要求1所述的外接式电子装置,其中: 该装置主体以串行先进技术附件与该接口控制器通讯;且 该接口控制器以通用序列总线与该主机通讯。
9.一种外接式电子装置控制方法,包括: 于该外接式电子装置上电时,发出一终端接入讯号给该外接式电子装置所连结的一主机; 接收该主机响应于该终端接入讯号而下达的一默认连结信息要求;以及在装置主体尚未稳定时以延迟方式回应该默认连结信息要求,待该装置主体稳定后,方以该装置主体所提供的至少一特定连结信息回应该主机, 其中:根据该装置主体从启动至稳定运作所需的一稳定时间提供一缓冲区间,且于该缓冲区间中将内建的默认连结信息以延迟方式回应给该主机。
10.如权利要求9所述的外接式电子装置控制方法,其中: 上述内建的该默认连结信息包括至少一装置描述信息、至少一组态描述信息以及至少一二进制装置对象储存类型描述信息;且 在收到该主机下达的至少一装置描述信息要求、至少一组态描述信息要求以及至少一二进制装置对象储存类型描述信息要求时,将内建的该装置描述信息、该组态描述信息以及该二进制装置对象储存类型描述信息分别以延迟方式回应给该主机。
11.如权利要求9所述的外接式电子装置控制方法,其中: 该特定连结信息包括至少一装置字串描述信息;且 在收到该主机下达的至少一装置字串描述信息要求时,以该装置主体所提供的该装置字串描述信息回应该主机。
CN201310541018.8A 2013-04-18 2013-11-05 外接式电子装置与外接式电子装置控制方法 CN104111905B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US201361813244P true 2013-04-18 2013-04-18
US61/813,244 2013-04-18
TW102135793A TWI590075B (zh) 2013-04-18 2013-10-03 外接式電子裝置與介面控制器與外接式電子裝置控制方法
TW102135793 2013-10-03

Publications (2)

Publication Number Publication Date
CN104111905A CN104111905A (zh) 2014-10-22
CN104111905B true CN104111905B (zh) 2017-05-10

Family

ID=51708703

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310541018.8A CN104111905B (zh) 2013-04-18 2013-11-05 外接式电子装置与外接式电子装置控制方法

Country Status (2)

Country Link
US (1) US9606951B2 (zh)
CN (1) CN104111905B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105117033B (zh) 2015-08-28 2018-03-23 小米科技有限责任公司 外接设备的连接方法及装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1530803A (zh) * 2003-03-18 2004-09-22 国际商业机器公司 信息处理系统及其控制方法
CN102567249A (zh) * 2010-12-20 2012-07-11 联想(北京)有限公司 一种电子设备及其数据传输方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3497834B2 (ja) 2001-03-30 2004-02-16 株式会社東芝 ルートリピータ、usb通信システム、usb通信制御方法
US7620773B2 (en) * 2005-04-15 2009-11-17 Microsoft Corporation In-line non volatile memory disk read cache and write buffer
JP5152785B2 (ja) * 2008-01-28 2013-02-27 ソニーオプティアーク株式会社 周辺機器、周辺機器の動作方法、電子機器システム
US20110063749A1 (en) * 2009-09-14 2011-03-17 Tzu-Chen Liu Dual-port hard-disk storage device
JP2011096090A (ja) * 2009-10-30 2011-05-12 Sony Corp 無線通信装置、ホスト機器への応答方法、及びプログラム
TW201227360A (en) * 2010-12-28 2012-07-01 Inventec Besta Co Ltd Word recognition system ,word recognition method, computer readable storage media and computer program product
CN102693066B (zh) * 2011-03-25 2015-05-27 国基电子(上海)有限公司 触控式电子装置及其虚拟键盘操作方法
TWI460595B (zh) * 2011-08-12 2014-11-11 Sk Hynix Inc 用於通用外接電子裝置的電源管理方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1530803A (zh) * 2003-03-18 2004-09-22 国际商业机器公司 信息处理系统及其控制方法
CN102567249A (zh) * 2010-12-20 2012-07-11 联想(北京)有限公司 一种电子设备及其数据传输方法

Also Published As

Publication number Publication date
US20140317331A1 (en) 2014-10-23
CN104111905A (zh) 2014-10-22
US9606951B2 (en) 2017-03-28

Similar Documents

Publication Publication Date Title
US7165171B2 (en) Wireless human interface device host interface supporting both BIOS and OS interface operations
US6901457B1 (en) Multiple mode communications system
CA2082118C (en) Computer, and apparatus and method for system reconfiguration thereof
JP2006031733A (ja) ユニバーサル・シリアル・バスに基づくpcフラッシュディスクのためのアーキテクチャ
US20070283059A1 (en) Method for configuring a Peripheral Component Interconnect Express (PCIE)
US20040111189A1 (en) Data access method and data access apparatus for accessing data at on-vehicle information device
US5636342A (en) Systems and method for assigning unique addresses to agents on a system management bus
US8856772B2 (en) Server and firmware updating method
RU2402804C2 (ru) Способ загрузки хостового устройства из устройства mmc/sd, хостовое устройство, загружаемое из устройства mmc/sd, и устройство mmc/sd, из которого может быть загружено хостовое устройство
JP2007514217A (ja) データ処理装置とコンピュータとの間のデータ交換方法
JP2001523369A (ja) 改良されたオペレーティングモード検出機能を備えたフラッシュメモリーカード及びユーザフレンドリなインターフェーシングシステム
JP2003150383A (ja) 多機能半導体記憶装置、及びホスト・コンピュータを起動させる方法
US20120110379A1 (en) Firmware recovery system and method
JPH0762837B2 (ja) アドレス自動割り当て方法
JPH11328092A (ja) コンピュ―タの一次及び二次装置の自動構成方法
CN1327368C (zh) 外部连接设备、主设备及数据通信系统
US7007127B2 (en) Method and related apparatus for controlling transmission interface between an external device and a computer system
CN102081581B (zh) 电源管理系统及方法
CN1940851A (zh) 信息处理设备以及访问方法
CN1573724A (zh) 卡识别兼容性
TWI393009B (zh) 資料共享及傳輸之系統及方法
JPH11143809A (ja) コンピュータ周辺装置の自動構成方法
JP2008522325A (ja) Usb・otgコントローラ
JP4178809B2 (ja) 外部接続機器及びホスト機器
JPWO2003009222A1 (ja) 電子装置、情報処理装置、アダプタ装置及び情報交換システム

Legal Events

Date Code Title Description
PB01 Publication
C06 Publication
SE01 Entry into force of request for substantive examination
C10 Entry into substantive examination
GR01 Patent grant
GR01 Patent grant