CN103702374B - 一种支持lte网络拓扑的切换系统及方法 - Google Patents
一种支持lte网络拓扑的切换系统及方法 Download PDFInfo
- Publication number
- CN103702374B CN103702374B CN201410014036.5A CN201410014036A CN103702374B CN 103702374 B CN103702374 B CN 103702374B CN 201410014036 A CN201410014036 A CN 201410014036A CN 103702374 B CN103702374 B CN 103702374B
- Authority
- CN
- China
- Prior art keywords
- data
- module
- buffer
- fpga
- cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Mobile Radio Communication Systems (AREA)
- Optical Communication System (AREA)
Abstract
本发明提出了一种支持LTE网络拓扑结构灵活切换的系统及方法,系统包括光模块、FPGA模块、CPU模块,利用现场可编程门阵列实现数字信号处理,其中通过CPU模块将载波重组信息和数据合并信息下发给FPGA,由FPGA负责并行对上下行数据链路单元进行处理,并且通过两个buffer的独特设置以及数据的可配置重组,完成LTE网络拓扑结构的灵活切换。本发明克服了传统方法的缺陷,其架构设计简单,方便移植,有利于提高系统的通用性及可扩展性。
Description
技术领域
本发明属于无线通信系统,更具体地,是涉及一种可支持LTE网络BBU和RRU拓扑结构灵活切换的系统及方法。
背景技术
随着通信技术的不断发展,基站产品非常丰富,且各有特色,分布式基站具有成本低、环境适应性强、工程建设方便的优势,该基站系统将传统基站中的BBU(Building Baseband Unit)与RRU(Remote Radio Unite)分离,通过光纤射频拉远,一个BBU控制多个RRU,使得小区的覆盖范围进一步增强,如附图1所示。
在LTE(Long Term Evolution)网络中,BBU和RRU之间的接口采用的是IR接口协议(《LTE蜂窝移动通信网分布式基站Ir接口技术要求》),根据IR接口协议,上下行IQ数据分配采用相同的方法,最小分配单位为30bit,定义为一个AXC,AXC是IR接口容量单位,1个AXC对应1个基本帧中的一个I和1个Q,LTE的IR接口有三种可选速率,分别为2457.6Mbps、4915.2Mbps、9830.4Mbps,一个2457.6Mbps IR接口最多支持16个AXC,一个4915.2Mbps IR接口最多支持32个AXC,一个9830.4Mbps IR接口最多支持64个AXC;同时协议中说明RRU与BBU之间支持星形、链型、环型等多种连接方式,以满足系统扩容和网络结构多样性的要求。对于高铁、磁悬浮等高速移动场景以及用户在室内外交接处切换频繁的场景,严重影响网络质量指标,通过小区合并技术,更改网络拓扑结构,在有效扩大单小区覆盖范围的同时,可以减少越区切换次数,而且对于上行链路采用数据合并,提高了接收增益,对于下行链路,在所选择的天线上发送用户下行数据,更有针对性,有效的提高了用户接收的下行数据的质量。几种常见的LTE网络拓扑结构如附图2所示,附图2A为单点连接方式,附图2B为星型连接方式,附图2C为链型连接方式,图中BBU中有三个基带处理单元,因此比较实用的的连接方式为附图2B和附图2C。
由于FPGA(现场可编程门阵列)具有工艺成熟、性价比高、系列产品兼容性好、实现灵活简单等优点,已成为通信领域中不可缺少的重要器件。在BBU产品中,为了充分发挥FPGA的优势,通常利用其实现各种接口设计以及部分算法实现,例如IR接口、下行链路算法处理、上行前端处理等;根据光接口协议以及LTE协议,在下行链路方向,BBU利用FPGA完成CRC校验、TURBO编码、速率匹配、加扰、预编码、资源映射、IFFT以及加CP处理后的数据,通过IR接口将天线载波数据(AXC)和控制管理数据(C&M)发送给RRU,RRU对其进行处理通过天线发射出去;同理在上行链路方向,天线接收数据,经过处理,RRU按照光接口标准协议进行组帧后,通过IR接口发送给BBU,FPGA完成上行前端算法处理后,再发送给其他数字信号处理器件进行后续处理。上述的处理过程兼容不同的系统带宽,不同天线数目以及不同的IR接口速率,但是针对不同的网络拓扑结构,对应光口上承载的数据大相径庭。传统的做法是在FPGA实现相应功能时,根据不同的网络拓扑结构需求,确定光口数据内容格式,按照确定的格式发送和接收,这样就得编译不同的FPGA版本来满足需求,同时要求运维和测试人员在不同的场景下使用不同FPGA版本,不仅结构复杂,通用性差,且给操作增加了难度,消耗时间,需要更多人力成本。
不同的LTE网络拓扑结构,如附图2B和附图2C所示,光模块1上所要发送和接收的数据完全不同,附图2B上承载基带处理单元1的数据,附图2C上需要承载基带处理单元1、基带处理单元2以及基带处理单元3的数据。要同时兼容不同的拓扑网络,因此,需要解决的问题是:根据拓扑网络的不同,各个基带处理单元与各个光模块的链接需要实现灵活切换;同时光模块上承载的数据格式和数据内容也需要是可灵活配置的。
发明内容
本发明为了解决上述问题,同时克服传统方法的上述缺陷,提供了一种在LTE网络中实现拓扑结构灵活切换的系统及方法。
为解决上述技术问题,本发明采用如下技术方案:
一种支持LTE网络拓扑结构灵活切换的系统以FPGA为核心,基于FPGA的并行硬件架构可同时独立处理上下行链路的数据,包括光模块、FPGA模块、CPU模块、RRU模块;FPGA模块分别与CPU模块、光模块相连,RRU模块与光模块相连;各个模块功能如下:光模块负责完成光电信号和电光信号的转换;CPU按照不同的网络拓扑结构提供不同的载波位置信息和数据合并信息,通过数据总线通知FPGA,以完成载波位置重组和上行合并数据选择;FPGA模块在下行方向将数据重组后发送给RRU,在上行方向将RRU发来的数据根据寄存器值进行合并,再经过数据重组后给后续模块进行物理层数据处理;其中,FPGA模块包括算法处理模块、数据交换模块、IR接口模块;算法处理模块包括上行数据前端处理模块、下行数据处理模块;数据交换模块包括数据缓存模块1、数据缓存模块2、数据重组模块1、数据重组模块2、数据合并模块;下行数据处理模块、数据缓存模块1、数据重组模块1、IR接口模块依次连接;IR接口模块、数据合并模块、数据缓存模块2、数据重组模块2依次连接;算法处理模块完成上下行链路物理层算法实现,数据交换模块接收CPU的配置信息,利用配置信息对每个光口上的数据进行调整和处理;RRU完成天线数据的发送和接收。
基于上述系统实现的一种支持LTE网络拓扑结构灵活切换的方法,包括上下行两条独立的数据链路,其中下行链路按以下步骤进行:
步骤(1)CPU通过配置FPGA相关寄存器提供载波位置信息;
步骤(2)FPGA完成数据链路下行基带信号处理后,将数据按照不同的网络拓扑结构存储在缓存Buffer中,方便针对不同LTE网络拓扑结构选择不同的基带处理单元;
步骤(3)FPGA按照CPU下发的载波位置信息选取缓存Buffer中的数据,对数据进行重新排列组合,使得Buffer上的数据可以随意更改顺序,或者决定是否加载相应的数据内容,从而基带处理单元与光模块的链接的相互切换,达到光模块上发送数据可配置的目的;
步骤(4)FPGA对重组后的信号按照约定好的接口协议进行处理,通过IR接口将信号发送至光模块,光模块负责完成电信号与光信号的转换,发送信号到RRU。
其中上行链路按以下步骤进行:
步骤(1)CPU通过配置FPGA寄存器来提供载波位置信息和上行数据合并信息;
步骤(2)FPGA中的IR接口模块按照约定好的接口协议接收来自光模块的上行数据,同时FPGA按照CPU下发的上行数据合并信息,对上行数据进行合并累加,提高上行数据的接收增益;
步骤(3)FPGA对合并累加的数据进行缓存;
步骤(4)FPGA根据CPU下发的配置寄存器对缓存数据进行重组,达到可配置的目的,重组后的数据发送给基带处理单元进行物理层上行基带处理。
同时执行上、下行链路方向的步骤(1)至步骤(4)即可实现一种可支持LTE网络拓扑结构的灵活切换。
所述Baseband Buffer按BBU基带处理单元划分为区域Buffer,区域Buffer地址深度由IR接口协议速率决定,区域Buffer按天线数目划分为小区域Buffer,小区域Buffer的地址深度由LTE系统带宽在基本帧上携带的AXC决定。
所述Cpri Buffer按光模块的个数划分为区域Buffer,区域Buffer的地址深度由IR接口协议速率决定,数据内容可根据不同网络拓扑结构由CPU进行配置来实现,CPU配置内容存储在Config Ram中,其地址深度和Cpri Buffer以及Baseband Buffer一致。
所述数据合并模块兼容不同的小区合并方案,通过调整数据合并信息来选择光模块数据整合内容,提高上行数据接收增益。
与现有技术相比,本发明的系统架构实现简单,兼容性强;本发明的方法兼容不同的带宽、不同的天线配置,兼容不同的网络拓扑结构,通过CPU对寄存器赋值即可完成网络拓扑结构的切换,操作灵活便利,提高了系统的通用性及可扩展性。
附图说明
图1为现有技术中分布式基站示意图;
图2A为现有技术中单点连接网络拓扑图;
图2B为现有技术中星型连接网络拓扑图;
图2C为现有技术中链型连接网络拓扑图;
图3为本发明中上下行链路整体处理流程图;
图4A为本发明中下行主要步骤流程图;
图4B为本发明中上行主要步骤流程图;
图5为本发明中上行数据合并示意图。
具体实施方式
下面结合附图以及实施例对本发明作进一步说明。
一种支持LTE网络拓扑结构灵活切换的系统以FPGA为核心,基于FPGA的并行硬件架构可同时独立处理上下行链路的数据,包括光模块、FPGA模块、CPU模块、RRU模块;FPGA模块分别与CPU模块、光模块相连,RRU模块与光模块相连;各个模块功能如下:光模块负责完成光电信号和电光信号的转换;CPU按照特定的网络拓扑结构提供载波位置信息和数据合并信息,通过数据总线通知FPGA,以完成载波位置重组和上行合并数据选择;FPGA模块在下行方向将数据重组后发送给RRU,在上行方向将RRU发来的数据根据寄存器值进行合并,再经过数据重组后给后续模块进行物理层数据处理;其中,FPGA模块包括算法处理模块、数据交换模块、IR接口模块;算法处理模块包括上行数据前端处理模块、下行数据处理模块;数据交换模块包括数据缓存模块1、数据缓存模块2、数据重组模块1、数据重组模块2、数据合并模块;下行数据处理模块、数据缓存模块1、数据重组模块1、IR接口模块依次连接;IR接口模块、数据合并模块、数据缓存模块2、数据重组模块2依次连接;算法处理模块完成上下行链路物理层算法实现,数据交换模块接收CPU的配置信息,利用配置信息对每个光口上的数据进行调整和处理;RRU完成天线数据的发送和接收。
基于上述系统实现的一种支持LTE网络拓扑结构灵活切换的方法,包括上下行两条独立的数据链路,其中下行链路按以下步骤进行:
步骤(1)CPU通过配置FPGA相关寄存器提供载波位置信息;
步骤(2)FPGA完成数据链路下行基带信号处理后,将数据按特定的格式存储在缓存Buffer中,方便针对不同LTE网络拓扑结构选择不同的基带处理单元;
步骤(3)FPGA按照CPU下发的载波位置信息选取缓存Buffer中的数据,对数据进行重新排列组合,使得Buffer上的数据可以随意更改顺序,或者决定是否加载相应的数据内容,从而基带处理单元与光模块的链接的相互切换,达到光模块上发送数据可配置的目的;
步骤(4)FPGA对重组后的信号按照约定好的接口协议进行处理,通过IR接口将信号发送至光模块,光模块负责完成电信号与光信号的转换,发送信号到RRU。
其中上行链路按以下步骤进行:
步骤(1)CPU通过配置FPGA寄存器来提供载波位置信息和上行数据合并信息;
步骤(2)FPGA中的IR接口模块按照约定好的接口协议接收来自光模块的上行数据,同时FPGA按照CPU下发的上行数据合并信息,对上行数据进行合并累加,提高上行数据的接收增益;
步骤(3)FPGA对合并累加的数据进行缓存;
步骤(4)FPGA根据CPU下发的配置寄存器对缓存数据进行重组,达到可配置的目的,重组后的数据发送给基带处理单元进行物理层上行基带处理。
同时执行上、下行链路方向的步骤(1)至步骤(4)即可实现一种可支持LTE网络拓扑结构的灵活切换。
Baseband Buffer按BBU基带处理单元划分为区域Buffer,区域Buffer地址深度由IR接口协议速率决定,区域Buffer按天线数目划分为小区域Buffer,小区域Buffer的地址深度由LTE系统带宽在基本帧上携带的AXC决定。
Cpri Buffer按光模块的个数划分为区域Buffer,区域Buffer的地址深度由IR接口协议速率决定,数据内容可根据不同网络拓扑结构由CPU进行配置来实现,CPU配置内容存储在Config Ram中,其地址深度和Cpri Buffer以及Baseband Buffer一致。
数据合并模块兼容不同的小区合并方案,通过调整寄存器的配置来选择光模块数据整合内容,提高上行数据接收增益。
附图4A和附图4B所示虚线部分分别为图3虚线部分的下行步骤流程图和上行步骤流程图,同时也是本发明的关键点。在下行数据链路上,CPU通过数据总线传递载波位置信息到“控制模块”,“控制模块”将信息存储在可读可写存储器Config Ram中,以供后续调用;而各个基带处理单元对下行数据进行算法处理,为了数据处理的实时性,采用乒乓操作的数据流控制方法,可以通过“输入数据选择控制”和“输出数据选择控制”按节拍、相互配合的进行来回切换,将经过缓存的数据流没有停顿的送到后续模块,在附图4A中,在第一个缓冲周期将输入的数据流缓存到Baseband Buffer0,在第二个缓冲周期,“输入数据选择控制B”模块将输入的数据流缓存到Baseband Buffer1的同时,“输出数据选择控制B”调用“控制模块”的载波位置信息,利用其将Baseband Buffer0第一个周期缓存的数据送给CpriBuffer0,第三个缓冲周期,在“输入数据选择控制B”模块的再次切换后,输入的数据流缓存到Baseband Buffer0,与此同时,“输出数据选择控制B”模块也做了切换,将BasebandBuffer1的数据按照载波位置信息将其输入到Cpri Buffer1,同时“输出数据选择控制C”准备将Cpri Buffer0的数据送到后续模块进行处理,如此不断循环。而在上行数据链路上,需要先把光模块传来的数据合并来提高接收增益,合并的线路由CPU通过寄存器告知FPGA,如附图5所示,而其他步骤流程相当于下行链路的一个逆过程,在此不再详述。
下面以实施例说明该发明的实现过程,假设LTE系统由于建网场景需求,需要从附图2B对应的拓扑网络切换到附图2C对应的拓扑网络,系统采用的IR接口协议速率为4915.2Mbps,带宽为10M,天线数为两天线,IR接口协议实现中一般采用以基本帧为单位的映射方式,每个基本帧的时间为Tc=1/(3.84MHz),20M带宽下每个IQ数据占用时间为T=1/(30.72MHz),10M带宽下每个IQ数据占用时间为T=1/(15.36MHz),5M带宽下每个IQ数据占用时间为T=1/(7.68MHz),因此一个基本帧在三种带宽下可装载的IQ数据分别为8、4、2,最大带宽20M下一个基本帧可存储四天线的数据(32个AXC/8=4)。
本发明中Baseband Buffer、Cpri Buffer、Config Ram的设置是关键,如下所述:
附图2B的拓扑网络,三个基带处理单元对应三个光口,接口协议速率为4915.2Mbps,那么最大支持32个AXC,则附图4中的Baseband Buffer需要96的地址深度,地址0到31为基带处理单元1的数据,地址32到63为基带处理单元2的数据,地址64到95为基带处理单元3的数据,同时由于带宽20M时每个天线占用8个AXC,因此每个基带处理单元的的32个AXC数据按顺序放置天线0、天线1、天线2和天线3的数据,输入数据按此地址划分存储在Baseband Buffer中。如此设置,不但可以起到数据缓存的作用,而且在协议速率支持的情况下,上下行链路可兼容不同带宽、不同天线数目的数据。
与Baseband Buffer上数据一一对应的是载波位置信息,该参数由CPU下发,FPGA接收后存储在Config Ram中,本发明中Config Ram的存储内容为Baseband Buffer的读地址,而Config Ram的读地址和Cpri Buffer对应,因此上下行链路可同时使用该Config Ram来对Cpri Buffer和Baseband Buffer的数据进行处理。
同样,Cpri Buffer的格式也是相对固定的,地址深度同样为96,地址0到31为光模块1的数据,地址32到63为光模块2的数据,地址64到95为光模块3的数据,这样设置的好处是:可通过Cpri Buffer上的数据不同对特定光模块的数据格式进行切换,从而起到兼容不同网络拓扑的目的。
实施例中,LTE系统需要从附图2B对应的拓扑网络切换到附图2C对应的拓扑网络,只需把Config Ram的配置由表1更改为表2,其中表1和表2对应参数为:系统带宽10M,两天线,接口协议速率为4915.2Mbps;在上行数据链路上,需要进行上行数据合并,一共有7条合并线路,如图5所示,合并的数据内容同样由CPU通过三个寄存器进行配置,在图2B中,假设RRU1和RRU2的覆盖范围同属一个小区,而RRU3的覆盖范围为另一个小区,则上行数据合并模块需要对光模块1和光模块2的数据进行合并,提高接收增益,本发明使用三个寄存器进行控制,可兼容不同的小区合并方案和拓扑网络,实现上行数据合并的灵活调整。
对于接口协议中其他速率也适合使用此装置和方法来处理,只是缓存模块空间分布有所不同,当此发明系统设置缓存Buffer长度为192时(9830.4Mbps接口速率最大支持64个AXC),可兼容三种不同的接口协议,不同的系统带宽,不同的天线数目的数据,在此不做详细说明。
表1为星型连接网络Baseband Buffer、Cpri Buffer、Config Ram的一种关系表,如下:
表1
表2为链型连接网络Baseband Buffer、Cpri Buffer、Config Ram的一种关系表,如下:
表2
本发明上述实例仅仅为说明本发明的方法实现,任何熟悉该技术的人在本发明所揭露的技术范围内,都可轻易想到其变化和替换,因此本发明保护范围都应涵盖在由权利要求书所限定的保护范围之内。
Claims (4)
1.一种支持LTE网络拓扑结构灵活切换的系统,其特征在于:包括光模块、FPGA模块、CPU模块、RRU模块;
FPGA模块分别与CPU模块、光模块相连,RRU模块与光模块相连;
光模块用于接收来自RRU的信号,或者发送下行处理数据到RRU;CPU模块用于配置寄存器到FPGA,以完成载波位置重组和上行合并数据选择;FPGA模块在下行方向将数据重组后发送给RRU,在上行方向将RRU发来的数据根据寄存器值进行合并,再经过数据重组后给后续模块进行物理层数据处理;
FPGA模块包括算法处理模块、数据交换模块、IR接口模块;算法处理模块包括上行数据前端处理模块、下行数据处理模块;数据交换模块包括数据缓存模块1、数据缓存模块2、数据重组模块1、数据重组模块2、数据合并模块;下行数据处理模块、数据缓存模块1、数据重组模块1、IR接口模块依次连接;IR接口模块、数据合并模块、数据缓存模块2、数据重组模块2依次连接;
算法处理模块完成上下行链路物理层算法实现;数据交换模块接收CPU的配置信息,利用配置信息对每个光口上的数据进行调整和处理;RRU完成天线数据的发送和接收;
系统中,上下行两条独立的数据链路分别采用不同的流程:
下行链路方向,数据处理的具体步骤如下:
步骤(1)CPU负责通过配置FPGA的寄存器向其提供载波位置信息,FPGA将配置信息存储在参数配置存储器Config Ram中;
步骤(2)下行基带数据经过处理按规则存放在基带数据存储器Baseband Buffer中;
步骤(3)FPGA按照CPU配置的载波位置信息和数据合并信息对基带数据存储器Baseband Buffer进行重新排列,将数据存储在数据重组存储器Cpri Buffer中;
步骤(4)按照IR接口协议组帧后发送数据到IR接口;
上行链路方向,数据处理的具体步骤如下:
步骤(1)CPU为FPGA提供载波位置信息和数据合并信息,同时FPGA将载波位置信息存储在参数配置存储器Config Ram中;
步骤(2)FPGA按照CPU配置的数据合并信息对光口数据进行合并,按规则将数据存放在数据重组存储器Cpri Buffer中;
步骤(3)FPGA按照CPU配置的寄存器对数据重组存储器Cpri Buffer进行重新排列,将数据存储在基带数据存储器Baseband Buffer中;
步骤(4)按上行数据处理的顺序发送数据到上行数据前端处理模块;
同时执行上、下行链路方向的步骤(1)至步骤(4)即实现网络拓扑结构的灵活切换。
2.如权利要求1所述的一种支持LTE网络拓扑结构灵活切换的系统,其特征在于:所述基带数据存储器Baseband Buffer按BBU基带处理单元划分为区域Buffer,区域Buffer地址深度由IR接口协议速率决定,区域Buffer按天线数目划分为小区域Buffer,小区域Buffer的地址深度由LTE系统带宽在基本帧上携带的天线×载波AXC决定。
3.如权利要求2所述的一种支持LTE网络拓扑结构灵活切换的系统,其特征在于:所述Cpri Buffer按光模块的个数划分为区域Buffer,区域Buffer的地址深度由IR接口协议速率决定,数据内容可根据不同网络拓扑结构由CPU进行配置来实现,CPU配置内容存储在Config Ram中,其地址深度和Cpri Buffer以及Baseband Buffer一致。
4.如权利要求2所述的一种支持LTE网络拓扑结构灵活切换的系统,其特征在于:所述数据合并模块兼容不同的小区合并方案,CPU通过调整数据合并信息来选择整合光模块数据内容,提高上行数据接收增益。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410014036.5A CN103702374B (zh) | 2014-01-13 | 2014-01-13 | 一种支持lte网络拓扑的切换系统及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410014036.5A CN103702374B (zh) | 2014-01-13 | 2014-01-13 | 一种支持lte网络拓扑的切换系统及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103702374A CN103702374A (zh) | 2014-04-02 |
CN103702374B true CN103702374B (zh) | 2017-03-29 |
Family
ID=50363746
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410014036.5A Active CN103702374B (zh) | 2014-01-13 | 2014-01-13 | 一种支持lte网络拓扑的切换系统及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103702374B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104053174B (zh) * | 2014-05-29 | 2018-03-27 | 大唐移动通信设备有限公司 | 基于fpga基带单元设备rru接口协议自适应的方法及装置 |
CN104301270B (zh) * | 2014-10-27 | 2018-04-10 | 大唐移动通信设备有限公司 | 一种应用于铁路系统的接收信号处理方法及装置 |
CN110289892B (zh) * | 2019-05-23 | 2022-07-15 | 武汉虹信科技发展有限责任公司 | 一种数据传输方法及通信基站 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101115275A (zh) * | 2007-07-20 | 2008-01-30 | 中兴通讯股份有限公司 | 一种支持网络结构在线重组的装置及其方法 |
CN101616108A (zh) * | 2009-07-27 | 2009-12-30 | 华为技术有限公司 | 基带数据的传输方法和装置 |
CN101938285A (zh) * | 2010-08-30 | 2011-01-05 | 武汉邮电科学研究院 | 利用乒乓操作实现rru数据接口的方法和装置 |
CN102244552A (zh) * | 2010-05-13 | 2011-11-16 | 中兴通讯股份有限公司 | 一种数据发送、接收方法及装置 |
-
2014
- 2014-01-13 CN CN201410014036.5A patent/CN103702374B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101115275A (zh) * | 2007-07-20 | 2008-01-30 | 中兴通讯股份有限公司 | 一种支持网络结构在线重组的装置及其方法 |
CN101616108A (zh) * | 2009-07-27 | 2009-12-30 | 华为技术有限公司 | 基带数据的传输方法和装置 |
CN102244552A (zh) * | 2010-05-13 | 2011-11-16 | 中兴通讯股份有限公司 | 一种数据发送、接收方法及装置 |
CN101938285A (zh) * | 2010-08-30 | 2011-01-05 | 武汉邮电科学研究院 | 利用乒乓操作实现rru数据接口的方法和装置 |
Also Published As
Publication number | Publication date |
---|---|
CN103702374A (zh) | 2014-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20220231763A1 (en) | Distributed antenna system, method and apparatus | |
US20190082407A1 (en) | Time synchronized routing in a distributed antenna system | |
CN107734568A (zh) | 在无线通信中支持用户设备移动的方法、装置及设备 | |
CN105101438A (zh) | 多数据通道的数据分配方法及装置 | |
CN102202323B (zh) | 多模覆盖接入系统 | |
TW201220919A (en) | Wireless device and wireless base station device | |
KR101902342B1 (ko) | 원격 무선 허브(rhub), 실내 통신 시스템, 및 신호 전송 방법 | |
CN103582010B (zh) | 一种实现融合网络数据传输方法、ue、接入网设备 | |
CN102231885B (zh) | 一种多功能微功率室内分布系统 | |
CN103702374B (zh) | 一种支持lte网络拓扑的切换系统及方法 | |
CN104144529A (zh) | 一种远端射频单元、基带单元和分布式基站 | |
CN101931455B (zh) | 一种射频远端单元中基带与中频数据接口实现的装置和方法 | |
CN103379674A (zh) | 一种支持多信源接入的多模数字das系统 | |
CN105874824A (zh) | 用于分布式天线网络的网络交换机 | |
CN105703811A (zh) | 通信装置和通信方法 | |
CN103052113B (zh) | 一种基于ran架构无线接入网系统的协作式负载均衡方法 | |
Niu et al. | A cross-layer design for a software-defined millimeter-wave mobile broadband system | |
WO2015196722A1 (zh) | 一种基带数据交换装置、方法和计算机存储介质 | |
CN104661233A (zh) | 一种扩展无线网络覆盖的设备、通信系统及通信处理方法 | |
CN103178950B (zh) | 一种射频远端设备rru光口速率自适应的方法和装置 | |
CN108633108A (zh) | 接入控制方法、接入方法、装置、基站、用户设备和实体 | |
CN103354471A (zh) | 数字光纤直放站及其信号传输方法 | |
CN102164389B (zh) | 终端的系统间切换方法及装置 | |
Artuso et al. | Cloudification of mmwave-based and packet-based fronthaul for future heterogeneous mobile networks | |
CN101981971A (zh) | 基于目标的高速服务小区变更的激活时间 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder |
Address after: 430074, No. 88, postal academy road, Hongshan District, Hubei, Wuhan Patentee after: Wuhan post and Telecommunications Science Research Institute Co., Ltd. Address before: 430074, No. 88, postal academy road, Hongshan District, Hubei, Wuhan Patentee before: Wuhan Inst. of Post & Telecom Science |
|
CP01 | Change in the name or title of a patent holder |