瞬态电压抑制器件及制造工艺方法
技术领域
本发明涉及一种瞬态电压抑制器件,本发明还涉及该瞬态电压抑制器件的制造工艺方法,其是与半导体有关。
背景技术
电压及电流的瞬态干扰是造成电子电路及设备损坏的主要原因,常给人们带来无法估量的损失。这些干扰通常来自于电力设备的起停操作、交流电网的不稳定、雷击干扰及静电放电等。一种高效能的瞬态电压抑制器件TVS(Transient Voltage Suppressor)的出现使瞬态干扰得到了有效抑制。TVS或称瞬态电压抑制器件是在稳压管工艺基础上发展起来的一种新产品,当TVS管两端经受瞬间的高能量冲击时,它能以极高的速度(最高达1x10-12秒)使其阻抗骤然降低,同时吸收一个大电流,将其两端间的电压箝位在一个预定的数值上,从而确保后面的电路元件免受瞬态高能量的冲击而损坏。
TVS在规定的反向应用条件下,当电路中由于雷电、各种电器干扰出现大幅度的瞬态干扰电压或脉冲电流时,它在极短的时间内迅速转入反向导通状态,并将电路的电压箝位在所要求的安全数值上,从而有效的保护电子线路中精密元器件免受损坏。TVS能承受的瞬时脉冲功率可达上千瓦,其箝位时间仅为1ps。箝位时间与TVS电容相关,电容量是由TVS雪崩结截面决定的,这是在特定的1MHz频率下测得的。电容的大小与TVS的电流承受能力成正比,电容太大将使信号衰减。因此,电容是数据接口电路选用TVS的重要参数。传统TVS器件的结构图如图1所示。隔离结构105将P阱110与N阱112横向排列,由于器件采用横向分布,需要较大的面积,不利于系统集成,同时采用扩散隔离的TVS结构为了防止隔离区域对器件性能的影响,需要进一步增大器件尺寸,造成器件面积过大的同时会带来更多寄生效应的影响。
发明内容
本发明提供一种瞬态电压抑制器件,其极大缩小了器件面积,同时也减小了器件的寄生电容等寄生效应。此外,本发明还要提供所述的瞬态电压抑制器件的制造工艺方法。
为解决上述问题,本发明瞬态电压抑制器件其形成于P型衬底上,P型衬底上方依次是P型埋层和N型埋层;外延层位于N型埋层上与N型埋层相接触;两隔离结构位于P型区两侧N型埋层的上方并与N型埋层接触;N型外延层上方两隔离结构之间为P型区,作接触孔引出构成二极管的阳极;在两隔离结构中分别形成深孔接触与N型埋层接通引出形成二极管的阴极。
进一步地,所述P型衬底其电阻率范围为0.007~0.013Ω·cm。
进一步地,所述N埋层中掺入的磷杂质向上扩散以抑制硼的扩散形成反型区,形成的二极管的电容由N型外延层的掺杂浓度及厚度共同决定,N型外延层的厚度范围为3~20μm。
一种瞬态电压抑制器件的制造工艺方法,其包含如下工艺步骤:
第1步,在P型衬底上进行硼离子注入形成P型埋层;
第2步,P型埋层形成后淀积一层N型外延层;
第3步,采用离子注入在N型外延层中形成N型埋层;
第4步,在N型埋层上方淀积N型外延层;
第5步,利用氧化或者淀积的方法在N型外延层上形成隔离结构;
第6步,在隔离结构之间的N型外延中进行P型杂质注入以形成掺杂P型区,并利用高温快速热退火进行激活和扩散;
第7步,在隔离结构中制作深孔接触,接触孔内生长过渡金属层Ti及TiN,填入金属钨,并进行化学机械抛光,引出埋层电极。
所述的瞬态电压抑制器件的制造工艺方法,其中,所述第1步中P型埋层硼注入的剂量范围为1x1015~5x1016原子每平方厘米,注入能量范围为10~200KeV。
进一步地,所述第2步中N型外延层的掺杂浓度小于1x1014原子每平方厘米。
进一步地,所述第3步中N型埋层为N型外延离子注入形成,注入的离子为磷和砷或者磷和锑,剂量范围为1x1015~5x1016原子每平方厘米,注入的能量范围为20~200KeV,N型埋层的离子注入剂量由瞬态电压抑制器件的箝位电压决定;P型埋层和N型埋层的掺杂浓度共同决定齐纳二极管的击穿电压。
进一步地,所述第4步中埋层上方外延采用轻磷掺杂,杂质分布均匀且浓度小于1x1014原子每平方厘米。
进一步地,所述第6步中P型杂质注入的剂量为1x1014~1x1016原子每平方厘米,注入能量小于15KeV。
进一步地,所述第7步中过渡金属层淀积采用PVD或者CVD的方式,Ti的厚度范围分别为100~500埃,TiN的厚度范围为50~500埃,深孔接触的深度由隔离结构的深度和金属及半导体层间膜的厚度决定,深孔接触的深度范围为0.2~20μm。
本发明瞬态电压抑制器件,摒弃了扩散隔离,采用高掺杂浓度的低阻衬底,在有源区直接做深孔接触将背面电极引出,将横向结构改为纵向结构,极大地缩减了器件尺寸和面积,同时减小了扩散隔离带来的寄生电容等各种寄生效应。
附图说明
图1是传统的TVS器件截面图;
图2是本发明的器件结构截面图;
图3是衬底上P埋层注入之后的器件截面图;
图4是轻掺杂N外延生成之后的截面图;
图5是N型埋层形成之后的截面图;
图6是N型埋层上方淀积轻掺杂外延的截面图;
图7是隔离结构形成之后的器件截面图;
图8是重掺杂P区形成之后的器件截面图;
图9是本发明工艺流程图。
附图标记说明
101是P型衬底 102是P型埋层
103是N型埋层 104是N型外延
105是隔离结构 106是重掺杂P型区
107是深孔接触 108是金属连线
109是N型外延 110是P阱
111是重掺杂N型区 112是N阱
113是接触孔
具体实施方式
请参阅图2,这是本发明瞬态电压抑制器件的一个具体实施例的器件结构图,其中,重掺杂P型低阻衬底101上方依次是重掺杂P埋层102和重掺杂N埋层103;两隔离结构105位于有源区两侧N埋层103的上方并侵入N埋层103一段距离;N型外延层104上方且两隔离结构105之间为P型区106,作接触孔引出构成二极管的阳极;两隔离结构105中分别形成深孔接触107与N埋层103接通引出形成二极管的阴极108。
本实施例瞬态电压抑制器件其击穿电压由重掺杂P型埋层102和重掺杂N型埋层103的掺杂浓度共同决定;二极管的电容则由外延层104的掺杂浓度和厚度决定;隔离结构105中直接作深孔接触107将背面电极引出,极大地减小了器件面积。
本发明瞬态电压抑制器件的制造工艺方法包含如下步骤:
工艺步骤1:如图3所示,在电阻率范围为0.007~0.013Ω·cm的P型低阻衬底101上通过高剂量的硼离子注入形成重掺杂的P型埋层102,重掺杂的P型埋层102硼离子注入的剂量范围为1x1015~5x1016原子每平方厘米,注入能量范围10~200KeV。
工艺步骤2:如图4所示,重掺杂的P型埋层102注入后淀积一层N型轻掺杂外延层109,掺杂浓度小于1x1014原子每平方厘米,N型外延层的厚度范围为3~20μm。
工艺步骤3:如图5所示,采用高剂量的离子注入在N型轻掺杂外延层109上制作重掺杂的N型埋层103,注入的杂质为磷和砷或者磷和锑,重掺杂N型埋层103的注入剂量范围为1x1015~5x1016原子每平方厘米,注入剂量具体由瞬态电压抑制器件的箝位电压决定,注入的能量范围为20~200KeV。
工艺步骤4:如图6所示,重掺杂的N型埋层103上方淀积轻掺杂N型外延层104,重掺杂的N型埋层103中掺入的磷杂质向上扩散以抑制硼扩散形成反型区域,杂质分布均匀且浓度小于1x1014原子每平方厘米,上方二极管的电容由外延层掺杂浓度及外延层厚度决定。
工艺步骤5:利用氧化或淀积方法在N型外延层104上形成隔离结构105,如图7所示。
工艺步骤6:如图8所示,在隔离结构105形成之后,进行一道高剂量(1x1014~1x1016原子每平方厘米)、低能量(<15KeV)的P型杂质注入以形成重掺杂P型区106,离子注入后退火激活。
工艺步骤7:如图2所示,制作深孔接触107,在接触孔107内采用PVD或者CVD的方式生长过渡金属层Ti/TiN,Ti的厚度范围为100~500埃,TiN的厚度范围为50~500埃,再填入金属钨,并进行化学机械抛光,引出埋层电极108。接触孔107深度由隔离结构105的深度和金属及半导体层间膜的厚度决定,深孔接触107的深度范围为0.2~20μm。器件最终形成。
以上即为本发明瞬态电压抑制器件的制造工艺方法,在纵向上由P型区106和N型外延104构成PN结形成二极管,其中P型区106构成二极管的阳极,N型外延104构成二极管的阴极,N型外延104的掺杂浓度和厚度决定了所述二极管的电容,重掺杂的P型埋层102和重掺杂的N型埋层103构成齐纳二极管,重掺杂的P型埋层102和重掺杂的N型埋层103的掺杂浓度共同决定了二极管的箝位电压。穿越隔离结构105与重掺杂N型埋层103相接触的深孔107将背面电极引出,该接触孔107十分靠近有源区,降低了器件面积。
综上所述,是为本发明的优选实施例,并不用于限定本发明的权利保护范围。对于本领域的技术人员来说,本发明可以有各种更改或变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。