CN102651239A - 一种移位寄存器、驱动电路及显示装置 - Google Patents

一种移位寄存器、驱动电路及显示装置 Download PDF

Info

Publication number
CN102651239A
CN102651239A CN2012100896513A CN201210089651A CN102651239A CN 102651239 A CN102651239 A CN 102651239A CN 2012100896513 A CN2012100896513 A CN 2012100896513A CN 201210089651 A CN201210089651 A CN 201210089651A CN 102651239 A CN102651239 A CN 102651239A
Authority
CN
China
Prior art keywords
voltage
control
tft
module
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012100896513A
Other languages
English (en)
Other versions
CN102651239B (zh
Inventor
马占洁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201210089651.3A priority Critical patent/CN102651239B/zh
Publication of CN102651239A publication Critical patent/CN102651239A/zh
Priority to JP2015502059A priority patent/JP6043862B2/ja
Priority to KR1020137012750A priority patent/KR101497250B1/ko
Priority to PCT/CN2012/084836 priority patent/WO2013143303A1/zh
Priority to EP12842677.2A priority patent/EP2835802B1/en
Priority to US13/993,673 priority patent/US8929506B2/en
Application granted granted Critical
Publication of CN102651239B publication Critical patent/CN102651239B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供的一种移位寄存器,在将自身接收的启动电压延迟后输出同时,输出被延迟的启动电压的反向电压。该移位寄存器包括:电压移位模块,在第二启动电压信号的控制下,从第二输出端口输出与启动电压同向的电压;电压反向模块,在电压移位模块输出的电压控制下,将与启动电压反向的电压从所述第一输出端口输出;在第一启动电压信号或第三启动电压信号的控制下,将与启动电压同向的电压从第一输出端口输出;补充电压模块,在电压反向模块输出的电压控制下,从第二输出端口输出与所述启动电压反向的电压;电压移位控制模块,在电压反向模块输出的电压控制下,控制电压移位模块的截止。本发明还提供了采用上述移位寄存器的显示装置和相应的方法。

Description

一种移位寄存器、驱动电路及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器、驱动电路及显示装置。
背景技术
传统的移位寄存器的输出特性与构成移位寄存器的TFT极性相关,即N型TFT移位寄存器的工作区间输出是高电压Vgh;而P型TFT移位寄存器的工作区间输出是低电压Vgl。现有移位寄存器是不能同时提供低电压和高电压的。
而在具有补偿功能的AMOLED(Actvie Matrix/Organic Light EmittingDiode,有源矩阵有机发光二极体面板)的像素结构的电路中,除了需要启动电压作为启动电压外,还需要与启动电压相反的电压作为启动电压。如图1所示的P型TFT补偿型像素结构需要五个驱动信号,DATA(数据)信号11和VDD(电源)信号14由SourceIC(驱动电路板)直接提供,另外三个信号则通过移位寄存器输入到像素结构上,其中,GATE(栅极)信号12和RESET(复位)信号13的启动电压为低电压,但是EMISSION(发光)信号15的启动电压是高电压。因此现有的移位寄存器不能达到同时提供GATE(栅极)和RESET(复位)低电压,提供EMISSION高电压的目的。
发明内容
本发明提供了一种移位寄存器,可将接收到的启动电压延迟输出,还可以同时输出与延迟输出的启动电压相反的反向电压。
本发明为一种带有反向输出的移位寄存器,该移位寄存器包括:
电压移位模块、电压反向模块、补充电压模块、电压移位控制模块、第一输出端口和第二输出端口;
其中,电压移位模块,用于在第一启动电压信号的控制下接收与启动电压同向的电压;在第二启动电压信号的控制下,将接收到的与启动电压同向的电压从所述第二输出端口输出,并同时输出至电压反向模块;
电压反向模块,与电压移位模块连接,用于在接收到的所述电压移位模块输出的电压和反向电压源提供的电压控制下,将与启动电压反向的电压从所述第一输出端口输出,并同时输出至补充电压模块和电压移位控制模块;在第一启动电压信号和启动电压源提供的电压,或第三启动电压信号和启动电压源提供的电压的控制下,将与启动电压同向的电压从所述第一输出端口输出,并同时输出至补充电压模块和电压移位控制模块;
补充电压模块,与电压反向模块和电压移位模块连接,用于在接收到的所述电压反向模块输出的电压和启动电压源提供到的电压控制下,当电压反向模块输出与启动电压同向的电压时,从所述第二输出端口输出与所述启动电压反向的电压,并同时输出至电压反向模块;
电压移位控制模块,与电压移位模块连接,用于在第三启动电压信号和反向电压源提供的电压控制下,控制电压移位模块的截止。
本发明还提供了一种带有反向输出的移位寄存器实现的移位方法,所述移位寄存器包括电压移位模块、电压反向模块、补充电压模块、电压移位控制模块、第一输出端口和第二输出端口,该方法包括:
电压移位模块在第一启动电压控制下,接收与启动电压同向的电压;在第二启动电压控制下,从第二输出端口输出与启动电压同向的电压;
电压反向模块在接收到的电压移位模块输出的电压控制下,将与启动电压反向的电压从所述第一输出端口输出;在第一启动电压和第三启动电压的控制下,将与启动电压同向的电压从所述第一输出端口输出;
补充电压模块在接收到的所述电压反向模块输出的电压控制下,当电压反向模块输出启动电压时,从所述第二输出端口输出与所述启动电压反向的电压;
电压移位控制模块在接收到的电压反向模块的输出电压控制下,当电压反向模块输出启动电压时,控制电压移位模块的截止。
本发明还提供了一种带有反向输出的驱动电路,该驱动电路包括一个第一级移位寄存器、一个最后一级移位寄存器和至少一个中间级移位寄存器,其中,每个移位寄存器都为上述的反向输出移位寄存器,所述移位寄存器之间采用级联方式进行连接,上一级移位寄存器中的第二输出端口输出电压至下一级移位寄存器的电压移位模块;
第一级移位寄存器的电压移位模块接收与启动电压同向的电压,从第二输出端口输出电压至下一级移位寄存器的电压移位模块;并从第一输出端口输出与第二输出端口输出的电压反向的电压;
每个中间级移位寄存器的电压移位模块接收上一级移位寄存器第二输出端口输出的电压,从第二输出端口向下一级移位寄存器的电压移位模块输出电压,并从第一输出端口输出与第二输出端口输出电压反向的电压;
最后一级移位寄存器的电压移位模块接收上一级移位寄存器第二输出端口输出的电压,并从第一输出端口输出与第二输出端口输出电压反向的电压;
控制下一级移位寄存器的第一启动电压信号在控制上一级移位寄存器的第一启动电压信号关闭后,打开。
本发明还提供了包含上述驱动电路的显示装置。
本发明的移位寄存器在为下一级移位寄存器提供启动电压的同时,提供了与启动电压反向的电压输出,使得移位寄存器不仅能够提供下一级移位寄存器的延迟的同向启动电压,还提供了与延迟的同向启动电压相反的反向电压。
附图说明
图1为P型TFT补偿型像素结构;
图2为本发明实施例一结构示意图;
图3为本发明具体实施例二电路结构示意图;
图4为本发明具体实施例三采用N沟道型TFT的电路结构示意图;
图5为本发明具体实施例三采用N沟道型TFT的电路时序图;
图6为本发明具体实施例四采用P沟道型TFT的电路结构示意图;
图7为本发明具体实施例四采用P沟道型TFT的电路时序图;
图8为本发明实施例多个移位寄存器组成的驱动电路结构示意图;
图9为本发明实施例方法流程图。
具体实施方式
为了使移位寄存器在不仅输出将接收到的电压信号延迟后的电压信号,还可同时输出与延迟后的电压信号相反的电压信号,本发明提供了一种带有反向输出的移位寄存器。
下面结合附图对本发明实施例实施进行说明。本发明实施例一如图2所示,带反向输出的移位寄存器包括:电压移位模块21、电压反向模块22、补充电压模块23和电压移位控制模块24、稳压模块25、稳压控制模块26、第一输出端口39a和第二输出端口39b。
本实施例中的第一启动电压信号、第二启动电压信号和第三启动电压信号分别为第一时钟信号,第二时钟信号和第三时钟信号。
本实施例中的电压移位模块21用于在第一时钟信号控制下接收与启动电压同向的电压信号;在第二时钟信号控制下,将接收到的与启动电压同向的电压信号从所述第二输出端口输出,并同时输出至稳压模块25。
电压移位模块21接收的电压信号可以为外部的触发电压信号;也可以是采用级联方式连接的多个移位寄存器组合构成驱动电路时,上一级移位寄存器输出的电压信号。第一时钟信号控制时,电压移位模块21才能接收电压;当第二时钟信号控制时,电压移位模块21从第二输出端口39b接收的电压信号。
稳压模块25,在启动电压源提供的电压控制下用于将与所述电压移位模块21输出的电压同向且稳定的电压从所述第二输出端口39b输出。稳压模块25的输入端连至电压移位模块21的输出端口,稳压模块25的输出端口连至电压反向模块22的输入端。稳压模块25保证输出的电压为稳定的、与启动电压同向的电压。实际情况中,可单独采用与电压移位模块21输出的电压同向的电压源来提供稳定的同向电压。
电压反向模块22与稳压模块25连接,用于在接收到的稳压模块25输出的电压信号和启动电压源34提供的电压控制下,将与启动电压同向的电压信号从所述第一输出端口39a输出,并同时输出至补充电压模块23和稳压控制模块26;在第一时钟信号和启动电压源34提供的电压,或第三时钟信号和启动电压源34提供的电压控制下,将与启动电压反向的电压从所述第一输出端口39a输出,并同时输出至补充电压模块23和稳压控制模块26。
电压反向模块22是与稳压模块25连接的。电压移位模块21输出的启动电压输入稳压模块25,稳压模块25输出的电压输入电压反向模块22中。电压反向模块22接收稳压模块25输出的与启动电压同向的电压和启动电压源35提供的电压的同时,输出与启动电压反向的电压;在第一时钟信号和启动电压源34提供的电压,或第三时钟信号和启动电压源34提供的电压控制下,将与启动电压反向的电压从所述第一输出端口39a输出,并同时输出至补充电压模块23和稳压控制模块26。
其实,电压移位模块21和电压反向模块22可直接相连。因为,稳压模块25是为了使得电压移位模块21输出的电压更稳定,在电压移位模块21和电压反向模块之间加入稳压模块25。但是,如果没有稳压模块25,电压移位模块21和电压反向模块22的功能并不会受到影响。电压移位模块21仍然可将接收到的电压移位后输出,而电压反向模块则可接收电压移位模块21输出的电压并输出反向的电压。
补充电压模块23,与电压反向模块22连接,用于在接收到的所述电压反向模块22输出的电压和反向电压源35提供到的电压控制下,当电压反向模块输出与启动电压同向的电压时,从所述第二输出端口输出与所述启动电压反向的电压,并同时输出至电压反向模块22。
补充电压模块23受电压反向模块22的输出的电压的控制,当电压移位模块无输出时,将与启动电压相反的电压从第二输出端口39b输出。
电压移位控制模块24和电压移位模块21连接,用于在第三时钟信号和反向电压源35提供的电压的控制下,控制电压移位模块21的截止。
电压移位控制模块24受第三时钟信号的控制,继而输出控制电压至电压移位模块21,电压移位控制模块24在电压反向模块22输出与启动电压同向的电压时,截止电压移位模块21。
稳压控制模块26用于在接收到的所述电压反向模块从第一输出端口输出的电压和反向电压源提供的电压控制下,当电压反向模块输出与启动电压同向的电压时,截止稳压模块。
如果没有稳压模块25,则也不需要稳压控制模块26。
本实施例中的所述第一时钟信号关闭后,第二时钟信号打开;第二时钟信号关闭后,第三时钟信号打开;第三时钟信号关闭后,第一时钟信号打开;依次类推。
电压移位模块21在第一时钟信号的控制下接收与启动电压同向的电压,在第二时钟信号的控制下,将与启动电压同向的电压输出至第二输出端口39b;在第一时钟信号和第三时钟信号的控制下则不输出电压信号。而电压反向模块22则在第一时钟信号和第三时钟信号的控制下输出与启动电压同向的电压,并从第一输出端口39a输出;在第二时钟信号的控制下,电压反向模块22则输出与启动电压反向的电压至第一输出端口39a。当第一输出端口39a输出与启动电压反向的电压时,第一输出端口39a输出的电压控制补充电压模块23输出与电压反向的电压并从第二输出端口39b输出。至此,从第二输出端口39b输出的启动电压与电压移位模块21接收的启动电压相比延迟一个时钟信号,而从第一输出端口39a输出的电压与从第二输出端口39b输出的电压完全相反。该移位寄存器完成了既将接收到的电压信号延迟输出,又同时输出了与延迟输出的电压信号相反的电压信号的目的。
本实施例中的移位寄存器可将接收到的电压信号延迟输出,并且还同时提供与延迟输出的电压信号相反的反向电压。
实施例二
如图3所示,为本发明的具体电路结构示意图。
本实施例中,由CLK1、CLK2、CLK3提供启动电压信号,由启动电压源34和反向电压源35分别提供与启动电压同向的电压和与启动电压反向的电压。其中,CLK1,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压;CLK2,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压,且启动电压的出现滞后第一时钟信号的启动电压三分之一周期;CLK3,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压,且启动电压滞后第二时钟信号CLK2的启动电压三分之一周期。
本实施例中的电压移位模块包括:第一开关单元36a,第一电容37a和第二开关单元36b。
第一开关单元36a,在CLK1控制下进行开关操作,控制接收到的与启动电压同向的电压输出至第一电容37a作为充电电压和第二开关单元36b作为控制电压。
第一开关单元36a的控制端接收CLK1,输入端接收电压,输出端连至第二开关单元36b控制端。输入端接收的信号可以为外部的触发电压信号;也可以是采用级联方式连接的多个移位寄存器组合构成驱动电路时,上一级移位寄存器输出的电压信号。
第一电容37a,在所述第一开关单元36a导通接收与启动电压同向的电压时,进行充电以提供一驱动控制电压至第二开关单元36b。
第一电容37a的一端连至第二开关单元36b的控制端,另一端连至第二开关单元36b的输出端。当36a导通时,电容开始充电,待36a断开时为36b提供电压。
第二开关单元36b,在第一开关单元36a输出的控制电压、第一电容37a提供的驱动控制电压或第一控制单元38a输出的控制电压控制下进行开关操作,从而控制CLK2输出至第三开关单元36c作为控制电压。
第二开关单元36b的控制端与第一开关单元36a输出端相连,输入端接收CLK2,输出端连至第三开关单元36c的控制端。
所述电压反向模块包括:第四开关单元36d,第五开关单元36e,第二电容37b,第六开关单元36f,第七开关单元36g。
第四开关单元36d,在第三开关单元36c输出的控制电压的控制下进行开关操作,从而控制反向电压源35提供的电压从第一输出端口39a输出;所述反向电压源是与该移位寄存器启动电压相反的电压;所述第一输出端口39a可用于本级移位寄存器的输出。
第四开关单元36d的控制端与第三开关单元36c的输出端相连,输入端接收反向电压源35提供的电压,输出端连至第一输出端口39a。
通过第一开关单元至第四开关单元逐个导通,不仅将与启动电压同向的启动电压源输出给下一级移位寄存器作为启动电压,也为本行提供了与启动电压相反的电压。
第五开关单元36e,在CLK1控制下进行开关操作,控制启动电压源34提供的电压输出至第二电容37b作为充电电压和第六开关单元36f作为控制电压。
第五开关单元36e的控制端接收CLK1,输入端接收启动电压源34提供的电压,输出端连至第六开关单元36f的控制端。
第二电容37b,在第五开关单元36e导通时,接收启动电压源34提供的电压,当第四开关单元36d导通时,关断第六开关单元36f。
第二电容37b的一端连至第六开关单元36f的控制端,另一端连至第六开关单元36f的输出端。
第六开关单元36f,在第五开关单元36e、第七开关单元36g输出的控制电压控制下进行开关操作,从而控制启动电压源34从第一输出端口39a输出。
第六开关单元36f的控制端与第五开关单元36e输出端相连,输入端接收启动电压源34提供的电压,输出端连至第一输出端口39a。
第七开关单元36g,在CLK3的控制下进行开关操作,从而控制启动电压源34提供的电压输出至第六开关单元36f作为控制电压,并输出启动电压源34提供的电压给第二电容37b充电。
第七开关单元36g的控制端接收CLK3,输入端连至启动电压源34,输出端连至第六开关单元36f的控制端。
所述补充电压模块包括:第三控制单元38c。
第三控制单元38c,在第一输出端口39a输出的电压控制下进行开关操作,从而控制反向电压源35输出至第四开关单元36d作为关断电压,并将反向电压源35从第二输出端口39b输出。
第三控制单元38c的控制端连至第一输出端口39a,输入端接收反向电压源35,输出端连至第四开关单元36d的控制端。
第五开关单元至第七开关单元为第一输出端口提供启动电压源以使得第二控制单元和第三控制单元导通后控制第三开关单元、第四开关单元和第二输出端口的输出。
所述电压移位控制模块包括:第一控制单元38a。
第一控制单元38a,在CLK3的控制下进行开关操作,从而控制第一电容37a与反向电压源34接通后进行放电。
第一控制单元38a的控制端接收CLK3,输入端连至反向电压源34,输出端连至第二开关单元36b控制端。
所述稳压模块包括:第三开关单元36c。
第三开关单元36c,在第二开关单元36b输出的控制电压或第二控制单元38b输出的控制电压的控制下进行开关操作,控制启动电压源35输出至第四开关单元36d作为控制电压,控制启动电压源从第二输出端口39b输出,所述第二输出端口36b用于为下一级移位寄存器提供启动电压;所述启动电压源是与该移位寄存器启动电压相同的电压。
第三开关单元36c的控制端与第二开关单元36a输出端相连,输入端接收启动电压源34,输出端连至第四开关单元36d的控制端。
所述稳压控制模块包括:第二控制单元38b。
第二控制单元38b,第二控制单元38b的输出端连至第三开关单元36c的控制端。
第二控制单元38b导通后为第一电容C1放电并关断第二开关单元36b。
第二输出端口39b输出的是将接收到的电压信号延迟后的电压信号,该信号可作为在多个移位寄存器组成的驱动电路中,输入给下一级移位寄存器的信号;而第一输出端口39a输出的则是与第二输出端口39b所输出的电压信号相反的电压信号,用于提供同时需要反向电压信号驱动的电路以反向电压。
本实施例的工作时序流程为:
当CLK1输出与启动电压同向的电压时,第一开关单元36a导通,第一开关单元36a接收的与启动电压同向的电压输至第二开关单元36b,并输给第一电容37a充电。
第五开关单元36e在CLK1输出的与启动电压同向的电压时控制下导通,启动电压源34通过第五开关单元36c输至第六开关单元36f并为第二电容37b充电,第六开关单元36f在启动电压源的控制下导通,启动电压源34通过第六开关单元36f从第一输出端口39a输出。
第二控制单元38b和第三控制单元38c在第一输出端口39a输出的启动电压源34控制下导通,反向电压源35通过第二控制单元38b和第三控制单元38c输至第三开关单元36c和第四开关单元36d,将第三开关单元36c和第四开关单元36d关断;此时,第二输出端口39b则输出反向电压源35提供的电压。
CLK1输出的电压转换成与启动电压相反的电压,第一电容37a将存储的电压输出至第二开关单元36b使其导通。
此时,CLK2输出的与启动电压同向的电压通过导通后的第二开关单元36b输至第三开关单元36c,第三开关单元36c在CLK2输出的启动电压的控制下导通,启动电压源34经过第三开关单元36c从第二输出端口39b输出,启动电压源34通过第三开关单元36c输出至第四开关单元36d。
第四开关单元36d导通后,反向电压源35经过第四开关单元36d从第一输出端口39a输出。
第二电容37b为第六开关单元36f提供反向电压源35,使得第六开关单元36f关断。
CLK1为与启动电压同向的电压时,第五开关单元36e导通,进而为第六开关单元36f提供启动电压源34,当CLK2为与启动电压同向的电压时,第五开关单元36e截止,为了使得第六开关单元在CLK2为启动电压时截止,则需要将电容的两端连接在第六开关单元的控制端和输出端。因为,当CLK1为与启动电压同向的电压时,与启动电压同向的电压通过导通的第五开关单元输至第六开关单元的控制端。而当CLK2为与启动电压同向的电压时,第五开关单元截止,而第六开关单元的控制端悬空,此时由于CLK2为与启动电压同向的电压时,第一输出端口的输出端是一与启动电压反向的电压,第六开关单元控制端和输出端的电势差会引起第六开光单元导通而使得与启动电压同向的电压也输出至第一输出端口而造成电压混乱。因此需要一电容对第六开关单元的控制端的电压进行控制,使第六开关单元处于关闭状态。因此通过添加第二电容37b,在第二个时钟信号为启动电压时,第一输出端口39a会出现一个反向电压源到启动电压源的脉冲,该脉冲通过第二电容37b将第六开关单元36f的控制端电压从启动电压源转成反向电压源,这样第六开关单元36f便处于关断状态,直到接收到下个时钟信号中的启动电压。
第一输出端口39a的输出的与启动电压相反的电压也关断了第二控制单元38b和第三控制单元38c。
CLK2输出的电压信号为与启动电压相反的电压时,CLK3输出与启动电压同向的电压使得第七开关单元36g和第一控制单元38a导通。第七开关单元36g导通后,启动电压源34输至第六开关单元36f使其导通。第六开关单元36f导通后,启动电压源34从第一输出端口39a输出,启动电压源34输出至第二控制单元38b和第三控制单元38c。第二控制单元38b和第三控制单元38c导通后,反向电压源35输至第三开关单元36c、第二输出端口39b和第四开关单元36d。第三开关单元36c和第四开关单元36d关断,第二输出端口39b输出反向电压源。
本发明提供的移位寄存器可从第二输出端口输出了发生移位的电压信号,并从第一输出端口输出与第二输出端口输出的电压信号相反的信号,可满足同时需要相反的电压信号的需求。因此,采用本发明提供的移位寄存器可以既向下一级移位寄存器输出将接收到的启动电压延迟后的电压信号,又可以向本行输出与向下一级移位寄存器输出的信号相反的电压信号。
本实施中的CLK1、CLK2和CLK3中的启动电压的持续时长并不限于一个周期的三分之一,其中启动电压的持续时长可根据需要进行调整,只需CLK1、CLK2和CLK3中的启动电压出现在时间上衔接循环,即CLK1的启动电压关闭时,CLK2的启动电压打开;CLK2的启动电压关闭时,CLK3的启动电压打开;CLK3的启动电压关闭时,CLK3的启动电压打开。
实施例三
本发明中的开关单元和控制单元可以是场效应晶体管、三极管和薄膜晶体管中任意一个或几个的组合。本实施例中采用N沟道型薄膜晶体管作为开关单元和控制单元的元器件,电路结构如图3和图4所示。
本实施例由三个时钟信号,高电压电源和低电压电源控制移位寄存器中元件的导通与断开。由于本实施例采用的是N沟道型薄膜晶体管,所以本实施例的启动电压源为高电压,反向电压源为低电压。本实施例中,三个时钟信号包括:CLK1,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压;CLK2,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压,且启动电压的出现滞后CLK1的启动电压三分之一周期;CLK3,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压,且启动电压的出现滞后CLK2的启动电压三分之一周期;同时还有高电压源Vgh和低电压源Vgl分别提供与启动电压同向的电压和与启动电压反向的电压。
本实施例中,第一开关单元36a,包括一薄膜晶体管M1。该薄膜晶体管包括一栅极接收CLK1;一漏极用于接收与启动电压同向的电压;一源极连至薄膜晶体管M2栅极。M1在CLK1控制下进行开关操作,控制接收到的电压信号输出至第一电容C137a作为充电电压和控制M2导通。
第二开关单元36b,包括一薄膜晶体管M2。该薄膜晶体管包括一栅极与薄膜晶体管M1源极连接;一漏极接收CLK2;一源极连至薄膜晶体管M3栅极。M2在M1输出的控制电压、第一电容C1提供的驱动控制电压或薄膜晶体管M8输出的控制电压控制下导通或断开,从而控制CLK2输出至薄膜晶体管M3作为控制电压。
第一电容C137a,在M1导通接收启动电压信号时,进行充电以提供一驱动控制电压至M2。
第一电容C1的一端连至M2的栅极,另一端连至M2的源极。
第三开关单元36c,包括一薄膜晶体管M3。该薄膜晶体管包括一栅极与薄膜晶体管M2源极连接;一漏极接收Vgh;一源极连至薄膜晶体管M4栅极,并与第二输出端口39b相连。M3在M2输出的控制电压或薄膜晶体管M9输出的控制电压的控制下进行开关操作,控制Vgh输出至薄膜晶体管M4作为控制电压,并同时输出至第二输出端口39b。
第四开关单元36d,包括一薄膜晶体管M4。该薄膜晶体管包括一栅极与薄膜晶体管M3源极连接;一漏极连至第一输出端口39b;一源极接收Vgl。M4在M3源极输出的控制电压的控制下进行开关操作,从而控制Vgl从第一输出端口39a输出;所述第一输出端口可用于本级移位寄存器的输出。薄膜晶体管M10的漏极连至M4栅极。
通过M1-M4逐个导通,可将接收到的高电压延迟输出给下一级移位寄存器。
第五开关单元36e,包括一薄膜晶体管M5。该薄膜晶体管包括一栅极连至CLK1;一漏极接收Vgh;一源极连至薄膜晶体管M6栅极。M5在CLK1控制下进行开关操作,控制Vgh输出至第二电容C2作为充电电压和薄膜晶体管M6作为控制电压。
第二电容C237b,在第四开关单元36d导通接收Vgl时,关断M6。
第二电容C2的一端连至M6栅极,另一端连至M6源极。
第六开关单元36f,包括一薄膜晶体管M6。该薄膜晶体管包括一栅极与薄膜晶体管M5的源极连接;一漏极接收Vgh;一源极连至第一输出端口39a。M6在M5、薄膜晶体管M7输出的控制电压或者控制下进行开关操作,从而控制Vgh从第一输出端口39a输出。
第七开关单元36g,包括一薄膜晶体管M7,该薄膜晶体管包括一栅极接收CLK3;一漏极接收Vgh;一源极连至薄膜晶体管M6的栅极。M7在CLK3的控制下进行开关操作,从而控制Vgh输出至M6作为控制电压。
第一控制单元38a,包括一薄膜晶体管M8,该薄膜晶体管包括一栅极接收CLK3;一漏极连至薄膜晶体管M2的栅极;一源极接收Vgl。M8在CLK3的控制下进行开关操作,从而控制第一电容C1与Vgl接通后进行放电。
第二控制单元38b,包括一薄膜晶体管M9,该薄膜晶体管包括一栅极连至第一输出端口39a;一漏极连至薄膜晶体管M3的栅极;一源极接收Vgl。在第一输出端口39a输出的电压控制下进行开关操作,从而控制Vgl输出至M3作为关断电压。
第三控制单元38c,包括一薄膜晶体管M10,该薄膜晶体管包括一栅极连至第一输出端口39a;一漏极连至M3源极;一源极接收Vgl。在第一输出端口39a输出的电压控制下进行开关操作,从而控制Vgl输出至M4作为关断电压并将Vgl从第二输出端口39b输出。
M5至M7为第一输出端口39a提供低电压以使得M9和M10导通后控制M3、M4和第二输出端口39b的输出。
M8导通后为第一电容C1放电并关断M2。
第二输出端口39b输出的是将接收到的电压信号延迟后的电压信号,该信号可作为在多个移位寄存器组成的驱动电路中,输入给下一级移位寄存器的信号;而第一输出端口39a输出的则是与第二输出端口39b所输出的电压信号相反的电压信号,用于提供同时需要反向电压信号驱动的电路以反向电压。
本实施例的工作流程如下,时序图如图5所示。CLK1、CLK2、CLK3、Vgh和Vgl为输入信号,39a和39b则为移位寄存器两输出端口输出的电压信号。
M1在CLK1的高电压信号控制下导通,将接收到的高电压输至M2并为第一电容C1充电。M5在CLK1的高电压信号控制下导通,将高电压输出至M6并为第二电容C2充电。M6在CLK1的高电压信号控制下导通,将高电压从第一输出端口39a输出。M9、M10在第一输出端口输出的高电压下导通,将低电压输出至M3、M4将M3、M4关断。低电压通过导通的M10从第二输出端口39b输出。
CLK2输出高电压,同时CLK1降为低电压。M2在第一电容C1的充电作用下导通,CLK2的高电压通过M2输出至M3。M3导通后,将高电压输出至第二输出端口39b和M4。M4在高电压控制下导通,低电压通过M4从第一输出端口39a输出。当CLK2为启动电压时,M6输出端电压为Vgl,M6的控制端和输出端的电压差导致M6导通,M6导通后将高电压也从第一输出端口39a输出,此时,第一输出端口39a出现混乱状态。因此通过添加第二电容C2,在CLK2转变为启动电压时,第一输出端口39a会出现一个高电压到低电压源的脉冲,该脉冲通过第二电容C2将M6的控制端电压从高电压转成低电压,这样M6处于关断状态,直到接收到下个高电压信号。M9、M10在第一输出端口输出的低电压控制下截止。
CLK3输出高电压,CLK2降为低电压。M7在CLK3的控制下导通,将高电压输出至M6,M6导通后将高电压从第一输出端口39a输出。M9、M10在第一输出端口高电压的控制下导通,将低电压输至M3、第二输出端口39b和M4,M3、M4截止。M8在第三时钟信号的控制下导通,将低电压输至第一电容C1为其放电。
本实施中的CLK1、CLK2和CLK3中的启动电压的持续时长并不限于一个周期的三分之一,其中启动电压的持续时长可根据需要进行调整,只需CLK1、CLK2和CLK3中的启动电压出现在时间上衔接循环,即CLK1的启动电压关闭时,CLK2的启动电压打开;CLK2的启动电压关闭时,CLK3的启动电压打开;CLK3的启动电压关闭时,CLK3的启动电压打开。
实施例四
本发明中的开关单元和控制单元可以是场效应晶体管、三极管和薄膜晶体管中任意一个或几个的组合。本实施例中采用P沟道型薄膜晶体管作为开关单元和控制单元的元器件,电路结构如图3和图6所示。
本实施例由三个时钟信号,高电压电源和低电压电源控制移位寄存器中元件的导通与断开。由于本实施例采用的是P沟道型薄膜晶体管,所以本实施例的启动电压源为低电压,反向电压源为高电压。其中,本实施例中,三个时钟信号包括:CLK1,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压;CLK2,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压,且启动电压的出现滞后第一时钟信号的启动电压三分之一周期;CLK3,每三分之一周期出现一长度为三分之一周期的电压移位模块启动电压,且启动电压滞后CLK2的启动电压三分之一周期;同时还由高电压源Vgh和低电压源Vgl分别提供与启动电压反向的电压和与启动电压同向的电压。
该移位寄存器包括:
第一开关单元36a,包括一薄膜晶体管M1。该薄膜晶体管包括一栅极接收CLK1;一漏极接收与启动电压同向的电压,在本实施例中为Vgl;一源极连至薄膜晶体管M2栅极。M1在CLK1控制下进行开关操作,控制接收到的电压输出至第一电容C1作为充电电压和控制M2导通。
第二开关单元36b,包括一薄膜晶体管M2。该薄膜晶体管包括一栅极与薄膜晶体管M1漏极连接;一漏极接收CLK2;一源极连至薄膜晶体管M3栅极。M2在M1输出的控制电压、第一电容C1提供的驱动控制电压或薄膜晶体管M8输出的控制电压控制下导通或断开,从而控制CLK2输出至薄膜晶体管M3作为控制电压。
第一电容C137a,在M1导通接收启动信号时,进行充电以提供一驱动控制电压至M2;
第一电容C1的一端连至M2的栅极,另一端连至M2的源极。
第三开关单元36c,包括一薄膜晶体管M3。该薄膜晶体管包括一栅极与薄膜晶体管M2源极连接;一漏极接收Vgl;一源极连至薄膜晶体管M4栅极,同时连至第二输出端口39b。M3在M2输出的控制电压或薄膜晶体管M9输出的控制电压的控制下进行开关操作,输出Vgl至M4以控制M4是否导通,并输出Vgl至第二输出端口39b。
薄膜晶体管M9的漏极连至M3栅极。
第四开关单元36d,包括一薄膜晶体管M4。该薄膜晶体管包括一栅极与薄膜晶体管M3源极连接;一漏极连至第一输出端口39b;一源极接收Vgh。M4在M3源极输出的控制电压的控制下进行开关操作,从而控制Vgh从第一输出端口39a输出。薄膜晶体管M10的漏极连至M4栅极。
通过M1-M4逐个导通,将接收到的启动电压低电压延迟输出给下一级移位寄存器。
第五开关单元36e,包括一薄膜晶体管M5。该薄膜晶体管包括一栅极接收CLK1;一漏极接收Vgl;一源极连至薄膜晶体管M6栅极。M5在CLK1控制下进行开关操作,控制Vgl输出至第二电容C2作为充电电压和薄膜晶体管M6作为控制电压。
第二电容C237b,在第四开关单元36d导通接收Vgh时,关断M6。
第二电容C2的一端连至M6栅极,另一端连至M6源极。
第六开关单元36f,包括一薄膜晶体管M6。该薄膜晶体管包括一栅极与薄膜晶体管M5的源极连接;一漏极接收Vgl;一源极连至第一输出端口39a。M6在M5、薄膜晶体管M7输出的控制电压或者控制下进行开关操作,从而控制Vgl从第一输出端口39a输出。
第七开关单元36g,包括一薄膜晶体管M7。该薄膜晶体管包括一栅极接收CLK3;一漏极接收Vgl;一源漏极连至薄膜晶体管M6的栅极。M7在CLK3的控制下进行开关操作,从而控制Vgl输出至M6作为控制电压。
第一控制单元38a,包括一薄膜晶体管M8。该薄膜晶体管包括一栅极接收CLK3;一漏极连至薄膜晶体管M2的栅极;一源极接收Vgh。M8在CLK3的控制下进行开关操作,从而控制第一电容C1与Vgh接通后进行放电。
第二控制单元38b,包括一薄膜晶体管M9。该薄膜晶体管包括一栅极连至第一输出端口39a;一漏极连至薄膜晶体管M3的栅极;一源极接收Vgh。在第一输出端口39a输出的电压控制下进行开关操作,从而控制Vgh输出至M3作为关断电压。
第三控制单元38c,包括一薄膜晶体管M10。该薄膜晶体管包括一栅极连至第一输出端口39a;一漏极连至M3源极;一源极接收Vgh。在第一输出端口39a输出的电压控制下进行开关操作,从而控制Vgh输出至M4作为关断电压,并将Vgh输出至第二输出端口39b。
M5至M7为第一输出端口39a提供低电压以使得M9和M10导通后控制M3、M4以管断M3、M4,并将Vgh从第二输出端口39b的输出。
M8导通后为第一电容C1放电并关断M2。
第二输出端口39b输出的是将接收到的电压信号延迟后的电压信号,该信号可作为在多个移位寄存器组成的驱动电路中,输入给下一级移位寄存器的信号;而第一输出端口39a输出的则是与第二输出端口39b所输出的电压信号相反的电压信号,用于提供同时需要反向电压信号驱动的电路以反向电压。
本实施例的工作流程如下,时序图如图7所示。CLK1、CLK2、CLK3、Vgh和Vgl为输入信号,39a和39b则为移位寄存器两输出端口输出的电压信号。
M1在CLK1的低电压信号控制下导通,将接收到的与启动电压同向的电压输至M2并为第一电容C1充电。M5在CLK1的低电压信号控制下导通,将低电压输出至M6并为第二电容C2充电。M6在CLK1的低电压信号控制下导通,将低电压从第一输出端口39a输出。M9、M10在第一输出端口输出的低电压下导通,将高电压输出至M3、M4将M3、M4关断。高电压通过导通的M10从第二输出端口39b输出。
CLK2输出低电压,同时CLK1升为高电压。在CLK1输出低电压时第一电容C1上聚集的电压,在CLK2输出低电压时提供给M2,M2在第一电容C1的充电电压作用下导通,CLK2的低电压通过M2输出至M3。M3导通后,将低电压输出至第二输出端口39b和M4。M4在低电压控制下导通,高电压通过M4从至第一输出端口39a输出。当CLK2为低电压时,M6输出端电压为Vgh,由于M6的控制端悬空,M6的输出端与控制端的电势差会引起M6导通将低电压也从第一输出端口39a输出,此时,第一输出端口39a出现混乱状态。因此通过添加第二电容C2,在CLK2为低电压时,第一输出端口39a会出现一个低电压到高电压的脉冲,该脉冲通过第二电容C2将M6的控制端电压从低电压转成高电压,这样M6处于关断状态,直到接收到下个低电压信号。M9、M10在第一输出端口输出的高电压控制下截止。
CLK3输出低电压,CLK2升为高电压。M7在第三时钟信号的控制下导通,将低电压输出至M6,M6导通后将低电压从第一输出端口39a输出。M9、M10在第一输出端口输出的低电压的控制下导通,将高电压输至M3,第二输出端口39b和M4。M3、M4截止。M8在CLK3的控制下导通,将高电压输至第一电容C1为其放电。
本实施中的CLK1、CLK2和CLK3中的启动电压的持续时长并不限于一个周期的三分之一,其中启动电压的持续时长可根据需要进行调整,只需CLK1、CLK2和CLK3中的启动电压出现在时间上衔接循环,即CLK1的启动电压关闭时,CLK2的启动电压打开;CLK2的启动电压关闭时,CLK3的启动电压打开;CLK3的启动电压关闭时,CLK3的启动电压打开。
本发明还提供了多个移位寄存器组合在一起构成的驱动电路。下面结合附图对本发明的驱动电路进行说明。
如图8所示,驱动电路是由一个第一级移位寄存器81、一个最后一级移位寄存器8N和至少一个中间级移位寄存器82~8N-1。每个移位寄存器采用上述各实施例中所述移位寄存器,各移位寄存器之间采用级联方式进行连接。每个移位寄存器都有两个输出端口,第一输出端口输出的电压信号为将接收到的电压信号移位后输出,第二输出端口输出的电压与第一输出端口输出的电压相反。每一级移位寄存器的电压移位模块接收与启动电压同向的电压。
第一级移位寄存器81,用于接收与启动电压同向的电压,该与启动电压同向的电压来自外界触发,从第二输出端口39b输出电压至下一级移位寄存器的电压移位模块;并从第一输出端口39a输出与第二输出端口39b输出的电压反向的电压。
每个中间级移位寄存器82~8N-1,用于接收上一级移位寄存器第二输出端口39b输出的电压,从第二输出端口39b向下一级移位寄存器的电压移位模块输出电压,并从第一输出端口39a输出与第二输出端口39b输出电压反向的电压。
最后一级移位寄存器8N,用于接收上一级移位寄存器第二输出端口39b输出的电压,并从第一输出端口39a输出与第二输出端口39b输出电压反向的电压。
上一级移位寄存器中的第一输出端口输出的电压输入至下一级移位寄存器的电压移位模块。并且,控制上一级移位寄存器的第一启动电压信号关闭后,控制下一级移位寄存器的第一启动电压信号打开。
图8中的实施例,移位寄存器81为驱动电路中第一级移位寄存器。移位寄存器82则为移位寄存器81的下一级移位寄存器,移位寄存器83为移位寄存器82的下一级移位寄存器,依次类推至8N为最后一级移位寄存器。每个移位寄存器都由CLK1、CLK2和CLK3控制。其中,CLK1先出现一启动电压,当CLK1的启动电压关闭后,CLK2出现一启动电压;当CLK2的启动电压关闭后,CLK3出现一启动电压;CLK3的启动电压关闭后,CLK1出现启动电压。
移位寄存器81的第一启动电压信号81a来自CLK1,第二启动电压信号81b来自CLK2、第三启动电压信号81c来自CLK3。而作为移位寄存器81的下一级移位寄存器,移位寄存器82的第一启动电压信号82a来自CLK2,第二启动电压信号82b来自CLK3、第三启动电压信号82c来自CLK1,依次类推。这样,控制下一级移位寄存器的第一启动电压信号在控制上一级移位寄存器的第一启动电压信号关闭后,打开。即下一级移位寄存器的第一时钟信号的时钟都滞后于上一级移位寄存器的第一时钟信号的时钟三分之一个周期。本实施例中采用三个时钟信号的启动电压时长相等,实际运用中对此没有限制,只需前一个启动信号关闭后,后一个启动信号打开,三个时钟信号一次循环打开即可。
在本实施例的驱动电路中,首个移位寄存器接收到的信号来自外部触发,中间级移位寄存器和最后一级移位寄存器接收到的信号都来自与自身相连的上一级移动寄存器的第二输出端口输出的电压。同时,每一级移位寄存器都从第一输出端口输出与第二输出端口输出电压相反的电压,作为本行的输出。
本实施例中的驱动电路由多个本发明中的移位寄存器构成。每个移位寄存器都将从自身的接收的启动电压延迟输出,并且还会输出与延迟输出的电压相反的电压。这样,当遇到如像素电路中同时需要正反两种电压的情况时,本发明提供的电压可以满足此种情况。
本发明提供的显示装置实施例是在每个显示装置中,都装有上述驱动电路。驱动电路包括至少两个移位寄存器,所有的移位寄存器采用级联方式进行连接。
本发明还提供了带有反向输出的移位寄存器实现移位的方法,下面结合图9对本发明方法实施例进行说明。
步骤S901,电压移位模块在第一启动电压控制下,接收与启动电压同向的电压;在第二启动电压控制下,从第二输出端口输出与启动电压同向的电压。
步骤S902,电压反向模块在接收到的所述电压移位模块输出的电压控制下,将与启动电压反向的电压从所述第一输出端口输出;在第一启动电压和第三启动电压的控制下,将启动电压同向的电压从所述第一输出端口输出。
步骤S903,补充电压模块在接收到的所述电压反向模块输出的电压控制下,当电压反向模块输出启动电压时,从所述第二输出端口输出与所述启动电压反向的电压。
步骤S904,电压移位控制模块在接收到的电压反向模块的输出电压控制下,当电压反向模块输出启动电压时,控制电压移位模块的截止。
其中,所述第一启动电压信号、第二启动电压信号和第三启动电压信号依次循环出现。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种移位寄存器,其特征在于,该移位寄存器包括:电压移位模块、电压反向模块、补充电压模块、电压移位控制模块、第一输出端口和第二输出端口;
其中,电压移位模块,用于在第一启动电压信号的控制下接收与启动电压同向的电压;在第二启动电压信号的控制下,将接收到的与启动电压同向的电压从所述第二输出端口输出,并同时输出至电压反向模块;
电压反向模块,与电压移位模块连接,用于在接收到的所述电压移位模块输出的电压和反向电压源提供的电压控制下,将与启动电压反向的电压从所述第一输出端口输出,并同时输出至补充电压模块和电压移位控制模块;在第一启动电压信号和启动电压源提供的电压,或第三启动电压信号和启动电压源提供的电压控制下,将与启动电压同向的电压从所述第一输出端口输出,并同时输出至补充电压模块和电压移位控制模块;
补充电压模块,与电压反向模块和电压移位模块连接,用于在接收到的所述电压反向模块输出的电压和启动电压源提供到的电压控制下,当电压反向模块输出与启动电压同向的电压时,从所述第二输出端口输出与所述启动电压反向的电压,并同时输出至电压反向模块;
电压移位控制模块,与电压移位模块和电压反向模块连接,用于在第三启动电压信号和反向电压源提供的电压的控制下,控制电压移位模块的截止。
2.根据权利要求1所述的移位寄存器,其特征在于,该移位寄存器进一步包括:
稳压模块,与电压移位模块和电压反向模块连接,用于在启动电压源提供的电压控制下,将接收到的电压移位模块输出的电压进行稳压后从第二输出端口输出,并输出至电压反向模块;
稳压控制模块,与电压反向模块和稳压模块连接,用于在接收到的所述电压反向模块从第一输出端口输出的电压和反向电压源提供的电压控制下,当电压反向模块输出与启动电压同向的电压时,截止稳压模块。
3.根据权利要求1或2所述的移位寄存器,其特征在于,所述第一启动电压信号为第一时钟信号CLK1,第二启动电压信号为第二时钟信号CLK2,第三启动电压信号为第三时钟信号CLK3。
4.根据权利要求3所述的移位寄存器,其特征在于,
所述电压移位模块包括:
第一开关单元,在CLK1控制下进行开关操作,控制接收到的所述与启动电压同向的电压输出至第一电容作为充电电压和第二开关单元作为控制电压;
第一电容,在所述第一开关单元导通接收与启动电压同向的电压时,进行充电以提供一驱动控制电压至第二开关单元;
第二开关单元,在第一开关单元输出的启动电压、第一电容提供的驱动控制电压或第一控制单元输出的反向电压控制下进行开关操作,控制CLK2通过第二开关单元从第二输出端口输出;
所述电压反向模块包括:
第四开关单元,在第二开关单元输出的启动电压的控制下进行开关操作,从而控制反向电压源通过第四开关单元从第一输出端口输出;
第五开关单元,在CLK1控制下进行开关操作,控制启动电压源输出至第二电容作为充电电压和第六开关单元作为控制电压;
第二电容,在第四开关单元导通接收反向电压源时,关断第六开关单元;
第六开关单元,在第五开关单元、第七开关单元输出的控制电压或者第二电容的控制下进行开关操作,从而控制启动电压源从第一输出端口输出;
第七开关单元,在CLK3的控制下进行开关操作,从而控制启动电压源输出至第六开关单元作为控制电压;
所述补充电压模块包括:
第三控制单元,在第一输出端口输出的电压控制下进行开关操作,从而控制反向电压源输出至第四开关单元作为关断电压并将反向电压源从第二输出端口输出;
所述电压移位控制模块包括:
第一控制单元,在CLK3的控制下进行开关操作,从而控制第一电容与反向电压源接通后进行放电;控制反向电压源输出至第二开关单元作为控制电压;
其中,反向电压源,用于输出与启动移位电压移位模块的启动电压反向的电压;
启动电压源,用于输出与启动移位电压移位模块的启动电压同向的电压。
5.根据权利要求4所述的移位寄存器,其特征在于,
所述稳压模块包括:
第三开关单元,在第二开关单元输出的控制电压或第二控制单元输出的控制电压的控制下进行开关操作,控制启动电压源输出至第四开关单元作为控制电压,控制启动电压源从第二输出端口输出;
所述稳压控制模块包括:
第二控制单元,在第一输出端口输出的电压控制下进行开关操作,从而控制反向电压源输出至第三开关单元作为关断电压。
6.根据权利要求5所述的移位寄存器,其特征在于,如果所述第一至第八开关单元、第一控制单元至第三控制单元为N型场效应晶体管时,则所述反向电压源为低电压源Vgl,所述启动电压源为高电压源Vgh,且
第一开关单元,包括一薄膜晶体管M1,该薄膜晶体管包括一栅极接收CLK1;一漏极接收与启动电压同向的电压;一源极连至薄膜晶体管M2栅极和第一电容的一端;
第二开关单元,包括一薄膜晶体管M2,该薄膜晶体管包括一栅极与薄膜晶体管M1源极连接;一漏极接收CLK2;一源极连至薄膜晶体管M3栅极;
第一电容的一端连至M2的栅极,另一端连至M2的源极;
第三开关单元,包括一薄膜晶体管M3,该薄膜晶体管包括一栅极与薄膜晶体管M2源极连接;一漏极接收Vgh;一源极连至薄膜晶体管M4栅极和第二输出端口;
第四开关单元,包括一薄膜晶体管M4,该薄膜晶体管包括一栅极与薄膜晶体管M3源极连接;一漏极连至第一输出端口;一源极接收Vgl;
第五开关单元,包括一薄膜晶体管M5,该薄膜晶体管包括一栅极接收CLK1;一漏极接收Vgh;一源极连至薄膜晶体管M6栅极;
第二电容的一端连至M6栅极,另一端连至M6源极;
第六开关单元,包括一薄膜晶体管M6,该薄膜晶体管包括一栅极与薄膜晶体管M5和薄膜晶体管M7的源极连接;一漏极接收Vgh;一源极与M4漏极相连,并连至第一输出端口;
第七开关单元,包括一薄膜晶体管M7,该薄膜晶体管包括一栅极接收CLK3;一漏极接收Vgh;一源极连至薄膜晶体管M6的栅极;
第一控制单元,包括一薄膜晶体管M8,该薄膜晶体管包括一栅极接收CLK3;一漏极连至薄膜晶体管M2的栅极;一源极接收Vgl;
第二控制单元,包括一薄膜晶体管M9,该薄膜晶体管包括一栅极连至M4漏极;一漏极连至薄膜晶体管M3的栅极;一源极接收Vgl;
第三控制单元,包括一薄膜晶体管M10,该薄膜晶体管包括一栅极连至M4漏极;一漏极连至M3源极;一源极接收Vgl。
7.根据权利要求6所述的移位寄存器,其特征在于,当如果所述第一至第八开关单元、第一控制单元和第二控制单元为P型场效应晶体管时,则所述反向电压源为高电压源Vgh,所述启动电压源为低电压源Vgl,且
第一开关单元,包括一薄膜晶体管M1,该薄膜晶体管包括一栅极接收CLK1;一漏极接收与启动电压同向的电压;一源极连至薄膜晶体管M2栅极;
第二开关单元,包括一薄膜晶体管M2,该薄膜晶体管包括一栅极与薄膜晶体管M1源极连接;一漏极接收CLK2;一源极连至薄膜晶体管M3栅极;
第一电容的一端连至M2的栅极,另一端连至M2的源极;
第三开关单元,包括一薄膜晶体管M3,该薄膜晶体管包括一栅极与薄膜晶体管M2源极连接;一漏极接收Vgl;一源极连至薄膜晶体管M4栅;M3源极连至第二输出端口;
第四开关单元,包括一薄膜晶体管M4,该薄膜晶体管包括一栅极与薄膜晶体管M3源极连接;一漏极为第一输出端口;一源极接收Vgl;
第五开关单元,包括一薄膜晶体管M5,该薄膜晶体管包括一栅极几首CLK1;一漏极接收Vgl;一源极连至薄膜晶体管M6栅极;
第二电容的一端连至M6栅极,另一端连至M6源极;
第六开关单元,包括一薄膜晶体管M6,该薄膜晶体管包括一栅极与薄膜晶体管M5的源极连接;一漏极接收Vgl;一源极连至第一输出端口;
第七开关单元,包括一薄膜晶体管M7,该薄膜晶体管包括一栅极接收CLK3;一漏极接收Vgl;一源极连至薄膜晶体管M6的栅极;
第一控制单元,包括一薄膜晶体管M8,该薄膜晶体管包括一栅极接收CLK3;一漏极连至薄膜晶体管M2的栅极;一源极接收Vgh;
第二控制单元,包括一薄膜晶体管M9,该薄膜晶体管包括一栅极连至M4漏极;一漏极连至薄膜晶体管M3的栅极;一源极接收Vgh;
第三控制单元,包括一薄膜晶体管M10,该薄膜晶体管包括一栅极连至M4漏极;一漏极连至M3的源极,并连至第二输出端口;一源极接收Vgl。
8.一种移位寄存器实现移位的方法,其特征在于,所述移位寄存器包括电压移位模块、电压反向模块、补充电压模块、电压移位控制模块、第一输出端口和第二输出端口,该方法包括:
电压移位模块在第一启动电压控制下,接收与启动电压同向的电压;在第二启动电压控制下,从第二输出端口输出与启动电压同向的电压;
电压反向模块在接收到的电压移位模块输出的电压控制下,将与启动电压反向的电压从所述第一输出端口输出;在第一启动电压和第三启动电压的控制下,将与启动电压同向的电压从所述第一输出端口输出;
补充电压模块在接收到的所述电压反向模块输出的电压控制下,当电压反向模块输出启动电压时,从所述第二输出端口输出与所述启动电压反向的电压;
电压移位控制模块在接收到的电压反向模块的输出电压控制下,当电压反向模块输出启动电压时,控制电压移位模块的截止。
9.一种驱动电路,其特征在于,该驱动电路包括一个第一级移位寄存器、一个最后一级移位寄存器和至少一个中间级移位寄存器,其中,每个移位寄存器为权利要求1~7任意一项所述的反向输出移位寄存器,所述移位寄存器之间采用级联方式进行连接,上一级移位寄存器中的第二输出端口输出电压至下一级移位寄存器;
第一级移位寄存器,用于接收外部电压,从第二输出端口输出电压至下一级移位寄存器;并从第一输出端口输出与第二输出端口输出的电压反向的电压;
每个中间级移位寄存器,用于接收上一级移位寄存器第二输出端口输出的电压,从第二输出端口向下一级移位寄存器,并从第一输出端口输出与第二输出端口输出电压反向的电压;
最后一级移位寄存器,用于接收上一级移位寄存器第二输出端口输出的电压,并从第一输出端口输出与第二输出端口输出电压反向的电压;
其中,控制下一级移位寄存器的第一启动电压信号在控制上一级移位寄存器的第一启动电压信号关闭后,打开。
10.一种显示装置,其特征在于,包括权利要求9所述的驱动电路。
CN201210089651.3A 2012-03-29 2012-03-29 一种移位寄存器、驱动电路及显示装置 Active CN102651239B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201210089651.3A CN102651239B (zh) 2012-03-29 2012-03-29 一种移位寄存器、驱动电路及显示装置
JP2015502059A JP6043862B2 (ja) 2012-03-29 2012-11-19 シフトレジスタ、駆動回路及び表示装置
KR1020137012750A KR101497250B1 (ko) 2012-03-29 2012-11-19 시프트 레지스터, 구동 회로, 및 디스플레이 장치
PCT/CN2012/084836 WO2013143303A1 (zh) 2012-03-29 2012-11-19 移位寄存器、驱动电路及显示装置
EP12842677.2A EP2835802B1 (en) 2012-03-29 2012-11-19 Shift register, drive circuit and display device
US13/993,673 US8929506B2 (en) 2012-03-29 2012-11-19 Shift register, driving circuit, and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210089651.3A CN102651239B (zh) 2012-03-29 2012-03-29 一种移位寄存器、驱动电路及显示装置

Publications (2)

Publication Number Publication Date
CN102651239A true CN102651239A (zh) 2012-08-29
CN102651239B CN102651239B (zh) 2014-06-18

Family

ID=46693231

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210089651.3A Active CN102651239B (zh) 2012-03-29 2012-03-29 一种移位寄存器、驱动电路及显示装置

Country Status (6)

Country Link
US (1) US8929506B2 (zh)
EP (1) EP2835802B1 (zh)
JP (1) JP6043862B2 (zh)
KR (1) KR101497250B1 (zh)
CN (1) CN102651239B (zh)
WO (1) WO2013143303A1 (zh)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013143303A1 (zh) * 2012-03-29 2013-10-03 京东方科技集团股份有限公司 移位寄存器、驱动电路及显示装置
CN104718568A (zh) * 2012-10-19 2015-06-17 夏普株式会社 显示装置及其驱动方法
CN105139801A (zh) * 2015-08-27 2015-12-09 信利(惠州)智能显示有限公司 阵列基板行驱动电路、移位寄存器、阵列基板及显示器
WO2016201862A1 (zh) * 2015-06-19 2016-12-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN108182917A (zh) * 2018-01-02 2018-06-19 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN108735150A (zh) * 2017-04-24 2018-11-02 昆山国显光电有限公司 一种发光控制电路、发光控制方法以及移位寄存器
CN109427310A (zh) * 2017-08-31 2019-03-05 京东方科技集团股份有限公司 移位寄存器单元、驱动装置、显示装置以及驱动方法
CN109686296A (zh) * 2019-03-05 2019-04-26 合肥鑫晟光电科技有限公司 移位寄存器模块及驱动方法、栅极驱动电路
CN110930942A (zh) * 2019-11-28 2020-03-27 厦门天马微电子有限公司 移位寄存器及其控制方法、显示面板
CN111540313A (zh) * 2020-05-11 2020-08-14 京东方科技集团股份有限公司 移位寄存器及驱动方法、驱动电路、显示基板和装置
CN112542198A (zh) * 2019-09-20 2021-03-23 成都辰显光电有限公司 一种移位寄存器及显示面板
CN113223420A (zh) * 2021-05-06 2021-08-06 湖北长江新型显示产业创新中心有限公司 一种显示面板及显示装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI500265B (zh) * 2012-11-22 2015-09-11 Au Optronics Corp 移位暫存器
CN103151010B (zh) * 2013-02-27 2014-12-10 京东方科技集团股份有限公司 一种移位寄存器和显示装置
KR20150141285A (ko) 2014-06-09 2015-12-18 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 유기 발광 표시 장치
TWI539435B (zh) * 2014-08-29 2016-06-21 友達光電股份有限公司 驅動電路
CN104821159B (zh) * 2015-05-07 2017-04-12 京东方科技集团股份有限公司 一种栅极驱动电路、显示面板及触控显示装置
US10410599B2 (en) * 2015-08-13 2019-09-10 Samsung Electronics Co., Ltd. Source driver integrated circuit for ompensating for display fan-out and display system including the same
CN106548744B (zh) * 2017-01-20 2019-11-01 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
CN106847225B (zh) * 2017-04-12 2020-05-08 京东方科技集团股份有限公司 显示装置以及栅极驱动电路和驱动单元
CN106997755B (zh) * 2017-05-10 2019-06-04 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US10652963B2 (en) 2018-05-24 2020-05-12 Lumiode, Inc. LED display structures and fabrication of same
EP3899920A4 (en) * 2018-12-21 2022-09-28 Lumiode, Inc. ADDRESSING FOR EMISSIVE INDICATORS
CN112041921B (zh) * 2019-04-02 2022-06-14 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法以及栅极驱动电路、显示装置
CN110189694B (zh) * 2019-06-19 2022-04-15 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法以及栅极驱动电路
CN112927644B (zh) * 2021-02-02 2022-08-23 合肥维信诺科技有限公司 栅极驱动电路和显示面板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101604551A (zh) * 2008-06-10 2009-12-16 北京京东方光电科技有限公司 移位寄存器及其栅线驱动装置
US20110142191A1 (en) * 2009-12-11 2011-06-16 Mitsubishi Electric Corporation Shift register circuit
CN202120574U (zh) * 2011-07-15 2012-01-18 京东方科技集团股份有限公司 Amoled补偿电路像素结构及amoled显示面板

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3858136B2 (ja) * 1999-08-20 2006-12-13 カシオ計算機株式会社 シフトレジスタ及び電子装置
KR101012972B1 (ko) * 2003-12-30 2011-02-10 엘지디스플레이 주식회사 액티브 매트릭스 표시장치
KR101137880B1 (ko) * 2004-12-31 2012-04-20 엘지디스플레이 주식회사 쉬프트 레지스터 및 그 구동 방법
US7738622B2 (en) * 2006-06-23 2010-06-15 Lg Display Co., Ltd. Shift register
KR100873072B1 (ko) * 2006-08-31 2008-12-09 삼성모바일디스플레이주식회사 발광제어구동부 및 그를 이용한 유기전계발광표시장치
TWI347577B (en) * 2006-09-01 2011-08-21 Au Optronics Corp Shift register with low stress
TWI380274B (en) * 2008-02-21 2012-12-21 Chunghwa Picture Tubes Ltd Shift register and liquid crystal display (lcd)
CN101556833B (zh) * 2008-04-11 2011-12-28 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
KR101489968B1 (ko) * 2008-04-18 2015-02-04 삼성디스플레이 주식회사 유기전계발광 표시장치
CN101625840B (zh) 2009-06-30 2012-07-04 南京中电熊猫液晶显示科技有限公司 栅极驱动器
KR101056434B1 (ko) * 2010-02-05 2011-08-11 삼성모바일디스플레이주식회사 표시 장치 및 그 구동 방법
WO2011114563A1 (ja) 2010-03-19 2011-09-22 シャープ株式会社 シフトレジスタ
US9036766B2 (en) * 2012-02-29 2015-05-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN102651239B (zh) 2012-03-29 2014-06-18 京东方科技集团股份有限公司 一种移位寄存器、驱动电路及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101604551A (zh) * 2008-06-10 2009-12-16 北京京东方光电科技有限公司 移位寄存器及其栅线驱动装置
US20110142191A1 (en) * 2009-12-11 2011-06-16 Mitsubishi Electric Corporation Shift register circuit
CN202120574U (zh) * 2011-07-15 2012-01-18 京东方科技集团股份有限公司 Amoled补偿电路像素结构及amoled显示面板

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013143303A1 (zh) * 2012-03-29 2013-10-03 京东方科技集团股份有限公司 移位寄存器、驱动电路及显示装置
US8929506B2 (en) 2012-03-29 2015-01-06 Boe Technology Group Co., Ltd. Shift register, driving circuit, and display apparatus
KR101497250B1 (ko) * 2012-03-29 2015-03-04 보에 테크놀로지 그룹 컴퍼니 리미티드 시프트 레지스터, 구동 회로, 및 디스플레이 장치
CN104718568A (zh) * 2012-10-19 2015-06-17 夏普株式会社 显示装置及其驱动方法
CN104718568B (zh) * 2012-10-19 2017-06-09 夏普株式会社 显示装置及其驱动方法
WO2016201862A1 (zh) * 2015-06-19 2016-12-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
US9881543B2 (en) 2015-06-19 2018-01-30 Boe Technology Group Co., Ltd. Shift register unit, method for driving the same, shift register, and display device
CN105139801A (zh) * 2015-08-27 2015-12-09 信利(惠州)智能显示有限公司 阵列基板行驱动电路、移位寄存器、阵列基板及显示器
CN105139801B (zh) * 2015-08-27 2017-06-20 信利(惠州)智能显示有限公司 阵列基板行驱动电路、移位寄存器、阵列基板及显示器
CN108735150A (zh) * 2017-04-24 2018-11-02 昆山国显光电有限公司 一种发光控制电路、发光控制方法以及移位寄存器
CN109427310A (zh) * 2017-08-31 2019-03-05 京东方科技集团股份有限公司 移位寄存器单元、驱动装置、显示装置以及驱动方法
WO2019041853A1 (zh) * 2017-08-31 2019-03-07 京东方科技集团股份有限公司 移位寄存器单元、驱动装置、显示装置以及驱动方法
CN109427310B (zh) * 2017-08-31 2020-07-28 京东方科技集团股份有限公司 移位寄存器单元、驱动装置、显示装置以及驱动方法
US11270622B2 (en) 2017-08-31 2022-03-08 Boe Technology Group Co., Ltd. Shift register unit, driving device, display device and driving method
CN108182917A (zh) * 2018-01-02 2018-06-19 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN108182917B (zh) * 2018-01-02 2020-07-07 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN109686296A (zh) * 2019-03-05 2019-04-26 合肥鑫晟光电科技有限公司 移位寄存器模块及驱动方法、栅极驱动电路
CN112542198A (zh) * 2019-09-20 2021-03-23 成都辰显光电有限公司 一种移位寄存器及显示面板
CN110930942A (zh) * 2019-11-28 2020-03-27 厦门天马微电子有限公司 移位寄存器及其控制方法、显示面板
CN111540313A (zh) * 2020-05-11 2020-08-14 京东方科技集团股份有限公司 移位寄存器及驱动方法、驱动电路、显示基板和装置
US11817161B2 (en) 2020-05-11 2023-11-14 Chengdu Boe Optoelectronics Technology Co., Ltd. Shift register, drive method, drive circuit, display substrate, and device
CN113223420A (zh) * 2021-05-06 2021-08-06 湖北长江新型显示产业创新中心有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
KR20130130721A (ko) 2013-12-02
KR101497250B1 (ko) 2015-03-04
JP2015518624A (ja) 2015-07-02
US20140064436A1 (en) 2014-03-06
JP6043862B2 (ja) 2016-12-14
US8929506B2 (en) 2015-01-06
EP2835802B1 (en) 2017-02-22
EP2835802A4 (en) 2015-08-19
CN102651239B (zh) 2014-06-18
EP2835802A1 (en) 2015-02-11
WO2013143303A1 (zh) 2013-10-03

Similar Documents

Publication Publication Date Title
CN102651239B (zh) 一种移位寄存器、驱动电路及显示装置
CN209265989U (zh) 移位寄存器、发光控制电路、显示面板
CN105304011B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN103700357B (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN114495829B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN104091572B (zh) 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板
CN202677790U (zh) 移位寄存器单元、移位寄存器和显示装置
CN107452351B (zh) 一种移位寄存器、其驱动方法、驱动控制电路及显示装置
CN105405387B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN104599624B (zh) 移位寄存器及其驱动方法、栅极驱动电路
CN103617775B (zh) 移位寄存器单元、栅极驱动电路及显示器
JP2017528744A (ja) ブーストラップ機能を具えるゲート電極駆動回路
CN104282287A (zh) 一种goa单元及驱动方法、goa电路和显示装置
CN106652901B (zh) 驱动电路及使用其的显示装置
CN104183219A (zh) 扫描驱动电路和有机发光显示器
CN104978922A (zh) 移位寄存器、显示装置及移位寄存器驱动方法
CN106847162B (zh) 栅极驱动单元、驱动方法、栅极驱动电路和显示装置
CN103137077B (zh) 电泳显示装置和控制电泳显示装置的稳定时段的方法
CN104464666A (zh) 一种栅极驱动电路及其显示装置
CN105096811A (zh) Goa单元、栅极驱动电路及显示装置
CN103854622A (zh) 一种栅极驱动电路
CN107093399A (zh) 移位暂存电路
CN108766356A (zh) 集成栅极驱动电路及显示设备
CN212675894U (zh) 栅极驱动电路及其显示装置
CN105741740B (zh) Goa单元及其驱动方法、goa电路、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant