CN102640278B - 使电损耗减小的绝缘体上半导体型结构的制造方法及相应的结构 - Google Patents
使电损耗减小的绝缘体上半导体型结构的制造方法及相应的结构 Download PDFInfo
- Publication number
- CN102640278B CN102640278B CN201080054092.1A CN201080054092A CN102640278B CN 102640278 B CN102640278 B CN 102640278B CN 201080054092 A CN201080054092 A CN 201080054092A CN 102640278 B CN102640278 B CN 102640278B
- Authority
- CN
- China
- Prior art keywords
- layer
- support substrate
- substrate
- polysilicon
- temperature
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 55
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 11
- 239000012212 insulator Substances 0.000 title claims description 11
- 239000000758 substrate Substances 0.000 claims abstract description 81
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 52
- 239000004065 semiconductor Substances 0.000 claims abstract description 32
- 238000010438 heat treatment Methods 0.000 claims abstract description 13
- 239000000463 material Substances 0.000 claims abstract description 11
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 4
- 229920005591 polysilicon Polymers 0.000 claims description 49
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 22
- 229910052710 silicon Inorganic materials 0.000 claims description 21
- 239000010703 silicon Substances 0.000 claims description 21
- 238000012545 processing Methods 0.000 claims description 17
- 239000011248 coating agent Substances 0.000 claims description 14
- 238000000576 coating method Methods 0.000 claims description 14
- 230000008569 process Effects 0.000 claims description 9
- 230000008021 deposition Effects 0.000 claims description 6
- 238000000137 annealing Methods 0.000 claims description 4
- 239000013078 crystal Substances 0.000 claims description 4
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 3
- 230000003647 oxidation Effects 0.000 claims description 3
- 238000007254 oxidation reaction Methods 0.000 claims description 3
- 230000009467 reduction Effects 0.000 claims description 3
- 238000002513 implantation Methods 0.000 claims description 2
- 230000006641 stabilisation Effects 0.000 abstract description 5
- 238000011105 stabilization Methods 0.000 abstract description 4
- 239000010409 thin film Substances 0.000 abstract 2
- 230000003313 weakening effect Effects 0.000 abstract 2
- 150000002500 ions Chemical class 0.000 abstract 1
- 230000001590 oxidative effect Effects 0.000 abstract 1
- 238000001953 recrystallisation Methods 0.000 description 7
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 5
- 238000000151 deposition Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- 239000007789 gas Substances 0.000 description 5
- 238000002347 injection Methods 0.000 description 5
- 239000007924 injection Substances 0.000 description 5
- 239000001301 oxygen Substances 0.000 description 5
- 229910052760 oxygen Inorganic materials 0.000 description 5
- 238000012360 testing method Methods 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 238000012512 characterization method Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 230000004069 differentiation Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 210000002257 embryonic structure Anatomy 0.000 description 1
- 239000003344 environmental pollutant Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 231100000719 pollutant Toxicity 0.000 description 1
- 239000002244 precipitate Substances 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 239000013049 sediment Substances 0.000 description 1
- 238000004062 sedimentation Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000003949 trap density measurement Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76251—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
- H01L21/76254—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Recrystallisation Techniques (AREA)
- Element Separation (AREA)
- Formation Of Insulating Films (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明涉及使电损耗减小的SOI型结构的制造方法,所述结构依次包括硅支承衬底(2)、氧化物层(10)、以及半导体材料的薄层(11)。多晶硅层插在支承衬底与氧化物层之间,所述方法包括以下步骤:a)氧化半导体材料施主衬底(1),以在其表面上形成氧化物层(10);b)将离子注入施主衬底中,以在施主衬底中形成脆化区;c)将施主衬底(1)粘附在支承衬底(2)上,对所述支承衬底(2)进行过能够使其具有高的电阻率的热处理,支承衬底(2)中的接收施主衬底(1)的上表面被所述多晶硅层(20)覆盖;d)使施主衬底(1)沿着脆化区断裂,以将半导体材料的薄层(11)转移至支承衬底(2)上;e)对所获得的结构(3)执行至少一个热稳定化处理,其特征在于,在形成多晶硅层(20)之前,执行所述能够使所述支承衬底(2)具有高的电阻率的处理,并且步骤e)包括至少一个在不超过950℃的温度下持续至少10分钟的长的热步骤。
Description
技术领域
本发明涉及使电损耗减小的绝缘体上半导体型结构的制造方法。本发明还涉及这样的结构。
因此,本发明主要涉及通过SmartCut方法(注册商标)制造绝缘体上半导体型(SOI)结构的一般领域。例如,专利US 5 374 564详细地描述了该SmartCut方法。
背景技术
该SOI类型的结构通常包括:支承层,其通常由高电阻率的硅单晶体制成;绝缘氧化物层;以及半导体材料的薄层。
该薄层设计成接收元件,尤其电子元件。
尤其在利用射频的应用中,例如辐射发声科学领域中,即使存在绝缘层,所发射的部分波也可能被支承衬底吸收,引起电损耗。
为了克服该缺点,有人建议,将支承衬底的电阻率增加至超过500Ω.cm,或甚至超过几千Ohms.cm,但事实证明这仍不够。
接着,又有人提出,在支承衬底的上面(即,接收绝缘层和薄层的一面)沉积一层具有高载荷子陷阱密度的材料。
多晶硅层尤其适于确保该功能。多晶硅的结构由多个晶粒形成,所述晶粒具有形成陷阱的缺陷边界(粒子接合处),这使整体的导电性尤其低。这减小了支承衬底水平上的漏泄电流和电阻率损耗。
所执行的技术由以下步骤组成:在支承衬底上沉积多晶硅层;接着应用SmartCut方法的常规步骤。
文献US 2007/032 040中专门描述了该种方法。
但是,根据所述文献的描述,在所产生的具有高电阻率的结构上进行测试时,本申请人注意到所讨论的技术并未将电损耗减小到令人满意的程度。
本发明旨在,通过提供使电损耗减小的绝缘体上半导体型结构的制造方法来解决该问题,其中放置在支承衬底上的多晶硅层具有预期的电阻特性。
发明内容
这是一种使电损耗减小的绝缘体上半导体型结构的制造方法,所述绝缘体上半导体型结构依次包括由硅制成的支承衬底、氧化物层、以及半导体材料的薄层,多晶硅层插在支承衬底与氧化物层之间,该方法包括以下步骤:
a)氧化由半导体材料制成的施主衬底,以在表面上形成氧化物层;
b)将离子注入施主衬底中,以在施主衬底中形成脆化区;
c)将施主衬底粘附在支承衬底上,氧化物层位于粘附界面上,对所述支承进行能够使其具有高电阻率即大于500Ω的电阻率的热处理,所述支承衬底中接收施主衬底的上表面被所述多晶硅层覆盖;
d)使施主衬底沿着脆化区断裂,以将半导体材料的薄层转移至支承衬底;
e)对所获得的结构执行至少一个稳定化处理。
该方法的特征在于,在形成多晶硅层之前,执行能够使所述支承衬底具有高电阻率的所述处理,并且步骤e)包括至少一个在不超过950℃的温度下持续至少10分钟的长的热步骤。
从而,在能够使支承衬底具有高电阻率的处理之后沉积多晶硅,以使在该处理期间所使用的高温不会影响多晶硅层的多晶特性。
类似地,最终结构的热处理期间所使用的热预算不足以改变该多晶特性。
根据其它优点和非限制性特征:
-所述支承衬底的电阻率大于1000Ω.cm,优选地大于2000Ω.cm,更优选地大于3000Ω.cm;
-所述长的热步骤进行若干小时;
-该方法包括在大于1000℃的温度下进行少于10分钟的短暂处理,优选地在1200℃数量级的温度下持续一至两分钟;
-所述能够使支承衬底具有高电阻率的热处理包括至少一个使温度在500℃与1200℃之间持续30分钟至20小时的步骤;
-所述能够使支承衬底具有高电阻率的热处理为具有三个步骤的退火处理,第二步骤中的温度小于其它两个步骤的温度;
-所述三个步骤分别在以下条件下执行,即温度在1000℃与1200℃之间持续1至10个小时,温度在600℃与900℃之间持续1至10个小时,以及温度在900℃与1200℃之间持续1至48个小时;
-在步骤e)中,所述稳定化包括至少一个热稳定化处理和针对薄层的一个热减薄处理;
-在步骤c)中,在沉积多晶硅层之前,在受主衬底上沉积结晶网络的半导体去耦层,即具有与单晶硅不同的网格参数的半导体去耦层;
-所述去耦层包括多晶硅;
-所述去耦层还包括硅基半导体材料和基于另一原子种类的半导体材料;
-所述硅基半导体材料为SiC或SiGe;
-所述去耦层的沉积和所述多晶硅层的沉积连续执行,即,首先由两个气体源分别同时供应多晶硅和另一原子种类,然后仅由多晶硅源供应;
-在所述多晶硅层上沉积新的去耦层;
-然后在所述新的去耦层上沉积由多晶硅层和去耦层构成的至少一个堆叠;
本发明还涉及使电损耗减小的绝缘体上半导体型结构,该结构依次包括由硅制成的支承衬底、氧化物层和半导体材料的薄层,多晶硅层插在所述支承衬底与所述氧化物层之间,并且特征在于,所述多晶硅层具有大于5000Ohms.cm的电阻率。
优选地,该结构的平均电阻率大于10000Ohms.cm,或者甚至大于50000Ohms.cm。
附图说明
根据以下某些优选实施例的描述,本发明的特征和优点将显现。本说明书参考附图来给出,其中:
-图1A至图1G示出了根据本发明方法的不同步骤;
-图2是结构中插有去耦层的部分的详细视图;
-图3是图2的变型,其中在多晶硅上形成有额外的去耦层;
-图4是根据本发明的结构的剖视图,其中要测试该结构的电阻率;
-图5A和图5B是分别示出利用“SRP”方法经由诸如图4的结构所测得的根据现有技术和根据本发明的电阻率的曲线图。
具体实施方式
如前所述,根据本发明的方法为SmartCut类型的方法。
图1A相应地示出了由硅(Si),尤其单晶硅组成的施主衬底1,所述施主衬底1由二氧化硅(SIO2)层10覆盖。这与图1B对应。
该氧化物层可以由施主衬底1的热氧化产生,或者利用本领域技术人员所熟知的气相化学沉积技术,缩写为CVD和LPCVD(对应“化学气相沉积”和“低压化学气相沉积”),通过常规沉积来形成。
参考图1C,经由氧化物层2将原子种类或离子种类注入所述施主衬底。
“注入原子种类或离子种类”被理解为,能够将这些种类以最大浓度引入施主衬底并到达衬底相对于被轰击表面的预定深度处以形成脆化区13的这些种类的任意轰击。这类注入根据通称为SmartCut的方法来进行。
脆化区13将薄层11与施主衬底1的剩余部分12区分开。
原子种类或离子种类的注入可以是简单的注入,即,注入单一原子种类,诸如注入氢、氦或惰性气体。
注入还可以为,共同注入原子种类或离子种类。
受主衬底2示出在图1D中,并且为由硅制成的固体衬底。
该支承衬底的特征在于,进行过能够使其具有其它电阻率的热处理,所述其它电阻率为大于500Ω.cm的电阻率,或甚至大于1000Ω.cm,优选地大于2000Ω.cm,或甚至更优选地大于3000Ω.cm。
在本方法的范围内,该处理可以从制造衬底开始执行或者在开始之后执行。
能够使支承衬底2具有高电阻率的该热处理为,例如包括使温度在500℃与1200℃之间持续30分钟至20小时的至少一个步骤的热处理。
在另一个实施例中,该热处理包括具有三个步骤的退火处理,使第二步骤中的温度小于其它两个步骤。
有利地,这三个步骤分别在以下条件下执行:温度在1000℃与1200℃之间持续1至10个小时,温度在600℃与900℃之间持续1至10个小时,以及温度在900℃与1200℃之间持续1至48个小时。
被称为“高-低-高处理”的该有益且可选的处理的第一步骤的功能为,通过被称为“外扩散(exodiffusion)”的现象来去除衬底的表面区中的氧,以生成洁净区,即没有氧沉淀物的区域。因此,该区域的缺陷比开始更少,以利于之后沉积多晶硅。
该方法的第二步骤旨在,使晶核能够形成,即产生间隙氧沉淀物的“晶胚”。
最后,该方法的第三步骤的功能是,使在前一步骤中产生的沉淀物能够生长,即,构成氧簇合物。这表现为材料电阻率的增加。
在任何情形下,在衬底2上沉积多晶硅层20之前,执行该衬底2的电阻率的增加处理。
这样一来,有效地保留了层20的多晶硅结构。
在将施主衬底1翻转之后,接着将其与支承衬底8的层20接触,以使氧化物层10重新与多晶硅层20接触。
两个衬底之间的粘附通过分子粘附以优选而非限制性的方式实现。
执行剥离退火,接下来使施主衬底1的剩余部分12在脆化区13的水平处分离,从而将层11转移至支承衬底2,更确切地说转移到多晶硅层20上。
由此生成处于半完成状态下的绝缘体上半导体类型的衬底3。
然后,对所产生的结构3进行稳定化处理。
按照本发明,该稳定化处理包括以不超过950℃的温度进行至少10分钟的长的热步骤,以及可选地,以大于1000℃的温度进行小于10分钟的短暂处理。
优选地,长的热步骤执行若干小时,然而短暂处理以1200℃量级的温度进行1至2分钟。
更确切而言,这些修整步骤包括以下处理中的至少一个:
a)在抛光之前进行热稳定化处理,以使因在界面13的水平处分离而损坏的施主衬底的区域被消耗掉;
b)执行机械和化学抛光处理(CMP)以消耗层11的材料,从而达到期望的厚度;
c)最后,执行热减薄处理,以获得最终的优选厚度。
鉴于上文所述的温度和持续时间的条件,所执行的热预算对于丧失了有益效果的再结晶多晶硅是不够的。
但是,在结构稳定化期间限制处理的持续时间和/或温度,使所产生的界面发生脆化,以便十分有利于执行中间处理以增强结构的紧凑。在利用等离子体粘合之前执行特定处理。
根据本发明方法的优选实施例,在层21上形成多晶硅层,其中层21被称为“网络结晶去耦”,即具有浓度梯度且网格参数与由支承衬底形成的硅的网格参数不同的层。
网格参数的差异例如大于5%。
有利地,该去耦层包括多晶硅,但决非纯单晶硅。
根据优选实施例,该去耦层还包括硅基半导体材料和基于另一原子种类的半导体材料。
例如,这可以是SiC或SiGe。
支承衬底2与多晶硅层之间的该梯度层的优点在于,防止多晶硅从层11开始再结晶。
该梯度层阻碍多晶硅再结晶。经由其空腔和粒子接合,多晶硅层:
-俘获使电阻率下降的污染物(B、P、Ca、Na等);
-对氧化物层10下方所包含的电荷形成屏障;
-防止包含在氧化物10中的间隙氧扩散(扩散导致俘获减弱,诸如“吸气”效应)。
优选地,去耦层21以及多晶硅层20在同一沉积步骤中连续地制造,即首先通过注射构成多晶硅的第一气体和构成另一原子种类的第二气体来形成层21;接着,一旦获得优选厚度,则通过继续注射形成多晶硅层的气体来切断第二气体的到达。
如图3所示,还可以构造新的去耦多晶硅层,这防止后者从半导体材料的薄层11开始再结晶。
可选地,可以形成包括去耦层21/多晶硅层20/去耦层21/多晶硅层20等的堆叠。
有利地,多晶硅层和一个或多个去耦层的总厚度在和 之间,其中多晶硅层和去耦层之间的厚度比为10。
图4提出了根据本发明获得的结构的电阻率的测试。
特征化通过被称为“4PP”(对应“4点探针”)的已知方法来进行,尤其利用穿过整个结构的4个电极来进行。
如上述图所示,被称为“SRP”的第二种方法,其同样众所周知,通过斜接面来跟踪作为深度的函数的电阻率的演变。
不论所使用的方法,显然,与未经本发明方法处理过的相同结构相比,根据本发明方法所处理的结构保持高的电阻率。
使用被称为4PP的方法并且通过执行比较测试,平均电阻率从4至5000Ω.cm上升至超过70000Ω.cm。
此外,如图5A和图5B所示,将在说明书开始所引用的现有技术的结构上进行测试的称为“SRP”的方法(图5A)与本发明(图5B)相比较,表明,根据本发明的多晶硅层具有非常高的电阻率,而根据现有技术的结构则相反。
其原因在于,多晶硅保持其多晶结构。
最后,通过将电信号“注射”到元件中进行测试。
然后,对作为主信号的函数的谐波的功率进行测量。
当运行用于射频领域的元件时,以不同频率经过该元件的电信号可能产生寄生信号。这些寄生信号被称为谐波。
在玻璃衬底的情形下,几乎不产生谐波,并且形成有电子元件的衬底的性能越好,则谐波的功率越低。
在支承衬底2由高电阻率硅制成且盒下方不存在多晶硅层的情形下,谐波高。
在具有该层的情形下,即使热处理没有改变,电学性能也会改善,但热预算会使多晶硅局部再结晶,或甚至全部再结晶,并且消除明显的电学陷阱。
最后,因为应用了根据本发明的制造方法并且/或者引入了防止硅再结晶的去耦层21,因此盒下方多晶硅的存在将明显提高电学性能。
最后,显然,除了SmarCut技术以外,在制造SOI类型结构的范围内还可以实现在支承衬底与多晶硅之间沉积梯度层。
Claims (13)
1.一种使电损耗减小的绝缘体上半导体型结构(3)的制造方法,所述绝缘体上半导体型结构(3)依次包括由硅制成的支承衬底(2)、氧化物层(10)、以及半导体材料的薄层(11),多晶硅层(20)插在所述支承衬底(2)与所述氧化物层(10)之间,该方法包括以下步骤:
a)氧化由半导体材料制成的施主衬底(1),以在表面上形成氧化物层(10);
b)将离子注入所述施主衬底中,以在所述施主衬底中形成脆化区(13);
c)将施主衬底(1)粘附在支承衬底(2)上,氧化物层(10)位于粘附界面上,对所述支承衬底(2)进行过能够使其具有高的电阻率,即大于500Ω.cm的电阻率的热处理,所述支承衬底(2)中的接收所述施主衬底(1)的上表面被所述多晶硅层(20)覆盖;
d)使所述施主衬底(1)沿着脆化区(13)断裂,以将半导体材料的薄层(11)转移至支承衬底(2);
e)对所获得的结构(3)执行至少一个热稳定化处理,
其特征在于,在形成多晶硅层(20)之前,执行所述能够使所述支承衬底(2)具有高的电阻率的处理,并且步骤e)包括至少一个在不超过950℃的温度下持续至少10分钟的长的热步骤,
所述能够使支承衬底(2)具有高电阻率的热处理为具有三个步骤的退火处理,第二步骤中的温度小于其它两个步骤的温度。
2.根据权利要求1所述的方法,其特征在于,所述支承衬底(2)的电阻率大于1000Ω.cm。
3.根据权利要求1所述的方法,其特征在于,所述热稳定化处理包括在大于1000℃的温度下,在少于10分钟的时间内所执行的短暂处理。
4.根据权利要求1所述的方法,其特征在于,所述能够使支承衬底(2)具有高电阻率的热处理包括至少一个使温度在500℃与1200℃之间持续30分钟至20小时的步骤。
5.根据权利要求1所述的方法,其特征在于,所述三个步骤分别在以下条件下执行,即温度在1000℃与1200℃之间持续1至10个小时,温度在600℃与900℃之间持续1至10个小时,以及温度在900℃与1200℃之间持续1至48个小时。
6.根据权利要求1所述的方法,其特征在于,在步骤e)中,所述热稳定化包括至少一个热稳定化处理和针对所述薄层(11)的一个热减薄处理。
7.根据权利要求1所述的方法,其特征在于,在步骤c)中,在沉积多晶硅层(20)之前,在支承衬底上沉积去耦层(21),所述去耦层(21)是具有与硅单晶体不同的网格参数的半导体层。
8.根据权利要求7所述的方法,其特征在于,所述去耦层(21)包括多晶硅。
9.根据权利要求8所述的方法,其特征在于,所述去耦层(21)还包括硅基半导体材料和基于另一原子种类的半导体材料。
10.根据权利要求9所述的方法,其特征在于,所述硅基半导体材料为SiC或SiGe。
11.根据权利要求9或10所述的方法,其特征在于,所述去耦层(21)和所述多晶硅层(20)的沉积连续执行,即,首先由两个气体源分别同时供应多晶硅和另一原子种类,然后仅由多晶硅源供应。
12.根据权利要求7所述的方法,其特征在于,在多晶硅层(20)上还沉积新的去耦层(21)。
13.根据权利要求12所述的方法,其特征在于,在所述新的去耦层(21)上沉积由多晶硅层(20)和去耦层(21)构成的至少一个堆叠。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0958658 | 2009-12-04 | ||
FR0958658A FR2953640B1 (fr) | 2009-12-04 | 2009-12-04 | Procede de fabrication d'une structure de type semi-conducteur sur isolant, a pertes electriques diminuees et structure correspondante |
PCT/EP2010/068883 WO2011067394A1 (fr) | 2009-12-04 | 2010-12-03 | Procede de fabrication d'une structure de type semi-conducteur sur isolant, a pertes electriques diminuees et structure correspondante |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102640278A CN102640278A (zh) | 2012-08-15 |
CN102640278B true CN102640278B (zh) | 2014-07-30 |
Family
ID=41647238
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201080054092.1A Active CN102640278B (zh) | 2009-12-04 | 2010-12-03 | 使电损耗减小的绝缘体上半导体型结构的制造方法及相应的结构 |
Country Status (9)
Country | Link |
---|---|
US (3) | US8658514B2 (zh) |
EP (1) | EP2507827A1 (zh) |
JP (1) | JP2013513234A (zh) |
KR (1) | KR101379409B1 (zh) |
CN (1) | CN102640278B (zh) |
FR (1) | FR2953640B1 (zh) |
SG (1) | SG181093A1 (zh) |
TW (1) | TWI544550B (zh) |
WO (1) | WO2011067394A1 (zh) |
Families Citing this family (51)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2953640B1 (fr) | 2009-12-04 | 2012-02-10 | S O I Tec Silicon On Insulator Tech | Procede de fabrication d'une structure de type semi-conducteur sur isolant, a pertes electriques diminuees et structure correspondante |
FR2973159B1 (fr) * | 2011-03-22 | 2013-04-19 | Soitec Silicon On Insulator | Procede de fabrication d'un substrat de base |
US8853054B2 (en) * | 2012-03-06 | 2014-10-07 | Sunedison Semiconductor Limited | Method of manufacturing silicon-on-insulator wafers |
FR2999801B1 (fr) * | 2012-12-14 | 2014-12-26 | Soitec Silicon On Insulator | Procede de fabrication d'une structure |
US9147803B2 (en) | 2013-01-02 | 2015-09-29 | Micron Technology, Inc. | Engineered substrates having epitaxial formation structures with enhanced shear strength and associated systems and methods |
US8951896B2 (en) | 2013-06-28 | 2015-02-10 | International Business Machines Corporation | High linearity SOI wafer for low-distortion circuit applications |
CN103390593B (zh) * | 2013-08-05 | 2015-09-23 | 苏州远创达科技有限公司 | 一种半导体衬底及其制造方法 |
JP6070487B2 (ja) * | 2013-09-04 | 2017-02-01 | 信越半導体株式会社 | Soiウェーハの製造方法、soiウェーハ、及び半導体デバイス |
JP5942948B2 (ja) * | 2013-09-17 | 2016-06-29 | 信越半導体株式会社 | Soiウェーハの製造方法及び貼り合わせsoiウェーハ |
FI130149B (en) * | 2013-11-26 | 2023-03-15 | Okmetic Oyj | High Resistive Silicon Substrate with Reduced RF Loss for RF Integrated Passive Device |
KR102360695B1 (ko) * | 2014-01-23 | 2022-02-08 | 글로벌웨이퍼스 씨오., 엘티디. | 고 비저항 soi 웨이퍼 및 그 제조 방법 |
FR3019373A1 (fr) | 2014-03-31 | 2015-10-02 | St Microelectronics Sa | Procede de fabrication d'une plaque de semi-conducteur adaptee pour la fabrication d'un substrat soi et plaque de substrat ainsi obtenue |
JP6118757B2 (ja) | 2014-04-24 | 2017-04-19 | 信越半導体株式会社 | 貼り合わせsoiウェーハの製造方法 |
JP6100200B2 (ja) | 2014-04-24 | 2017-03-22 | 信越半導体株式会社 | 貼り合わせsoiウェーハの製造方法 |
US9853133B2 (en) * | 2014-09-04 | 2017-12-26 | Sunedison Semiconductor Limited (Uen201334164H) | Method of manufacturing high resistivity silicon-on-insulator substrate |
FR3027451B1 (fr) * | 2014-10-21 | 2016-11-04 | Soitec Silicon On Insulator | Substrat et procede de fabrication d'un substrat |
EP3573094B1 (en) | 2014-11-18 | 2023-01-04 | GlobalWafers Co., Ltd. | High resistivity semiconductor-on-insulator wafer and a method of manufacturing |
CN104485309B (zh) * | 2014-12-25 | 2017-06-27 | 上海华虹宏力半导体制造有限公司 | Soi结构的制作方法 |
JP6179530B2 (ja) * | 2015-01-23 | 2017-08-16 | 信越半導体株式会社 | 貼り合わせsoiウェーハの製造方法 |
JP2016143820A (ja) * | 2015-02-04 | 2016-08-08 | 信越半導体株式会社 | 貼り合わせ半導体ウェーハ及びその製造方法 |
FR3037438B1 (fr) | 2015-06-09 | 2017-06-16 | Soitec Silicon On Insulator | Procede de fabrication d'un element semi-conducteur comprenant une couche de piegeage de charges |
JP6353814B2 (ja) * | 2015-06-09 | 2018-07-04 | 信越半導体株式会社 | 貼り合わせsoiウェーハの製造方法 |
CN105140107B (zh) * | 2015-08-25 | 2019-03-29 | 上海新傲科技股份有限公司 | 带有电荷陷阱和绝缘埋层衬底的制备方法 |
EP3144958B1 (en) * | 2015-09-17 | 2021-03-17 | Soitec | Structure for radiofrequency applications and process for manufacturing such a structure |
FR3048306B1 (fr) * | 2016-02-26 | 2018-03-16 | Soitec | Support pour une structure semi-conductrice |
FR3049763B1 (fr) | 2016-03-31 | 2018-03-16 | Soitec | Substrat semi-conducteur sur isolant pour applications rf |
FR3051968B1 (fr) * | 2016-05-25 | 2018-06-01 | Soitec | Procede de fabrication d'un substrat semi-conducteur a haute resistivite |
JP6443394B2 (ja) | 2016-06-06 | 2018-12-26 | 信越半導体株式会社 | 貼り合わせsoiウェーハの製造方法 |
JP6498635B2 (ja) * | 2016-06-23 | 2019-04-10 | 信越半導体株式会社 | 貼り合わせsoiウェーハの製造方法 |
FR3058561B1 (fr) | 2016-11-04 | 2018-11-02 | Soitec | Procede de fabrication d'un element semi-conducteur comprenant un substrat hautement resistif |
FR3062238A1 (fr) | 2017-01-26 | 2018-07-27 | Soitec | Support pour une structure semi-conductrice |
FR3064820B1 (fr) | 2017-03-31 | 2019-11-29 | Soitec | Procede d'ajustement de l'etat de contrainte d'un film piezoelectrique |
JP6919579B2 (ja) * | 2018-01-17 | 2021-08-18 | 株式会社Sumco | 貼り合わせウェーハの製造方法、貼り合わせウェーハ |
WO2020008116A1 (fr) | 2018-07-05 | 2020-01-09 | Soitec | Substrat pour un dispositif integre radioafrequence et son procede de fabrication |
FR3091620B1 (fr) * | 2019-01-07 | 2021-01-29 | Commissariat Energie Atomique | Procédé de transfert de couche avec réduction localisée d’une capacité à initier une fracture |
FR3094573B1 (fr) | 2019-03-29 | 2021-08-13 | Soitec Silicon On Insulator | Procede de preparation d’une couche mince de materiau ferroelectrique |
FR3098642B1 (fr) | 2019-07-12 | 2021-06-11 | Soitec Silicon On Insulator | procédé de fabrication d'une structure comprenant une couche mince reportée sur un support muni d’une couche de piégeage de charges |
FR3121548B1 (fr) | 2021-03-30 | 2024-02-16 | Soitec Silicon On Insulator | Procede de preparation d’un substrat avance, notamment pour des applications photoniques |
FR3113184B1 (fr) | 2020-07-28 | 2022-09-16 | Soitec Silicon On Insulator | Procede de preparation d’un substrat support, et procede de report d’une couche mince sur ce substrat support |
EP4189734B1 (fr) | 2020-07-28 | 2024-06-26 | Soitec | Procede de report d'une couche mince sur un substrat support muni d'une couche de piegeage de charges |
FR3114910A1 (fr) * | 2020-10-06 | 2022-04-08 | Soitec | Procédé de fabrication d’un substrat pour la croissance épitaxiale d’une couche d’un alliage III-N à base de gallium |
CN112420915B (zh) * | 2020-11-23 | 2022-12-23 | 济南晶正电子科技有限公司 | 复合衬底的制备方法、复合薄膜及电子元器件 |
FR3129028B1 (fr) | 2021-11-09 | 2023-11-10 | Soitec Silicon On Insulator | Procede de preparation d’un substrat support muni d’une couche de piegeage de charges |
FR3129029B1 (fr) | 2021-11-09 | 2023-09-29 | Soitec Silicon On Insulator | Procede de preparation d’un substrat support muni d’une couche de piegeage de charges |
FR3137493A1 (fr) | 2022-06-29 | 2024-01-05 | Soitec | Procede de fabrication d’une structure comportant une couche barriere a la diffusion d’especes atomiques |
FR3137490B1 (fr) | 2022-07-04 | 2024-05-31 | Soitec Silicon On Insulator | Procede de fabrication d’une structure comportant une couche barriere a la diffusion d’especes atomiques |
WO2024115411A1 (fr) | 2022-11-29 | 2024-06-06 | Soitec | Support comprenant une couche de piegeage de charges, substrat composite comprenant un tel support et procedes de fabrication associes |
WO2024115410A1 (fr) | 2022-11-29 | 2024-06-06 | Soitec | Support comprenant une couche de piegeage de charges, substrat composite comprenant un tel support et procedes de fabrication associes. |
WO2024115414A1 (fr) | 2022-11-29 | 2024-06-06 | Soitec | Support comprenant une couche de piegeage de charges, substrat composite comprenant un tel support et procedes de fabrication associes |
FR3145444A1 (fr) | 2023-01-27 | 2024-08-02 | Soitec | Structure comprenant une couche superficielle reportee sur un support muni d’une couche de piegeage de charges a contamination limitee et procede de fabrication |
FR3146020A1 (fr) | 2023-02-20 | 2024-08-23 | Soitec | Support comprenant une couche de piégeage de charges, substrat composite comprenant un tel support et procédé de fabrication associés |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1765014A (zh) * | 2003-02-18 | 2006-04-26 | 康宁股份有限公司 | 基于玻璃的soi结构 |
EP1688990A2 (en) * | 2005-02-04 | 2006-08-09 | Sumco Corporation | Method for manufacturing SOI substrate |
CN1985368A (zh) * | 2004-06-03 | 2007-06-20 | S.O.I.探测硅绝缘技术公司 | 混合外延支撑件及其制作方法 |
Family Cites Families (55)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3500138A (en) * | 1967-08-31 | 1970-03-10 | Gen Telephone & Elect | Bipolar mos field effect transistor |
US3577019A (en) * | 1968-09-24 | 1971-05-04 | Gen Electric | Insulated gate field effect transistor used as a voltage-controlled linear resistor |
GB8417772D0 (en) | 1984-07-12 | 1984-08-15 | Thorn Emi Domestic Appliances | Carbonating apparatus |
JPS61174744A (ja) * | 1985-01-30 | 1986-08-06 | Nec Corp | 集積回路装置およびその製造方法 |
FR2681472B1 (fr) | 1991-09-18 | 1993-10-29 | Commissariat Energie Atomique | Procede de fabrication de films minces de materiau semiconducteur. |
US5561303A (en) * | 1991-11-07 | 1996-10-01 | Harris Corporation | Silicon on diamond circuit structure |
JP3250673B2 (ja) * | 1992-01-31 | 2002-01-28 | キヤノン株式会社 | 半導体素子基体とその作製方法 |
JP3537500B2 (ja) * | 1994-08-16 | 2004-06-14 | バー−ブラウン・コーポレーション | インバータ装置 |
DE19710487A1 (de) * | 1996-03-13 | 1997-09-18 | Toshiba Kawasaki Kk | Halbleitervorrichtung |
US6127199A (en) * | 1996-11-12 | 2000-10-03 | Seiko Epson Corporation | Manufacturing method of active matrix substrate, active matrix substrate and liquid crystal display device |
JP3697106B2 (ja) * | 1998-05-15 | 2005-09-21 | キヤノン株式会社 | 半導体基板の作製方法及び半導体薄膜の作製方法 |
TW444266B (en) * | 1998-07-23 | 2001-07-01 | Canon Kk | Semiconductor substrate and method of producing same |
JP2000223682A (ja) * | 1999-02-02 | 2000-08-11 | Canon Inc | 基体の処理方法及び半導体基板の製造方法 |
KR100796249B1 (ko) * | 1999-12-24 | 2008-01-21 | 신에쯔 한도타이 가부시키가이샤 | 접합 웨이퍼의 제조방법 |
JP4463957B2 (ja) * | 2000-09-20 | 2010-05-19 | 信越半導体株式会社 | シリコンウエーハの製造方法およびシリコンウエーハ |
EP1220312A1 (en) * | 2000-12-29 | 2002-07-03 | STMicroelectronics S.r.l. | Integration process on a SOI substrate of a semiconductor device comprising at least a dielectrically isolated well |
JP3890202B2 (ja) * | 2001-03-28 | 2007-03-07 | 株式会社日立製作所 | 半導体装置の製造方法 |
US6897084B2 (en) * | 2001-04-11 | 2005-05-24 | Memc Electronic Materials, Inc. | Control of oxygen precipitate formation in high resistivity CZ silicon |
US7883628B2 (en) * | 2001-07-04 | 2011-02-08 | S.O.I.Tec Silicon On Insulator Technologies | Method of reducing the surface roughness of a semiconductor wafer |
JP3719998B2 (ja) * | 2002-04-01 | 2005-11-24 | 松下電器産業株式会社 | 半導体装置の製造方法 |
JP2004006615A (ja) * | 2002-04-26 | 2004-01-08 | Sumitomo Mitsubishi Silicon Corp | 高抵抗シリコンウエーハ及びその製造方法 |
US6743662B2 (en) * | 2002-07-01 | 2004-06-01 | Honeywell International, Inc. | Silicon-on-insulator wafer for RF integrated circuit |
TWI272641B (en) | 2002-07-16 | 2007-02-01 | Semiconductor Energy Lab | Method of manufacturing a semiconductor device |
EP1542269B1 (en) * | 2002-07-17 | 2016-10-05 | Sumco Corporation | A method of manufacturing a high-resistance silicon wafer |
US7662701B2 (en) * | 2003-05-21 | 2010-02-16 | Micron Technology, Inc. | Gettering of silicon on insulator using relaxed silicon germanium epitaxial proximity layers |
US7098148B2 (en) * | 2003-06-10 | 2006-08-29 | S.O.I.Tec Silicon On Insulator Technologies S.A. | Method for heat treating a semiconductor wafer |
KR20060056331A (ko) * | 2003-07-23 | 2006-05-24 | 에이에스엠 아메리카, 인코포레이티드 | 절연체-상-실리콘 구조 및 벌크 기판 상의 SiGe 증착 |
KR20060030911A (ko) * | 2003-07-29 | 2006-04-11 | 에스. 오. 이. 떼끄 씰리꽁 오 냉쉴라또흐 떼끄놀로지 | 공동-임플란트 및 열적 아닐링에 의한 개선된 품질의 박층제조방법 |
US7169421B2 (en) | 2003-08-20 | 2007-01-30 | Kraft Foods Holdings, Inc. | Method of making processed meat products |
JP2007507093A (ja) * | 2003-09-26 | 2007-03-22 | ユニべルシテ・カトリック・ドゥ・ルベン | 抵抗損を低減させた積層型半導体構造の製造方法 |
FR2860341B1 (fr) * | 2003-09-26 | 2005-12-30 | Soitec Silicon On Insulator | Procede de fabrication de structure multicouche a pertes diminuees |
US6855588B1 (en) * | 2003-10-07 | 2005-02-15 | United Microelectronics Corp. | Method of fabricating a double gate MOSFET device |
JP3985768B2 (ja) | 2003-10-16 | 2007-10-03 | 株式会社Sumco | 高抵抗シリコンウェーハの製造方法 |
EP1677344B1 (en) * | 2003-10-21 | 2013-11-06 | SUMCO Corporation | Process for producing high resistivity silicon wafer, and process for producing epitaxial wafer and soi wafer |
US7084460B2 (en) * | 2003-11-03 | 2006-08-01 | International Business Machines Corporation | Method for fabricating SiGe-on-insulator (SGOI) and Ge-on-insulator (GOI) substrates |
US7282449B2 (en) * | 2004-03-05 | 2007-10-16 | S.O.I.Tec Silicon On Insulator Technologies | Thermal treatment of a semiconductor layer |
US7132751B2 (en) * | 2004-06-22 | 2006-11-07 | Intel Corporation | Memory cell using silicon carbide |
FR2877491B1 (fr) * | 2004-10-29 | 2007-01-19 | Soitec Silicon On Insulator | Structure composite a forte dissipation thermique |
US7229901B2 (en) * | 2004-12-16 | 2007-06-12 | Wisconsin Alumni Research Foundation | Fabrication of strained heterojunction structures |
JP2006270000A (ja) * | 2005-03-25 | 2006-10-05 | Sumco Corp | 歪Si−SOI基板の製造方法および該方法により製造された歪Si−SOI基板 |
US7420226B2 (en) * | 2005-06-17 | 2008-09-02 | Northrop Grumman Corporation | Method for integrating silicon CMOS and AlGaN/GaN wideband amplifiers on engineered substrates |
KR101356685B1 (ko) * | 2005-12-19 | 2014-02-03 | 신에쯔 한도타이 가부시키가이샤 | Soi 기판의 제조방법 및 soi 기판 |
WO2008042478A2 (en) * | 2006-06-09 | 2008-04-10 | Massachusetts Institute Of Technology | Wide band and radio frequency waveguide and hybrid integration in a silicon package |
FR2917232B1 (fr) * | 2007-06-06 | 2009-10-09 | Soitec Silicon On Insulator | Procede de fabrication d'une structure pour epitaxie sans zone d'exclusion. |
JP5142831B2 (ja) * | 2007-06-14 | 2013-02-13 | 株式会社半導体エネルギー研究所 | 半導体装置及びその作製方法 |
JP5367330B2 (ja) * | 2007-09-14 | 2013-12-11 | 株式会社半導体エネルギー研究所 | Soi基板の作製方法及び半導体装置の作製方法 |
US8128749B2 (en) * | 2007-10-04 | 2012-03-06 | International Business Machines Corporation | Fabrication of SOI with gettering layer |
FR2925979A1 (fr) * | 2007-12-27 | 2009-07-03 | Commissariat Energie Atomique | PROCEDE DE FABRICATION D'UN SUBSTRAT SEMICONDUCTEUR SUR ISOLANT COMPRENANT UNE ETAPE D'ENRICHISSEMENT EN Ge LOCALISE |
US20090173967A1 (en) * | 2008-01-04 | 2009-07-09 | International Business Machines Corporation | Strained-channel fet comprising twist-bonded semiconductor layer |
FR2928775B1 (fr) * | 2008-03-11 | 2011-12-09 | Soitec Silicon On Insulator | Procede de fabrication d'un substrat de type semiconducteur sur isolant |
JP2009231376A (ja) * | 2008-03-19 | 2009-10-08 | Shin Etsu Handotai Co Ltd | Soiウェーハ及び半導体デバイスならびにsoiウェーハの製造方法 |
US9031536B2 (en) | 2008-04-02 | 2015-05-12 | Yougetitback Limited | Method for mitigating the unauthorized use of a device |
FR2938118B1 (fr) * | 2008-10-30 | 2011-04-22 | Soitec Silicon On Insulator | Procede de fabrication d'un empilement de couches minces semi-conductrices |
FR2953640B1 (fr) | 2009-12-04 | 2012-02-10 | S O I Tec Silicon On Insulator Tech | Procede de fabrication d'une structure de type semi-conducteur sur isolant, a pertes electriques diminuees et structure correspondante |
JP4956649B2 (ja) * | 2010-07-06 | 2012-06-20 | 三井造船株式会社 | 炭化珪素基板、半導体装置およびsoiウエハ |
-
2009
- 2009-12-04 FR FR0958658A patent/FR2953640B1/fr active Active
-
2010
- 2010-12-02 TW TW099141842A patent/TWI544550B/zh active
- 2010-12-03 EP EP10785433A patent/EP2507827A1/fr not_active Withdrawn
- 2010-12-03 CN CN201080054092.1A patent/CN102640278B/zh active Active
- 2010-12-03 SG SG2012039137A patent/SG181093A1/en unknown
- 2010-12-03 WO PCT/EP2010/068883 patent/WO2011067394A1/fr active Application Filing
- 2010-12-03 KR KR1020127017419A patent/KR101379409B1/ko active IP Right Grant
- 2010-12-03 JP JP2012541525A patent/JP2013513234A/ja active Pending
-
2012
- 2012-06-01 US US13/487,066 patent/US8658514B2/en active Active
-
2013
- 2013-10-09 US US14/049,263 patent/US8962450B2/en active Active
-
2015
- 2015-02-03 US US14/612,772 patent/US9293473B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1765014A (zh) * | 2003-02-18 | 2006-04-26 | 康宁股份有限公司 | 基于玻璃的soi结构 |
CN1985368A (zh) * | 2004-06-03 | 2007-06-20 | S.O.I.探测硅绝缘技术公司 | 混合外延支撑件及其制作方法 |
EP1688990A2 (en) * | 2005-02-04 | 2006-08-09 | Sumco Corporation | Method for manufacturing SOI substrate |
Also Published As
Publication number | Publication date |
---|---|
US20150171110A1 (en) | 2015-06-18 |
EP2507827A1 (fr) | 2012-10-10 |
US20140038388A1 (en) | 2014-02-06 |
FR2953640B1 (fr) | 2012-02-10 |
US8962450B2 (en) | 2015-02-24 |
FR2953640A1 (fr) | 2011-06-10 |
WO2011067394A1 (fr) | 2011-06-09 |
SG181093A1 (en) | 2012-07-30 |
US9293473B2 (en) | 2016-03-22 |
KR101379409B1 (ko) | 2014-04-04 |
CN102640278A (zh) | 2012-08-15 |
TWI544550B (zh) | 2016-08-01 |
US20120319121A1 (en) | 2012-12-20 |
TW201140697A (en) | 2011-11-16 |
US8658514B2 (en) | 2014-02-25 |
KR20120087188A (ko) | 2012-08-06 |
JP2013513234A (ja) | 2013-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102640278B (zh) | 使电损耗减小的绝缘体上半导体型结构的制造方法及相应的结构 | |
CN101207009B (zh) | Soi基板的制造方法 | |
KR950014609B1 (ko) | 반도체부재 및 반도체부재의 제조방법 | |
CN103262231B (zh) | 具有强化层的玻璃上半导体基材及其制备方法 | |
CN107408532A (zh) | 用于绝缘体上半导体结构的制造的热稳定电荷捕获层 | |
CN101681805B (zh) | Soi芯片的制造方法 | |
KR20190095322A (ko) | 높은 저항률 실리콘-온-절연체 구조 및 그의 제조 방법 | |
CN101501836A (zh) | 多层半导体晶片及其制造方法 | |
KR100890792B1 (ko) | 결합 계면 안정화를 위한 열처리 | |
CN114975085A (zh) | 具有优越性能、稳定性及可制造性的绝缘体结构上的射频硅 | |
US20210183691A1 (en) | Substrate for an integrated radiofrequency device, and process for manufacturing same | |
CN101286442B (zh) | Soi基板的制造方法 | |
KR101384845B1 (ko) | 반도체 기판의 제조 방법 | |
CN116669523A (zh) | 一种热释电复合薄膜的制备方法 | |
JP7024668B2 (ja) | Soiウェーハ及びその製造方法 | |
CN116613058A (zh) | 一种复合基底、复合薄膜及其制备方法 | |
JP2010525598A (ja) | 複合材料ウェハの製造方法および対応する複合材料ウェハ | |
US20040187769A1 (en) | Method of producing SOI wafer | |
TW202331791A (zh) | 用於製作在多晶碳化矽載體底材上包括單晶碳化矽薄層之複合結構之方法 | |
KR20240067134A (ko) | 다결정 SiC로 이루어진 캐리어 기판 상에 단결정 SiC로 이루어진 박층을 포함하는 복합 구조체를 제조하는 방법 | |
CN114284135A (zh) | 一种复合衬底的制备方法、复合衬底以及电子元器件 | |
JP2002289819A (ja) | Simox基板 | |
JPH10200078A (ja) | 半導体部材の製造方法および半導体部材 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |