CN102033736A - 一种指令集可扩展处理器的控制方法 - Google Patents
一种指令集可扩展处理器的控制方法 Download PDFInfo
- Publication number
- CN102033736A CN102033736A CN2010106239910A CN201010623991A CN102033736A CN 102033736 A CN102033736 A CN 102033736A CN 2010106239910 A CN2010106239910 A CN 2010106239910A CN 201010623991 A CN201010623991 A CN 201010623991A CN 102033736 A CN102033736 A CN 102033736A
- Authority
- CN
- China
- Prior art keywords
- programmable
- instruction
- logic cells
- programmable logic
- storage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 16
- 238000013507 mapping Methods 0.000 claims abstract description 6
- 230000007812 deficiency Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000004615 ingredient Substances 0.000 description 1
Images
Landscapes
- Microcomputers (AREA)
Abstract
一种指令集可扩展处理器的控制方法,通过对应的计算机处理器中内嵌入代替算术逻辑单元的可编程逻辑单元、可编程存储器以及指令配置模块进行控制,在不改变处理器硬件结构的情况下,通过配置可编程存储器中的映射关系,即可由相同的译码结果产生不同的控制信号,从而实现具有不同功能的指令,实现指令集的可灵活扩展且指令执行单元可配置,另外通过修改可编程存储器中的配置信息,实现对可编程算术逻辑单元或者可编程指令执行单元的多种配置方法,最后这样的控制方式还具有简便通用,且成本低的优点。
Description
技术领域
本发明属于计算机处理器技术领域,具体涉及一种指令集可扩展处理器的控制方法。
背景技术
处理器的算术逻辑单元是计算机处理器指令的执行单元,是处理器的核心组成部分。处理器指令通过解码后产生算术逻辑单元的控制信号,控制算术逻辑单元完成相应的功能。
在现代处理器设计中,算术逻辑单元的控制信号的产生有两种常用的方式:其一为有限状态机方式;其二为微程序方式。而有限状态机由硬件电路实现,设计复杂性高,当指令集规模达到100条以上时,状态机将变得异常复杂。因此硬件电路有限状态机的方法不适用与复杂指令集的设计。设计指令集复杂度较高的处理器时,通常采用微程序的方法,但是在现有采用微程序方法的设计中,微程序通常被存储在ROM中,内容不可改变,通用性及可扩展性较差。且在现代集成电路的设计中,对面积增加带来的代价已经有越来越高的容忍度。
发明内容
为了克服上述现有技术存在的不足,本发明的目的在于提供一种指令集可扩展处理器的控制方法,通过在对应的计算机处理器中内嵌入代替算术逻辑单元的可编程逻辑单元、可编程存储器以及指令配置模块进行控制,便可以实现处理器中指令集可扩展、指令执行单元可配置以及配置方式可修改的可扩展功能,另外这样的控制方式简便通用,且成本低。
为了达到上述目的,本发明采用的技术方案是:
一种指令集可扩展处理器的控制方法,首先在对应的计算机处理器中内嵌入代替算术逻辑单元的可编程逻辑单元、可编程存储器以及指令配置模块,其中可编程存储器内含有该可编程存储器的地址同可编程逻辑单元的控制信号间的映射关系以及可编程逻辑单元的配置信息,随后启动指令配置模块从可编程存储器内取出可编程逻辑单元的配置信息,再通过该配置信息对可编程逻辑单元进行配置,使得该可编程逻辑单元成为由可编程逻辑单元对应的控制信号控制执行的可编程算术逻辑单元或者可编程指令执行单元,接着计算机处理器的处理器指令译码单元将需要执行的指令进行译码处理形成包含对应可编程存储器的地址的指令译码结果,根据该指令译码结果内的可编程存储器的地址映射到对应的可编程逻辑单元的控制信号,随后启动该可编程逻辑单元的控制信号来控制执行对应的可编程算术逻辑单元或者可编程指令执行单元,该可编程算术逻辑单元或者可编程指令执行单元就通过输入指令源操作数来进行处理得到输入指令目的操作数。
通过对应的计算机处理器中内嵌入代替算术逻辑单元的可编程逻辑单元、可编程存储器以及指令配置模块进行控制,在不改变处理器硬件结构的情况下,通过配置可编程存储器中的映射关系,即可由相同的译码结果产生不同的控制信号,从而实现具有不同功能的指令,实现指令集的可灵活扩展且指令执行单元可配置,另外通过修改可编程存储器中的配置信息,实现对可编程算术逻辑单元或者可编程指令执行单元的多种配置方法,最后这样的控制方式还具有简便通用,且成本低的优点。
附图说明
附图是本发明的工作原理流程图。
具体实施方式
下面结合附图对本发明作更详细的说明。
指令集可扩展处理器的控制方法,首先在对应的计算机处理器中内嵌入代替算术逻辑单元的可编程逻辑单元、可编程存储器以及指令配置模块,其中可编程存储器内含有该可编程存储器的地址同可编程逻辑单元的控制信号间的映射关系以及可编程逻辑单元的配置信息,随后启动指令配置模块从可编程存储器内取出可编程逻辑单元的配置信息,再通过该配置信息对可编程逻辑单元进行配置,使得该可编程逻辑单元成为由可编程逻辑单元对应的控制信号控制执行的可编程算术逻辑单元或者可编程指令执行单元,接着计算机处理器的处理器指令译码单元将需要执行的指令进行译码处理形成包含对应可编程存储器的地址的指令译码结果,根据该指令译码结果内的可编程存储器的地址映射到对应的可编程逻辑单元的控制信号,随后启动该可编程逻辑单元的控制信号来控制执行对应的可编程算术逻辑单元或者可编程指令执行单元,该可编程算术逻辑单元或者可编程指令执行单元就通过输入指令源操作数来进行处理得到输入指令目的操作数。
通过对应的计算机处理器中内嵌入代替算术逻辑单元的可编程逻辑单元、可编程存储器以及指令配置模块进行控制,在不改变处理器硬件结构的情况下,通过配置可编程存储器中的映射关系,即可由相同的译码结果产生不同的控制信号,从而实现具有不同功能的指令,实现指令集的可灵活扩展且指令执行单元可配置,另外通过修改可编程存储器中的配置信息,实现对可编程算术逻辑单元或者可编程指令执行单元的多种配置方法,最后这样的控制方式还具有简便通用,且成本低的优点。
Claims (1)
1.一种指令集可扩展处理器的控制方法,其特征在于:首先在对应的计算机处理器中内嵌入代替算术逻辑单元的可编程逻辑单元、可编程存储器以及指令配置模块,其中可编程存储器内含有该可编程存储器的地址同可编程逻辑单元的控制信号间的映射关系以及可编程逻辑单元的配置信息,随后启动指令配置模块从可编程存储器内取出可编程逻辑单元的配置信息,再通过该配置信息对可编程逻辑单元进行配置,使得该可编程逻辑单元成为由可编程逻辑单元对应的控制信号控制执行的可编程算术逻辑单元或者可编程指令执行单元,接着计算机处理器的处理器指令译码单元将需要执行的指令进行译码处理形成包含对应可编程存储器的地址的指令译码结果,根据该指令译码结果内的可编程存储器的地址映射到对应的可编程逻辑单元的控制信号,随后启动该可编程逻辑单元的控制信号来控制执行对应的可编程算术逻辑单元或者可编程指令执行单元,该可编程算术逻辑单元或者可编程指令执行单元就通过输入指令源操作数来进行处理得到输入指令目的操作数。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010106239910A CN102033736A (zh) | 2010-12-31 | 2010-12-31 | 一种指令集可扩展处理器的控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010106239910A CN102033736A (zh) | 2010-12-31 | 2010-12-31 | 一种指令集可扩展处理器的控制方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102033736A true CN102033736A (zh) | 2011-04-27 |
Family
ID=43886678
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010106239910A Pending CN102033736A (zh) | 2010-12-31 | 2010-12-31 | 一种指令集可扩展处理器的控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102033736A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108509013A (zh) * | 2017-02-28 | 2018-09-07 | 华为技术有限公司 | 一种处理指令的方法及装置 |
CN110888392A (zh) * | 2019-12-19 | 2020-03-17 | 江苏三蜂机器人有限公司 | 一种基于梯形图语言的逻辑控制器 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20010037441A1 (en) * | 2000-03-27 | 2001-11-01 | Infineon Technologies Ag | Method and apparatus for adding user-defined execution units to a processor using configurable long instruction word (CLIW) |
CN1337023A (zh) * | 1999-01-18 | 2002-02-20 | 安讯士公司 | 执行来自多个指令源的指令的处理器和方法 |
US6427202B1 (en) * | 1999-05-04 | 2002-07-30 | Microchip Technology Incorporated | Microcontroller with configurable instruction set |
US20070266225A1 (en) * | 2006-05-09 | 2007-11-15 | Ko Tak K V | Microcontroller unit |
CN101739383A (zh) * | 2008-11-19 | 2010-06-16 | 北京大学深圳研究生院 | 一种可配置处理器体系结构和控制方法 |
-
2010
- 2010-12-31 CN CN2010106239910A patent/CN102033736A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1337023A (zh) * | 1999-01-18 | 2002-02-20 | 安讯士公司 | 执行来自多个指令源的指令的处理器和方法 |
US6427202B1 (en) * | 1999-05-04 | 2002-07-30 | Microchip Technology Incorporated | Microcontroller with configurable instruction set |
US20010037441A1 (en) * | 2000-03-27 | 2001-11-01 | Infineon Technologies Ag | Method and apparatus for adding user-defined execution units to a processor using configurable long instruction word (CLIW) |
US20070266225A1 (en) * | 2006-05-09 | 2007-11-15 | Ko Tak K V | Microcontroller unit |
CN101739383A (zh) * | 2008-11-19 | 2010-06-16 | 北京大学深圳研究生院 | 一种可配置处理器体系结构和控制方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108509013A (zh) * | 2017-02-28 | 2018-09-07 | 华为技术有限公司 | 一种处理指令的方法及装置 |
CN108509013B (zh) * | 2017-02-28 | 2020-06-26 | 华为技术有限公司 | 一种处理指令的方法及装置 |
CN110888392A (zh) * | 2019-12-19 | 2020-03-17 | 江苏三蜂机器人有限公司 | 一种基于梯形图语言的逻辑控制器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2019218896A1 (zh) | 计算方法以及相关产品 | |
US9606807B2 (en) | Direct communication with a processor internal to a memory device | |
US9448917B2 (en) | System on chip and verification method thereof | |
US20120191767A1 (en) | Circuit which Performs Split Precision, Signed/Unsigned, Fixed and Floating Point, Real and Complex Multiplication | |
US10551868B2 (en) | Multiprocessor systems having processors with different processing capabilities connecting to a clock generator | |
US20170108908A1 (en) | Instruction optimization using voltage-based functional performance variation | |
CN104346132B (zh) | 应用于智能卡虚拟机运行的控制装置及智能卡虚拟机 | |
CN104298645A (zh) | 一种可灵活配置的可编程片上系统芯片及其启动配置方法 | |
Ouyang et al. | Active SSD design for energy-efficiency improvement of web-scale data analysis | |
US9529654B2 (en) | Recoverable and fault-tolerant CPU core and control method thereof | |
CN102033736A (zh) | 一种指令集可扩展处理器的控制方法 | |
CN105988773B (zh) | 硬件接口组件和用于硬件接口组件的方法 | |
CN102819441B (zh) | 一种基于MPC5200B的Vxworks系统快速启动方法 | |
US10503471B2 (en) | Electronic devices and operation methods of the same | |
US9952619B2 (en) | Dynamic adaptive clocking for non-common-clock interfaces | |
JP2013161484A (ja) | 再構成可能コンピューティング装置、その第1メモリ制御器及び第2メモリ制御器、並びにそのデバッギング用のトレースデータを処理する方法 | |
JP6378515B2 (ja) | Vliwプロセッサ | |
US20160170466A1 (en) | Power saving multi-width processor core | |
US9829964B2 (en) | Method and system for launching an application satisfying a current mode determined by looking up an opening directory for opening the current mode of an electronic device | |
CN101615114B (zh) | 完成两次乘法两次加法两次位移的微处理器实现方法 | |
JP2020127184A5 (zh) | ||
CN103235762A (zh) | 一种自索引寄存器文件堆装置 | |
CN111338694B (zh) | 运算方法、装置、计算机设备和存储介质 | |
CN203825619U (zh) | 一种包含多类存储器的存储模块 | |
US20150006850A1 (en) | Processor with heterogeneous clustered architecture |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20110427 |