CN101911507A - 数据处理设备和数据处理方法 - Google Patents

数据处理设备和数据处理方法 Download PDF

Info

Publication number
CN101911507A
CN101911507A CN2008801247998A CN200880124799A CN101911507A CN 101911507 A CN101911507 A CN 101911507A CN 2008801247998 A CN2008801247998 A CN 2008801247998A CN 200880124799 A CN200880124799 A CN 200880124799A CN 101911507 A CN101911507 A CN 101911507A
Authority
CN
China
Prior art keywords
bit
indicating number
sign indicating
sign
assigned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2008801247998A
Other languages
English (en)
Other versions
CN101911507B (zh
Inventor
横川峰志
山本真纪子
冈田谕志
阪井塁
池谷亮志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101911507A publication Critical patent/CN101911507A/zh
Application granted granted Critical
Publication of CN101911507B publication Critical patent/CN101911507B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • H03M13/1165QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/033Theoretical methods to calculate these checking codes
    • H03M13/036Heuristic code construction methods, i.e. code construction or code search based on using trial-and-error
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/255Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with Low Density Parity Check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/271Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6552DVB-T2
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/3405Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
    • H04L27/3416Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power in which the information is carried by both the individual signal points and the subset to which the individual points belong, e.g. using coset coding, lattice coding, or related schemes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/3488Multiresolution systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Error Detection And Correction (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Image Processing (AREA)

Abstract

本发明涉及一种能够改善对数据误差的容限的数据处理设备和数据处理方法。解复用器25根据用于将LDPC码的码比特分配给用于表示符号的符号比特的分配规则来置换所述码比特中的mb比特,并将置换之后的码比特设置为作为b个符号的符号比特。根据分配规则,在响应于误差概率将码比特和符号比特分组而形成的组被分别设置为码比特组和符号比特组的情况下,规定了码比特组中的任一个码比特组与该码比特组的码比特被分配给的符号比特的符号比特组的组合以及所述码比特和所述符号比特的比特数。

Description

数据处理设备和数据处理方法
技术领域
本发明涉及数据处理设备和数据处理方法,具体地,涉及例如能够改善对数据误差的容限的数据处理设备和数据处理方法。
背景技术
LDPC码具有高的纠错能力,并且近年来,LDPC码开始被广泛地应用于包括卫星数字广播系统的传输系统中,如在欧洲使用的DVB(Digital Video Broadcasting,数字视频广播)-S.2系统等(例如,参照非专利文件1)。此外,正在研究在下一代地面数字广播中也使用LDPC码。
通过近来的研究发现,在码长被增加到与Turbo码等相似时,通过LDPC码能够实现接近香农极限的性能。此外,由于LDPC码具有最小距离随码长成比例地增加的特性,因此,它的一个特点在于具有良好的块误差概率性能。此外,它还具有几乎不会出现在Turbo码等的解码特性中观察到的所谓误码平台(error floor)现象的优点。
下文具体描述如上所述的这种LDPC码。应当注意LDPC码是线性码,另外,尽管LDPC码不一定是二维码,但下面的描述是在假设其为二维码的情况下给出的。
LDPC码的最重要的特点是,限定该LDPC码的奇偶校验矩阵为稀疏矩阵。这里,稀疏矩阵为值为“1”的元素的数量非常少的矩阵(几乎所有元素均为0的矩阵)。
图1示出了LDPC码的奇偶校验矩阵H的一个实例。
在图1的奇偶校验矩阵中,每一列的权重(列权重)(“1”的数量)(权重)为“3”,且每一行的权重(行权重)为“6”。
在用LDPC码进行编码(LDPC编码)时,例如,基于奇偶校验矩阵H来产生生成矩阵G,并且该生成矩阵G与二维信息比特相乘,以生成码字(LDPC码)。
具体地,执行LDPC编码的编码设备首先计算满足表达式GHT=0的生成矩阵G以及奇偶校验矩阵H的转置矩阵HT。这里,如果生成矩阵G为K×N矩阵,则编码设备将生成矩阵G乘以K个信息比特的比特串(矢量u),以生成N个比特的码字c(=uG)。由编码设备生成的码字(LDPC码)由接收侧通过预定的通信通道来接收。
可以使用Gallager提出的作为概率解码(Probabilistic Decoding)的算法,即在包括可变节点(也称作消息节点)和校验节点的所谓坦纳图(Tanner Graph)上通过置信传播的消息传递算法(Message Passing Algorithm),来对LDPC码的解码。在以下描述中,可变节点和校验节点中的每一个均适当地被简称为节点。
图2示出了对LDPC码进行解码的过程。
应当注意,在以下描述中,由接收方接收的LDPC节点(一个码字)中的第n个码比特的值为“0”的似然性被表示为对数似然比的实数值被适当地称为接收值uoi。此外,从校验节点输出的消息由uj表示,并且从可变节点输出的消息由vi表示。
首先,如图2所示,在对LDPC码的解码中,在步骤S11,接收LDPC码,将消息(校验节点消息)uj初始化为“0”,并将采用整数、以作为重复过程的计数器的变量k初始化为0;此后处理进行至步骤S12。在步骤S12,基于通过接收LDPC码而获得的接收值uoi来执行由表达式(1)表示的数学运算(可变节点数学运算),以确定消息(可变节点消息)vi。此外,基于消息vi来执行由表达式(2)表示的数学运算(校验节点数学运算),以确定消息uj
[表达式1] v i = u 0 i + Σ j = 1 d v - 1 u j - - - ( 1 )
[表达式2] tanh ( u j 2 ) = Π i = 1 d c - 1 tanh ( v i 2 ) - - - ( 2 )
这里,表达式(1)和(2)中的dv和dc为可任意选择的参数,并且表示奇偶校验矩阵H的垂直方向(列)和水平方向(行)中“1”的数量。例如,在(3,6)码的情况下,dv=3且dc=6。
应当注意,在表达式(1)的可变节点数学运算和表达式(2)的校验节点数学运算中,数学运算的范围为1至dv-1或1至dc-1,这是因为从将要输出消息的边缘(将可变节点和校验节点互连的线)输入的消息不被作为数学运算的对象。同时,通过预先产生由表达式(3)表示的函数R(v1,v2)的表并连续地(递归地)使用如表达式(4)表示的表来执行表达式(2)的校验节点数学运算,其中,表达式(3)是通过相对于两个输入v1和v2的一个输出来定义的。
[表达式3]  x=2tanh-1{tanh(v1/2)tanh(v2/2)}=R(v1,v2)  (3)
[表达式4] u j = R ( v 1 , R ( v 2 , R ( v 3 , . . . R ( v d c - 2 , v d c - 1 ) ) ) ) - - - ( 4 )
此外,在步骤S12,变量k增1,并且处理进行至步骤S13。在步骤S13,确定变量k是否大于预定的重复解码次数C。如果在步骤S13中确定了变量k不大于C,则处理返回至步骤S12,并且此后重复相似的处理。
另一方面,如果在步骤S13确定了变量k大于C,则处理进行至步骤S14,在步骤S14中,确定和输出消息vi,作为通过执行由表达式(5)表示的数学运算而最终输出的解码结果,从而结束对LDPC码的解码过程。
[表达式5] v i = u 0 i + Σ j = 1 d v u j - - - ( 5 )
这里,与表达式(1)的可变节点数学运算不同的是,使用来自连接到可变节点的所有边缘的消息uj来执行表达式(5)的数学运算。
图3示出了(3,6)LDPC码(编码率为1/2,码长为12)的奇偶校验矩阵H的一个实例。
在图3的奇偶校验矩阵中,与图1中相同的是,列权重为3且行权重为6。
图4示出了图3的奇偶校验矩阵H的坦纳图。
这里,在图4中,由“+”表示校验节点并且由“=”表示可变节点。校验节点和可变节点分别对应于奇偶校验矩阵H的行和列。校验节点和可变节点之间的连接是边缘,并且对应于奇偶校验矩阵的元素“1”。
具体地,在奇偶校验矩阵的第i列的第j行中的元素为1的情况下,从顶部开始的第i个可变节点(节点“=”)和从顶部开始的第j个校验节点(节点“+”)通过边缘而相连。边缘表示与可变节点对应的码比特具有与校验节点对应的约束条件。
在作为LDPC码的解码方法的和乘积运算(Sum Product Algorithm)中,可变节点的数学运算和校验节点的数学运算被反复地执行。
图5示出了相对于某个可变节点执行的可变节点数学运算。
相对于该可变节点,与将要计算的某个边缘对应的消息vi是使用来自连接到该可变节点的其余边缘的消息u1和u2以及接收值uoi、通过表达式(1)的可变节点数学运算来确定的。此外,采用相似的方法来确定与任何其他边缘对应的消息。
图6示出了在某个校验节点处执行的校验节点数学运算。
这里,可以通过利用表达式a×b=exp{ln(|a|)+ln(|b|)}×sign(a)×sign(b)的关系将表达式(2)重写为表达式(6),来执行表达式(2)的校验节点数学运算。应当注意,当x≥0时sign(x)为1,而当x<0时sign(x)为-1。
[表达式6]
u j = 2 tanh - 1 ( Π i = 1 d c - 1 tanh ( v i 2 ) )
= 2 tanh - 1 [ exp { Σ i = 1 d c - 1 ln ( | tanh ( v i 2 ) | ) } × Π i = 1 d c - 1 sign ( tanh ( v i 2 ) ) ]
= 2 tanh - 1 [ exp { - ( Σ i = 1 d c - 1 - ln ( tanh ( | v i | 2 ) ) ) } ] × Π i = 1 d c - 1 sign ( v i ) - - - ( 6 )
此外,如果当x≥0时函数
Figure BPA00001183470600044
被定义为表达式则由于满足表达式
Figure BPA00001183470600046
表达式(6)可以被转换为表达式(7)。
[表达式7] u j = φ - 1 ( Σ i = 1 d c - 1 φ ( | v i | ) ) × Π i = 1 d c - 1 sign ( v i ) - - - ( 7 )
在该校验节点处,根据表达式(7)来执行表达式(2)的校验节点数学运算。
具体地,在该校验节点处,与将计算的某个边缘对应的消息uj是利用来自连接到该校验节点的其余边缘的消息v1、v2、v3、v4和v5、通过表达式(7)的校验节点数学运算来确定的。此外,采用相似的方法来确定与任何其他边缘对应的消息。
应当注意,表达式(7)的函数还可以表示为其中x>0,
Figure BPA00001183470600053
当函数
Figure BPA00001183470600054
Figure BPA00001183470600055
被结合到硬件中时,在有时使用LUT(查找表)来结合它们的情况下,这些LUT变为相同的LUT。
非专利文件1:DVB-S.2:ETSI EN 302 307 V1.1.2(2006年6月)
发明内容
技术问题
在作为卫星数字广播标准的DVB-S.2和作为下一代地面数字广播标准的DVB-T.2中采用LDPC码。此外,计划在作为下一代CATV(有线电视)数字广播标准的DVB-C.2中采用LDPC码。
在符合诸如DVB-S.2等的DVB标准的数字广播中,LDPC码被转换(符号化)为诸如QPSK(四相移相键控)的正交调制(数字调制)的符号,并且该符号被映射为信号点并发送。
在LDPC码的符号化过程中,以两个比特或更多个比特为单位来执行对LDPC码的码比特的置换,并将经过这种置换之后的码比特确定为符号比特。
已提出了多种方法,作为用于将LDPC码符号化的置换码比特的方法。然而,需要提出一种具有对于误差的改善的容限的新方法。
本发明已考虑到上述情况,并能够改善LDPC码等的数据对误差的容限。
根据本发明的一个方面,提供了一种数据处理设备或一种数据处理方法,其中,在码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入(所述存储装置沿行方向和所述列方向来存储所述码比特)并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号、且用b表示预定的正整数的情况下,所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且沿所述行方向被读出;其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个符号的情况下,根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备或所述数据处理方法包括置换装置或置换步骤,该置换装置或置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;所述分配规则为规定以下内容的规则:在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,作为所述码比特的所述码比特组中的任一个码比特组与该码比特组的码比特被分配给的符号比特的符号比特组的组合的组集、及所述组集的码比特组和符号比特组中的码比特和符号比特的每个比特数。
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为四个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定如下内容:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
另外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中,LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为2/3的LDPC码;m个比特为10个比特,而整数b为1;10个比特的码比特作为一个符号而被映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储16,200/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则,进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y6,将比特b7分配到比特y5,将比特b8分配到比特y9,以及将比特b9分配到比特y7
另外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中,在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为四个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
另外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为2/3的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储64,800/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y6,将比特b7分配到比特y5,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为四个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为3/4的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024 QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储16,200/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y6,将比特b1分配到比特y4,将比特b2分配到比特y8,将比特b3分配到比特y5,将比特b4分配到比特y0,将比特b5分配到比特y2,将比特b6分配到比特y1,将比特b7分配到比特y3,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为四个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为3/4的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储64,800/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y6,将比特b1分配到比特y4,将比特b2分配到比特y8,将比特b3分配到比特y5,将比特b4分配到比特y0,将比特b5分配到比特y2,将比特b6分配到比特y1,将比特b7分配到比特y3,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为三个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率最好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,误差概率最好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为4/5的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储16,200/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y6,将比特b1分配到比特y4,将比特b2分配到比特y8,将比特b3分配到比特y5,将比特b4分配到比特y0,将比特b5分配到比特y2,将比特b6分配到比特y1,将比特b7分配到比特y3,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为三个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为4/5的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储64,800/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y6,将比特b1分配到比特y4,将比特b2分配到比特y8,将比特b3分配到比特y5,将比特b4分配到比特y0,将比特b5分配到比特y2,将比特b6分配到比特y1,将比特b7分配到比特y3,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为四个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为5/6的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储16,200/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y6,将比特b1分配到比特y4,将比特b2分配到比特y8,将比特b3分配到比特y5,将比特b4分配到比特y0,将比特b5分配到比特y2,将比特b6分配到比特y1,将比特b7分配到比特y3,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为四个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为5/6的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储64,800/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y6,将比特b1分配到比特y4,将比特b2分配到比特y8,将比特b3分配到比特y5,将比特b4分配到比特y0,将比特b5分配到比特y2,将比特b6分配到比特y1,将比特b7分配到比特y3,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为五个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第五好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为8/9的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储16,200/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y6,将比特b7分配到比特y5,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为五个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第五好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为8/9的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储64,800/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y6,将比特b7分配到比特y5,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为三个码比特组,而10×1个符号比特被分组为五个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为9/10的LDPC码;m个比特为10个比特,而整数b为1;将10个比特的码比特作为一个符号映射到在1024QAM中规定的1024个信号点中的几个;存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储64,800/(10×1)个比特;在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y6,将比特b7分配到比特y5,将比特b8分配到比特y9,以及将比特b9分配到比特y7
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为三个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第五好的符号比特组中的两个符号比特,以及误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为2/3的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储16,200/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y10,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y5,将比特b7分配到比特y6,将比特b8分配到比特y8,将比特b9分配到比特y7,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特,、作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为三个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第五好的符号比特组中的两个符号比特,以及误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为2/3的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储64,800/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y10,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y5,将比特b7分配到比特y6,将比特b8分配到比特y8,将比特b9分配到比特y7,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为四个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的两个码比特被分配给误差概率第六好的符号比特组中的两个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为3/4的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储16,200/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y6,将比特b3分配到比特y1,将比特b4分配到比特y4,将比特b5分配到比特y5,将比特b6分配到比特y2,将比特b7分配到比特y3,将比特b8分配到比特y7,将比特b9分配到比特y10,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为三个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第三好的码比特组中的两个码比特被分配给误差概率第六好的符号比特组中的两个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为3/4的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储64,800/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y6,将比特b3分配到比特y1,将比特b4分配到比特y4,将比特b5分配到比特y5,将比特b6分配到比特y2,将比特b7分配到比特y3,将比特b8分配到比特y7,将比特b9分配到比特y10,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为三个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率最好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率最好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率最好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为4/5的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储16,200/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y6,将比特b3分配到比特y1,将比特b4分配到比特y4,将比特b5分配到比特y5,将比特b6分配到比特y2,将比特b7分配到比特y3,将比特b8分配到比特y7,将比特b9分配到比特y10,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为五个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第五好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为4/5的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储64,800/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y6,将比特b3分配到比特y1,将比特b4分配到比特y4,将比特b5分配到比特y5,将比特b6分配到比特y2,将比特b7分配到比特y3,将比特b8分配到比特y7,将比特b9分配到比特y10,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为四个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为5/6的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储16,200/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y6,将比特b3分配到比特y1,将比特b4分配到比特y4,将比特b5分配到比特y5,将比特b6分配到比特y2,将比特b7分配到比特y3,将比特b8分配到比特y7,将比特b9分配到比特y10,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为三个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为5/6的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储64,800/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y6,将比特b3分配到比特y1,将比特b4分配到比特y4,将比特b5分配到比特y5,将比特b6分配到比特y2,将比特b7分配到比特y3,将比特b8分配到比特y7,将比特b9分配到比特y10,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为五个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
进一步,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为8/9的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储16,200/(12×1)个比特;在以存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y10,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y5,将比特b7分配到比特y6,将比特b8分配到比特y8,将比特b9分配到比特y7,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为五个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为8/9的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储64,800/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y10,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y5,将比特b7分配到比特y6,将比特b8分配到比特y8,将比特b9分配到比特y7,将比特b10分配到比特y11,以及将比特b11分配到比特y9
此外,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:在m个比特为12个比特且整数b为1、以及将12个码比特作为一个符号映射到212即4096个信号点的情况下,12×1个码比特被分组为五个码比特组,而12×1个符号比特被分组为六个符号比特组;分配规则规定:误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
进一步地,根据本发明的一个方面,提供了一种数据处理设备或数据处理方法,其中:LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为9/10的LDPC码;m个比特为12个比特,而整数b为1;将12个比特的码比特映射到在4096QAM中规定的4096个信号点中的几个;存储装置具有12列,用于在行方向上存储12×1个比特并在列方向上存储64,800/(12×1)个比特;在沿存储装置的行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置或置换步骤根据分配规则进行置换,以将比特b0分配到比特y10,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y5,将比特b7分配到比特y6,将比特b8分配到比特y8,将比特b9分配到比特y7,将比特b10分配到比特y11,以及将比特b11分配到比特y9
根据本发明的上述一个方面,码长为N个比特的LDPC码中的码比特沿着存储装置的列方向而被写入(所述存储装置沿行方向和所述列方向来存储所述码比特),并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,且用b表示预定的正整数,所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且沿所述行方向被读出;沿所述存储装置的所述行方向读出的mb个码比特被设置为b个符号。在这种情况下,根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,置换所述LDPC码的mb个码比特,使得置换之后的码比特形成所述符号比特。所述分配规则为规定以下内容的规则:在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,作为所述码比特的所述码比特组中的任一个码比特组与该码比特组的码比特被分配给的符号比特的符号比特组的组合的组集、及所述组集的码比特组和符号比特组中的码比特和符号比特的每个比特数。
例如,在m个比特为10个比特且整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,10×1个码比特被分组为例如四个码比特组,而10×1个符号比特被分组为例如五个符号比特组。进一步地,在这种情况下,分配规则规定例如以下内容:误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,误差概率第二好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
具体地,例如,其中,LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为2/3的LDPC码,m个比特为10个比特,而整数b为1,且将10个比特的码比特作为一个符号映射到在1024QAM中规定的1024个信号点中的几个,存储装置具有十列,用于在行方向上存储10×1个比特并在列方向上存储16,200/(10×1)个比特。此后,在沿存储装置的行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,置换装置根据分配规则进行置换,以例如将比特b0分配到比特y8,将比特b1分配到比特y0,将比特b2分配到比特y1,将比特b3分配到比特y2,将比特b4分配到比特y3,将比特b5分配到比特y4,将比特b6分配到比特y6,将比特b7分配到比特y5,将比特b8分配到比特y9,以及将比特b9分配到比特y7
应当注意,数据处理设备可以是独立的设备,或者可以是构成一个设备的内部模块。
有益效果
根据本发明,可以改善对误差的容限。
附图说明
图1是示出了LDPC码的奇偶校验矩阵H的视图。
图2是示出了对LDPC码的解码过程的流程图。
图3是示出了LDPC码的奇偶校验矩阵的一个实例的视图。
图4是示出奇偶校验矩阵的坦纳图(Tanner Graph)的视图。
图5是示出可变节点(Variable Node)的视图。
图6是示出校验节点(Check Node)的视图。
图7是示出应用了本发明的传输系统的实施例的配置实例的视图。
图8是示出发送设备11的配置实例的框图。
图9是示出奇偶校验矩阵的视图。
图10是示出奇偶矩阵的视图。
图11是示出了LDPC码的奇偶校验矩阵和在DVB-S.2标准中规定的列权重的视图。
图12是示出了16QAM的信号点布置的视图。
图13是示出了64QAM的信号点布置的视图。
图14是示出了64QAM的信号点布置的视图。
图15是示出了64QAM的信号点布置的视图。
图16是示出了解复用器25的处理的视图。
图17是示出了解复用器25的处理的视图。
图18是示出了与LDPC码的解码有关的坦纳图的视图。
图19是示出了具有阶梯状结构的奇偶矩阵HT以及与该奇偶矩阵HT对应的坦纳图的视图。
图20是示出了与奇偶交织之后的LDPC码对应的奇偶校验矩阵H的奇偶矩阵HT的视图。
图21是示出了转换奇偶校验矩阵(Conversion parity check matrix)的视图。
图22是示出了列扭转交织器24的处理的视图。
图23是示出了列扭转交织所需的存储器31的列数和写入起始位置的地址的视图。
图24是示出了列扭转交织所需的存储器31的列数和写入起始位置的地址的视图。
图25是示出了发送过程的流程图。
图26是示出了仿真中所采用的通信路径的模型的视图。
图27是示出了在通过仿真获得的误差率与颤振(flutter)的多普勒频率fd之间的关系的视图。
图28是示出了在通过仿真获得的误差率与颤振的多普勒频率fd之间的关系的视图。
图29是示出了LDPC编码部21的配置实例的框图。
图30是示出了LDPC编码部的处理的流程图。
图31是示出了编码率为2/3且码长为16,200的奇偶校验矩阵初始值表的视图。
图32是示出了编码率为2/3且码长为64,800的奇偶校验矩阵初始值表的视图。
图33是示出了编码率为2/3且码长为64,800的奇偶校验矩阵初始值表的视图。
图34是示出了编码率为2/3且码长为64,800的奇偶校验矩阵初始值表的视图。
图35是示出了编码率为3/4且码长为16,200的奇偶校验矩阵初始值表的视图。
图36是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的视图。
图37是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的视图。
图38是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的视图。
图39是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的视图。
图40是示出了编码率为4/5且码长为16,200的奇偶校验矩阵初始值表的视图。
图41是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的视图。
图42是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的视图。
图43是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的视图。
图44是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的视图。
图45是示出了编码率为5/6且码长为16,200的奇偶校验矩阵初始值表的视图。
图46是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的视图。
图47是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的视图。
图48是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的视图。
图49是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的视图。
图50是示出了编码率为8/9且码长为16,200的奇偶校验矩阵初始值表的视图。
图51是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的视图。
图52是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的视图。
图53是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的视图。
图54是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的视图。
图55是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的视图。
图56是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的视图。
图57是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的视图。
图58是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的视图。
图59是示出了根据奇偶校验矩阵初始表来确定奇偶校验矩阵H的方法的视图。
图60是示出了根据现有的方法的置换过程的视图。
图61是示出了根据现有的方法的置换过程的视图。
图62是示出了在具有16,200的码长和2/3的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图63是示出了在具有16,200的码长和2/3的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图64是示出了在具有16,200的码长和2/3的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图65是示出了在具有64,800的码长和2/3的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图66是示出了在具有64,800的码长和2/3的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图67是示出了在具有64,800的码长和2/3的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图68是示出了在具有16,200的码长和3/4的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图69是示出了在具有16,200的码长和3/4的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图70是示出了在具有16,200的码长和3/4的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图71是示出了在具有64,800的码长和3/4的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图72是示出了在具有64,800的码长和3/4的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图73是示出了在具有64,800的码长和3/4的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图74是示出了在具有16,200的码长和4/5的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图75是示出了在具有16,200的码长和4/5的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图76是示出了在具有16,200的码长和4/5的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图77是示出了在具有64,800的码长和4/5的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图78是示出了在具有64,800的码长和4/5的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图79是示出了在具有64,800的码长和4/5的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图80是示出了在具有16,200的码长和5/6的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图81是示出了在具有16,200的码长和5/6的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图82是示出了在具有16,200的码长和5/6的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图83是示出了在具有64,800的码长和5/6的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图84是示出了在具有64,800的码长和5/6的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图85是示出了在具有64,800的码长和5/6的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图86是示出了在具有16,200的码长和8/9的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图87是示出了在具有16,200的码长和8/9的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图88是示出了在具有16,200的码长和8/9的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图89是示出了在具有64,800的码长和8/9的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图90是示出了在具有64,800的码长和8/9的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图91是示出了在具有64,800的码长和8/9的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图92是示出了在具有64,800的码长和9/10的编码率的LDPC码通过1024QAM进行调制的情况下的码比特组和符号比特组的视图。
图93是示出了在具有64,800的码长和9/10的编码率的LDPC码通过1024QAM进行调制的情况下的分配规则的视图。
图94是示出了在具有64,800的码长和9/10的编码率的LDPC码通过1024QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图95是示出了在具有16,200的码长和2/3的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图96是示出了在具有16,200的码长和2/3的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图97是示出了在具有16,200的码长和2/3的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图98是示出了在具有64,800的码长和2/3的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图99是示出了在具有64,800的码长和2/3的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图100是示出了在具有64,800的码长和2/3的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图101是示出了在具有16,200的码长和3/4的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图102是示出了在具有16,200的码长和3/4的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图103是示出了在具有16,200的码长和3/4的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图104是示出了在具有64,800的码长和3/4的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图105是示出了在具有64,800的码长和3/4的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图106是示出了在具有64,800的码长和3/4的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图107是示出了在具有16,200的码长和4/5的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图108是示出了在具有16,200的码长和4/5的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图109是示出了在具有16,200的码长和4/5的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图110是示出了在具有64,800的码长和4/5的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图111是示出了在具有64,800的码长和4/5的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图112是示出了在具有64,800的码长和4/5的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图113是示出了在具有16,200的码长和5/6的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图114是示出了在具有16,200的码长和5/6的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图115是示出了在具有16,200的码长和5/6的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图116是示出了在具有64,800的码长和5/6的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图117是示出了在具有64,800的码长和5/6的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图118是示出了在具有64,800的码长和5/6的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图119是示出了在具有16,200的码长和8/9的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图120是示出了在具有16,200的码长和8/9的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图121是示出了在具有16,200的码长和8/9的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图122是示出了在具有64,800的码长和8/9的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图123是示出了在具有64,800的码长和8/9的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图124是示出了在具有64,800的码长和8/9的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图125是示出了在具有64,800的码长和9/10的编码率的LDPC码通过4096QAM进行调制的情况下的码比特组和符号比特组的视图。
图126是示出了在具有64,800的码长和9/10的编码率的LDPC码通过4096QAM进行调制的情况下的分配规则的视图。
图127是示出了在具有64,800的码长和9/10的编码率的LDPC码通过4096QAM进行调制的情况下根据分配规则进行的码比特的置换的视图。
图128是示出了在进行1024QAM的情况下信号点的布置的视图。
图129是示出了在进行4096QAM的情况下信号点的布置的视图。
图130是示出了在执行新置换方法的置换过程的情况下以及在不执行新置换方法的置换过程的情况下的BER的视图。
图131是示出了在执行新置换方法的置换过程的情况下以及在不执行新置换方法的置换过程的情况下的BER的视图。
图132是示出了在执行新置换方法的置换过程的情况下以及在不执行新置换方法的置换过程的情况下的BER的视图。
图133是示出了在执行新置换方法的置换过程的情况下以及在不执行新置换方法的置换过程的情况下的BER的视图。
图134是示出了接收设备12的配置实例的框图。
图135是示出了接收过程的流程图。
图136是示出了LDPC码的奇偶校验矩阵的实例的视图。
图137是示出了通过将行置换和列置换应用于奇偶校验矩阵所获得的矩阵(转换奇偶校验矩阵)的视图。
图138是示出了以5×5个比特为单位来划分的转换奇偶校验矩阵的视图。
图139是示出了其中对P节点一起执行节点数学运算的解码设备的配置实例的框图。
图140是示出了LDPC解码部56的实例的框图。
图141是示出了应用了本发明的计算机的实施例的配置实例的框图。
图142是示出了编码率为2/3且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图143是示出了编码率为2/3且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图144是示出了编码率为2/3且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图145是示出了编码率为2/3且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图146是示出了编码率为3/4且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图147是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图148是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图149是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图150是示出了编码率为3/4且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图151是示出了编码率为4/5且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图152是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图153是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图154是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图155是示出了编码率为4/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图156是示出了编码率为5/6且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图157是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图158是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图159是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图160是示出了编码率为5/6且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图161是示出了编码率为8/9且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图162是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图163是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图164是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图165是示出了编码率为8/9且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图166是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图167是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图168是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图169是示出了编码率为9/10且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图170是示出了编码率为1/4且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图171是示出了编码率为1/4且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图172是示出了编码率为1/3且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图173是示出了编码率为1/3且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图174是示出了编码率为2/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图175是示出了编码率为2/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图176是示出了编码率为1/2且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图177是示出了编码率为1/2且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图178是示出了编码率为1/2且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图179是示出了编码率为3/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图180是示出了编码率为3/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图181是示出了编码率为3/5且码长为64,800的奇偶校验矩阵初始值表的实例的视图。
图182是示出了编码率为1/4且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图183是示出了编码率为1/3且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图184是示出了编码率为2/5且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图185是示出了编码率为1/2且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图186是示出了编码率为3/5且码长为16,200的奇偶校验矩阵初始值表的实例的视图。
图187是示出了编码率为3/5且码长为16,200的奇偶校验矩阵初始值表的另一实例的视图。
图188是示出了根据奇偶校验矩阵初始表来确定奇偶校验矩阵H的方法的视图。
图189是示出了码比特的置换的一个实例的视图。
图190是示出了码比特的置换的另一实例的视图。
图191是示出了码比特的置换的又一实例的视图。
图192是示出了码比特的置换的再一实例的视图。
图193是示出了BER的一个仿真结果的视图。
图194是示出了BER的另一仿真结果的视图。
图195是示出了BER的又一仿真结果的视图。
图196是示出了BER的再一仿真结果的视图。
图197是示出了码比特的置换的一个实例的视图。
图198是示出了码比特的置换的另一实例的视图。
图199是示出了码比特的置换的又一实例的视图。
图200是示出了码比特的置换的再一实例的视图。
图201是示出了码比特的置换的再一实例的视图。
图202是示出了码比特的置换的再一实例的视图。
图203是示出了码比特的置换的再一实例的视图。
图204是示出了码比特的置换的再一实例的视图。
图205是示出了码比特的置换的再一实例的视图。
图206是示出了码比特的置换的再一实例的视图。
图207是示出了码比特的置换的再一实例的视图。
图208是示出了码比特的置换的再一实例的视图。
图209是示出了构成解交织器53的复用器54的处理的视图。
图210是示出了列扭转解交织器55的处理的视图。
图211是示出了接收设备12的另一配置实例的框图。
图212是示出了可应用于接收设备12的接收系统的第一配置实例的框图。
图213是示出了可应用于接收设备12的接收系统的第二配置实例的框图。
图214是示出了可应用于接收设备12的接收系统的第三配置实例的框图。
附图标记说明
11发送设备,12接收设备,21LDPC编码部,22比特交织器,23奇偶交织器,24列扭转交织器,25解复用器,26映射部,27正交调制部,31存储器,32置换部,51正交解调部,52解映射部,53解交织器,54复用器,55列扭转交织器,56LDPC解码部,300边缘数据存储存储器,301选择器,302校验节点计算部,303循环移位电路,304边缘数据存储存储器,305选择器,306接收数据存储器,307可变节点计算部,308循环移位电路,309解码字计算部,310接收数据重布置部,311解码数据重布置部,601编码处理块,602存储块,611编码率设置部分,612初始值表读出部分,613奇偶校验矩阵生成部分,614信息比特读出部分,615编码奇偶数学运算部分,616控制部分,701总线,702CPU,703ROM,704RAM,705硬盘,706输出部,707输入部,708通信部,709驱动器,710输入/输出接口,711可拆卸记录介质,1001逆置换部,1002存储器,1011奇偶解交织器,1021LDPC解码部,1101获取部,1101传输线路解码处理部,1103信息源解码处理部,1111输出部,1121记录部。
具体实施方式
图7示出应用了本发明的传输系统的实施方式的配置的示例(术语系统表示多个设备的逻辑集合而不管各种组成设备是否包括在相同的机箱中)。
参照图7,传输系统包括发送设备11和接收设备12。
发送设备11例如进行电视广播节目的传送(播送)(传递)。即,发送设备11例如将作为传送对象的对象数据(比如作为电视广播节目的图像数据、声音数据等)编码为LDPC(低密度奇偶校验码)码,以及通过例如通信路径13(比如卫星信道、地面波和CATV(有线电视)网络等)传送结果数据。
接收设备12例如是用于接收电视广播节目的调谐器、电视接收机或STB(机顶盒),其通过通信路径13接收从发送设备11向其传送的LDPC码,将LDPC码解码为对象数据并输出该对象数据。
在此,已知在图7中的传输系统中使用的LDPC码在AWGN(加性白高斯噪声)通信路径中呈现很高的容量。
然而,在通信路径13(比如地面波)中,有时发生突发误差或擦除。例如,在OFDM(正交频分复用)系统中,在D/U(Desired to Undesired Ratio,信噪比)是0dB(不期望的信号(=回声)的功率等于期望的信号(=主路径)的功率)的多径环境下,响应于回声(不同于主路径的路径)的延迟,具体符号的功率变为零(擦除)。
此外,在D/U为0dB的颤振中(添加了延迟为零的回声的通信路径,并对所述回声应用多普勒(doppler)频率),发生了整个OFDM符号的功率在特定时间点被多普勒频率减小到零(擦除)的情况。
此外,基于从用于接收来自发送设备11的信号的接收部(比如天线等)(未示出)到接收设备12的导线在接收设备12方的状态,或者基于对接收设备12的供电不稳定,有时发生突发误差。
同时,在对LDPC码进行解码时,由于在表达式(1)的可变节点数学运算中如上述图5中所见LDPC码的码比特的(的接收值uOi的)加法是在奇偶校验矩阵H的列中且因此在与LDPC码的码比特对应的可变节点中进行的,因此,如果用于可变节点数学运算的码比特发生误差,则要确定的消息的准确性下降。
那么,由于在对LDPC码进行解码时在连接到校验节点的可变节点确定的消息被用来在校验节点进行表达式(7)的校验节点数学运算,因此如果与其连接的多个可变节点(对应于LDPC码的码比特)同时出现误差(包括擦除)的校验节点的数量变得比较多,则解码的性能变差。
例如,如果连接到校验节点的两个或更多可变节点同时遭受擦除,则校验节点向所有可变节点返回其中值可能为0的概率和值可能为1的概率彼此相等的消息。在这种情况下,返回相等概率的消息的校验节点对一个解码处理的循环(可变节点数学运算和校验节点数学运算的组合)并未起到作用,结果需要增加解码处理的重复次数。因此,解码的性能变差。此外,还加大了执行LDPC码的解码的接收设备12的功耗。
因此,图7中示出的传输系统被配置为使得在维持AWGN通信路径的性能的同时提高对突发误差或擦除的容限。
图8示出图7的发送设备11的配置的示例。
参照图8,发送设备11包括LDPC编码部21、比特交织器22、映射部26和正交调制部27。
向LDPC编码部21提供对象数据。
LDPC编码部21根据奇偶校验矩阵对提供给它的对象数据进行LDPC编码,在所述奇偶校验矩阵中奇偶矩阵是对应于LDPC码的奇偶比特的部分并且具有阶梯状结构和输出LDPC码,所述对象数据是信息比特。
具体地,LDPC编码部21进行将对象数据编码为例如在DVB-S.2或DVB-T.2标准中规定的LDPC码的LDPC编码,并将获得的LDPC码输出作为LDPC编码的结果。
在此,在DVB-T.2标准中,计划采用DVB-S.2标准中规定的LDPC码。在DVB-S.2标准中规定的LDPC码是IRA(Irregular Repeat Accumulate,不规则重复累积)码,而且LDPC码的奇偶校验矩阵中的奇偶矩阵具有阶梯状结构。奇偶矩阵和阶梯状结构在下文中描述。此外,例如在H.Jin.、A.Khandekar和R.J.McEliece的“Irregular Repeat-Accumulate Codes”(in Proceedings of 2nd International Symposium on Turbo codes and Related Topics,pp.1-8,Sept.2000)中描述了IRA码。
从LDPC编码部21输出的LDPC码被提供给比特交织器22。
比特交织器22是用于交织数据的数据处理设备,并且包括奇偶交织器23、列扭转交织器24以及解复用器(DEMUX)25。
奇偶交织器23进行将来自LDPC编码部21的LDPC码的奇偶比特交织到其它奇偶比特的位置的奇偶交织,并将奇偶交织之后的LDPC码提供给列扭转交织器24。
列扭转交织器24对来自奇偶交织器23的LDPC码进行列扭转交织,并将列扭转交织之后的LDPC码提供给解复用器25。
具体地,LDPC码在其两个或更多个的码比特被下文描述的映射部26映射到表示正交调制的一个符号的信号点之后传送。
列扭转交织器24执行例如如下文所述的列扭转交织,作为预布置来自奇偶校验器23的LDPC码的码比特的预布置处理,使得与值1对应的LDPC码的多个码比特不包括在一个符号中,所述值1包括在LDPC编码部21中使用的奇偶校验矩阵的任意一行中。
解复用器25执行对来自列扭转交织器24的LDPC码的两个或更多个码比特(要作为符号)的位置进行置换的置换处理,以获得对AWGN的容限提高了的LDPC码。接着,解复用器25将通过置换处理获得的LDPC码的两个或更多个码比特作为符号提供给映射部26。
映射部26将来自解复用器25的符号映射到通过由正交调制部27执行的正交调制(多值调制)的调制方法确定的信号点。
具体地,映射部26将来自解复用器25的LDPC码映射到由调制系统确定的、位于IQ平面(IQ星座)上的信号点,所述IQ平面由表示与载波同相的I分量的I轴和表示与载波正交的Q分量的Q轴确定。
在此,作为由正交调制部27执行的正交调制的调制方法的调制方法包括例如DVB-T标准中定义的调制方法,即,可以使用例如QPSK(正交移相键控)、16QAM(正交幅度调制)、64QAM、256QAM、1025QAM、4096QAM等。例如根据操作员对发送设备11的操作来预先设置什么调制方法应当用于正交调制部27要执行的正交调制。应注意正交调制部27可以执行一些其它的正交调制,比如4PAM(脉冲幅度调制)。
将映射部26映射到信号点的符号提供给正交调制部27。
正交调制部27根据来自映射部26的信号点(被映射到信号点的符号)对载波进行正交调制,并通过通信路径13(图7)传送通过正交调制获得的调制信号。
现在参照图9,图9图示出在由图8的LDPC编码部21进行的LDPC编码中使用的奇偶校验矩阵H。
奇偶校验矩阵H具有LDGM(低密度生成矩阵)结构,并可以用源自与信息比特对应的信息矩阵HA部分和与LDPC码的码比特中的奇偶比特对应的奇偶矩阵HT的表达式H=[HA|HT]表示(在该矩阵中,信息矩阵HA的元素是位于左边的元素,而奇偶矩阵HT的元素是位于右边的元素)。
在此,信息比特的比特数量和一个LDPC码(一个码字)的码比特中的奇偶比特的比特数量分别被称为信息长度K和奇偶长度M,而一个LDPD码的码比特的比特数量被称为码长N(=K+M)。
关于具有一定的码长N的LDPC码的信息长度K和奇偶长度M取决于编码率。同时,奇偶校验矩阵H是行×列为M×N的矩阵。那么,信息矩阵HA是M×K矩阵,而奇偶矩阵HT是M×M矩阵。
图10图示出DVB-S.2(以及DVB-T.2)标准中规定的LDPC码的奇偶校验矩阵H的奇偶矩阵HT
DVB-S.2标准中规定的LDPC码的奇偶校验矩阵H的奇偶矩阵HT具有阶梯状结构,其中值为1的元素如图10中所见以阶梯状布置。奇偶矩阵HT关于第一行的行权重是1,而关于其余所有行是2。同时,关于最后一列的列权重是1,而对于其余所有列是2。
如上所述,使用奇偶校验矩阵H可快速地生成其中奇偶矩阵HT具有阶梯状结构的奇偶校验矩阵H的LDPC码。
具体地,LDPC码(一个码字)用行向量c表示,而通过转置该行向量获得的列向量用cT表示。此外,作为LDPC码的行向量c之中的信息比特部分用行向量A表示,而奇偶比特部分用行向量T表示。
在此,在这种情况下,行向量c可以用源自作为信息比特的行向量A和作为奇偶比特的行向量T的表达式c=[A|T]表示(在该行向量中,行向量A的元素是位于左边的元素,而行向量T的元素是位于右边的元素)。
奇偶校验矩阵H和作为LDPC码的行向量c=[A|T]必须满足表达式HcT=0,其中奇偶校验矩阵H=[HA|HT]的奇偶矩阵HT具有如图10中所示的阶梯状结构,通过从表达式HcT=0中的列向量HcT的第一行中的元素开始将行中的元素相继设置为0,可以顺序地确定形成行向量c=[A|T](满足表达式HcT=0)的作为奇偶比特的行向量T。
图11图示出DVB-S.2(以及DVB-T.2)标准中规定的列权重和LDPC码的奇偶校验矩阵H。
具体地,图11A示出DVB-S.2标准中规定的LDPC码的奇偶校验矩阵H。
对于从奇偶校验矩阵H的第一列起的KX个列,列权重为X;对于随后的K3个列,列权重为3;对于随后的M-1个列,列权重为2;对于最后一列,列权重为1。
在此,KX+K3+M-1+1等于码长N。
在DVB-S.2标准中,列数量KX、K3和M(奇偶长度)以及列权重X是以如图11B中所见的方式规定的。
具体地,图11B图示出在DVB-S.2标准中规定的针对LDPC码的不同编码率的列数量KX、K3和M以及列权重X。
在DVB-S.2标准中,规定了码长N为64800比特和16200比特的LDPC码。
如图11B中所见,针对码长N为64800比特的LDPC码,规定了1/4、1/3、2/5、1/2、3/5、2/3、3/4、4/5、5/6、8/9和9/10这11种编码率(额定编码率),而针对码长N为16200比特的LDPC码则规定了1/4、1/3、2/5、1/2、3/5、2/3、3/4、4/5、5/6和8/9这10种编码率。
对于LDPC码,已知与列权重较高的奇偶校验矩阵H的列对应的码比特所呈现的误差率较低。
DVB-S.2标准中规定的和在图11中图示出的奇偶校验矩阵H具有如下趋势:离首部(左侧)越近的列的列权重越高。因此,对应于奇偶校验矩阵H的LDPC码具有如下趋势:离首部越近的码比特对误差的容限越高(具有越高的误差容限),而离尾部越近的码比特对误差的容限越低。
图12图示出在图8的正交调制部27执行16QAM的情况下IQ平面上的16个符号(与信号点对应)的布置。
具体地,图12A示出16QAM的符号。
在16QAM中,一个符号表示4个比特,并且存在16(=24)个符号。那么,16个符号被布置得使其形成以IQ平面的原点为中心在I方向×Q方向上4×4个符号的正方形形状。
现在,如果从一个符号所表示的比特串的最高有效比特起第i+1个比特用比特yi表示,则16QAM的一个符号所表示的4个比特按照从最高有效比特开始的顺序可以表示为比特y0、y1、y2和y3。在调制方法是16QAM的情况下,LDPC码的4个码比特被设置(符号化)为y0到y3这4个比特的符号(符号值)。
图12B示出关于16QAM符号所表示的y0到y3这4个比特(下文中这种比特也被称为符号比特)的比特边界。
在此,关于符号比特yi(在图12中,i=0,1,2,3)的比特边界表示比特yi为0的符号和比特yi为1的另一符号之间的边界。
如图12B中所见,对于16QAM符号所表示的4个符号比特y0到y3中的最高有效符号比特y0,IQ平面上的Q轴的仅一个位置成为比特边界,而对于第二符号比特y1(从最高有效比特起第二个)在IQ平面上的I轴的仅一个位置成为比特边界。
此外,对于第三符号比特y2,从4×4符号的左侧起的第一与第二列之间和第三与第四列之间的这两个位置中的每一个位置都成为边界。
此外,对于第四符号比特y3,4×4符号的第一与第二行之间和第三与第四行之间的这两个位置的每一个成为边界。
随着远离比特边界的符号的数量增多,符号所表示的符号比特yi相对不容易出错因而误差概率变小,但随着接近比特边界的符号的数量增多,符号所表示的符号比特yi相对更可能出错因而误差概率变大。
如果相对不容易出错(容许误差)的比特被称为“强比特”,而相对更可能出错(相对难以容忍误差)的比特被称为“弱比特”,则关于16QAM的符号所表示的y0到y3这4个符号比特,最高有效符号比特y0和第二符号比特y1是f强比特,而第三符号比特y2和第四符号比特y3是弱比特。
图13到图15图示出在图8的正交调制部27执行64QAM的情况下在IQ平面上的64个符号(对应于信号点)布置。
在64QAM中,一个符号表示6个比特,并且存在64(=26)个符号。那么,64个符号被布置得使其形成以IQ平面的原点为中心在I方向×Q方向上8×8个符号的正方形形状。
64QAM的一个符号所表示的符号比特可以按照从最高有效比特开始的顺序表示为比特y0、y1、y2、y3、y4和y5。在调制方法是64QAM的情况下,LDPC码的6个码比特被设置(符号化)为y0到y5这6个比特的符号(符号值)。
在此,图13示出关于64QAM符号的符号比特y0到y5中的最高有效符号比特y0和第二符号比特y1的比特边界;图14示出关于第三符号比特y2和第四符号比特y3的比特边界;以及图15示出关于第五符号比特y4和第六符号比特y5的比特边界。
如图13中所见,关于最高有效符号比特y0和第二符号比特y1中的每一个的比特边界的数量是1。同时,如图14中所见,关于第三符号比特y2和第四符号比特y3中的每一个的比特边界的数量是2,以及如图15中所见,关于第五符号比特y4和第六符号比特y5中的每一个的比特边界的数量是4。
因此,在64QAM符号的符号比特y0到y5中,最高有效符号比特y0和第二符号比特y1是最强比特,以及第三符号比特y2和第四符号比特y3是第二强比特。那么,第五符号比特y4和第六符号比特y5是弱比特。
从图12且进一步从图13到图15,可见对于正交调制符号的符号比特存在如下趋势:高阶比特是强比特,而低阶比特是弱比特。
在此,如上文中参照图11所述,从LDPC编码部21(图8)输出的LDPC码包括容许误差的码比特和相对难以容忍误差的码比特。
同时,如上文中参照图12到15所述,正交调制部27进行的正交调制符号的符号比特包括强比特和弱比特。
因此,如果对误差的容限较低的LDPC码的码比特被分配给正交调制符号的弱符号比特,则对误差的容限整体上降低。
因此,提出了交织,其中对LDPC码的码比特进行交织,使得对误差的容限较低的LDPC码的码比特被分配给正交调制符号的强比特(符号比特)。
图8的解复用器25执行交织器的处理。
图16是示出图8的解复用器25的处理的图。
具体地,图16A示出解复用器25的功能配置的示例。
解复用器25包括存储器31和置换部32。
来自LDPC编码部21的LDPC码被提供给存储器31。
存储器31具有用于在行(水平)方向上存储mb个比特和在列(竖直)方向上存储N/(mb)个比特的存储容量。存储器31将提供给它的LDPC码的码比特写入列方向,并在行方向上读出码比特,接着将所读出的码比特提供给置换部32。
在此,如上文所述,N(=信息长度K+奇偶长度M)表示LDPC码的码长。
另外,m表示要作为一个符号的LDPC码的码比特的比特数量,而b是预定的正整数并且是要用于m乘以整数的乘数。解复用器25将LDPC码的码比特转换(符号化)为如上所述的符号,而乘数b表示通过解复用器25所执行的单次符号化获得的符号的数量。
图16A示出解复用器25的配置的示例,其中调制系统是64QAM,因此要成为一个符号的LDPC码的码比特的比特数量m为6比特。
此外,在图16A中,乘数b是1,因此存储器31具有在列方向×行方向上为N/(6×1)×(6×1)比特的存储容量。
在此,在列方向上延伸并且在行方向上包括一个比特的存储器31的存储区域在下文中被适当地称为列。在图16A中,存储器31包括6(=6×1)个列。
解复用器25在从形成存储器31的列的上方往下的方向上(在列方向上)从左侧列开始向着右侧列进行LDPC代码的码比特的写入。
接着,如果码比特的写入结束在最右侧列的最下端的比特,则从形成存储器31的所有列的第一行开始在行方向上以6个比特(mb个比特)为单位来将码比特读出并提供给置换部32。
置换部32进行置换处理:对来自存储器31的6个比特的位置进行置换,并将通过置换获得的6个比特输出作为表示64QAM的一个符号的6个符号比特y0、y1、y2、y3、y4和y5
具体地,尽管将mb个码比特(在此为6个比特)从存储器31中在行方向上读出,如果在从存储器31中读出的mb个比特中从最高有效比特起第i个比特(i=0,1,...,mb-1)用比特bi表示,则从存储器31中在行方向上读出的6个码比特可以按从最高有效比特起的顺序表示为比特b0、b1、b2、b3、b4和b5
上文中参照图11描述的列权重的关系使得在比特b0的方向上布置的码比特是对误差的容限较高的码比特,而在比特b5的方向上的码比特是对误差的容限较低的码比特。
置换比特32进行置换处理:对来自存储器31的b0到b5这6个码比特的位置进行置换,使得来自存储器31的b0到b5这6个码比特中对误差的容限较低的码比特可以被分配给64QAM的一个符号的符号比特y0到y5中的容限较高的的比特。
在此,对用于对来自存储器31的b0到b5这6个码比特的位置进行置换以将其分配给表示64QAM的一个符号的6个符号比特y0到y5的置换方法,已经提出了多种系统。
图16B示出第一置换方法;图16C示出第二置换方法;以及图16D示出第三置换方法。
在图16B到图16D中(在下文描述的图17中也类似),连接比特bi和yj的线段意味着码比特bi被分配给符号的符号比特yj(被置换到符号比特yj的位置)。
作为图16B的第一置换方法,建议采用三种置换方法之一,而作为图16C的置换方法,建议采用两种置换方法之一。
作为图16D的第三置换方法,建议按顺序选择和使用六种置换方法。
图17图示出在调制方法是64QAM(因此,与图16中类似,映射到一个符号的LDPC码的码比特的比特数量m是6)并且乘数b是2的情况下的解复用器25的配置的示例以及第四置换方法。
当乘数b是2时,存储器31存储的容量在列方向×行方向上为N/(6×2)×(6×2)比特,并且包括12(=6×2)个列。
图17A图示出将LDPC码写入存储器31的写入顺序。
如上文中参照图16所述,解复用器25在从形成存储器31的列的上方往下的方向上(在列方向上)从左侧列开始向着右侧列进行LDPC代码的码比特的写入。
接着,如果码比特的写入结束在最右侧列的最下端的比特,则从形成存储器31的所有列的第一行开始在行方向上以12个比特(mb个比特)为单位来将码比特读出并提供给置换部32。
置换部32进行置换处理:根据第四置换方法对来自存储器31的12个比特的位置进行置换,并将通过置换获得的12个比特输出作为表示64QAM的2个符号(b个符号)的12个比特,具体为表示64QAM的一个符号的6个符号比特y0、y1、y2、y3、y4和y5和表示64QAM的下一个符号的6个符号比特y0、y1、y2、y3、y4和y5
在此,图17B图示出由图17A的置换部32进行的置换处理的第四置换方法。
应注意,当乘数b是2时(当乘数等于或大于3时也类似),在置换处理中,mb个码比特被分配给b个连续符号的mb个符号比特。在包括参照图17的描述的随后的描述中,为了便于描述,从b个连续符号的mb个符号比特中的最高有效比特起第i+1个比特被表示为比特(符号比特)yi
另外,哪种置换方法是最优的,即哪种置换方法在AWGN通信路径中提供改进的误差率并随LDPC码的编码率、码长和调制方法而不同等。
现在参照图18到图20描述由图8的奇偶交织器23进行的奇偶交织。
图18示出LDPC码的奇偶校验矩阵的坦纳(Tanner)图(的一部分)。
如果如图18所示连接到校验节点的多个可变节点(对应于码比特)(比如2个可变节点)同时遭受比如擦除的误差,则校验节点向连接到该校验节点的所有可变节点返回表示值可能是0的概率和值可能是1的概率彼此相等的相等概率的消息。因此,如果连接到同一校验节点的多个可变节点被同时置为擦除状态等,则解码的性能变差。
例如,从图8的LDPC编码部21输出并且按DVB-S.2标准中规定的LDPC码是IRA码,而且奇偶校验矩阵H的奇偶矩阵HT具有如图10所示的阶梯状结构。
图19图示出具有阶梯状结构的奇偶矩阵HT和对应于该奇偶矩阵HT的Tanner图。
具体地,图19A图示出具有阶梯状结构的奇偶矩阵HT,而图19B图示出对应于图19A的奇偶矩阵HT的Tanner图。
当奇偶矩阵HT具有阶梯状结构时,在该奇偶矩阵HT的Tanner图中,LDPC码的可变节点连接到同一校验节点,所述可变节点与值为1的奇偶矩阵HT的元素列对应并且其消息是使用相邻的码比特(奇偶比特)来确定的。
因此,如果上述相邻的奇偶比特被突发的误差、擦除等置为误差状态,则由于连接到出错了的与多个奇偶比特对应的多个可变节点(其消息要使用奇偶比特来确定的可变节点)的校验节点向连接到该校验节点的可变节点返回表示值可能为0的概率和值可能为1的概率可能彼此相等的相等概率的消息,因此解码的性能变差。那么,当突发长度(由于突发出错的比特的数量)很大时,解码的性能进一步变差。
因此,为了防止上述的解码性能的变差,奇偶交织器23(图8)进行将来自LDPC编码部21的LDPC码的奇偶比特交织到其它奇偶比特的位置的交织。
图20图示出在图8的奇偶交织器23进行交织之后对应于LDPC码的奇偶校验矩阵H的奇偶矩阵HT
在此,对应于在DVB-S.2标准中规定并且从LDPC编码部21输出的LDPC码的奇偶校验矩阵H的信息矩阵HA具有循环结构。
循环结构指的是某个列在循环操作的状态下与其它列重合的结构,并且例如包括如下结构:在该结构中,对于每P个列,在P个列的行中的值1的位置与将这P个列中的第一列在列方向上循环移位某个值而到达的位置重合,所述某个值与通过除以奇偶长度M获得的值q成比例地增大。在下文中,循环结构中P个列的数量在下文中被适当地称为循环结构的单位列数量。
作为在DVB-S.2标准中规定并且从LDPC编码部21输出的LDPC码,可使用包括如上文中参照图11所述的码长N为64800比特和16200比特的两种LDPC码。
现在,如果关注码长N为64800比特和16200比特的两种不同的LDPC码中码长N为64800比特的LDPC码,则如上文中参照图11所述11个不同的编码率可用来作为码长N为64800比特的LDPC码的编码率。
对于码长N为64800比特并且具有11个不同的编码率的LDPC码,在DVB-S.2标准中规定:循环结构的列数量P被规定为是奇偶长度M的一个除数(除了1和M以外)的360。
此外,对于码长N为64800以及具有11个不同编码率的LDPC码,奇偶长度M具有不是质数的值并通过使用随编码率而不同的值q的表达式M=q×P=q×360表示。因此,类似于循环结构的列数量P,值q同样是奇偶长度M的除了1和M之外的一个除数,并且是通过奇偶长度M除以循环结构的列数量P而获得的(作为奇偶长度M的除数的P和q的乘积是奇偶长度M)。
当信息长度用K表示,以及大于0但小于P的整数用x表示而大于0但小于q的整数用y表示时,奇偶交织器23将奇偶比特中的第K+qx+y+1个码比特交织到第K+Py+x+1个码比特的位置作为奇偶交织,所述奇偶比特是来自LDPC编码部21的LDPC码的第K+1个到第K+M(K+M=N)个比特。
根据这种奇偶交织,由于连接到同一校验节点的可变节点(对应于奇偶比特)彼此隔开对应于循环结构的列数量P的距离,在此,通过突发长度小于360比特的360比特能够防止连接到同一校验节点的多个可变节点同时出错的情形。结果,能够提高对突发误差的容限。
应注意通过将第K+qx+y+1个码比特交织到第K+Py+x+1个码比特的位置的奇偶交织之后的LDPC码与通过将原始奇偶校验矩阵H的第K+qx+y+1列置换到第K+Py+x+1列的列置换获得的奇偶校验矩阵(在下文中也称为转换奇偶校验矩阵)的LDPC码重合。
此外,在转换奇偶校验矩阵的奇偶矩阵中,如图20中所见,出现了单位为P个列(图20中为360列)的准循环结构。
在此,准循环结构指的是除了一部分之外的一部分具有循环结构的结构。在通过应用与DVB-S.2中规定的LDPC码的奇偶校验矩阵进行的奇偶交织对应的列置换获得的转换奇偶校验矩阵中,360行×360列的一部分(下文描述的移位矩阵)在右角部分缺少一个为1的元素(即其值为0)。因此,转换奇偶校验矩阵不具有(完整的)循环结构而具有准循环结构。
应注意图20的转换奇偶校验矩阵是如下矩阵:其中除了对应于奇偶交织的列置换以外,还对原始奇偶校验矩阵H应用行的置换(行置换),所述行置换用于从下文描述的配置矩阵配置转换奇偶校验矩阵。
现在将参照图21到图24描述作为由图8的列扭转交织器24进行的重布置处理的列扭转交织。
在图8的发送设备11中,如上文所述,LDPC码的两个或更多个码比特被作为一个符号传送以提高频率的利用效率。具体地,例如,当使用码比特的2个比特形成一个符号时,例如采用QPSK作为调制方法,但是当使用4个比特形成一个符号时,例如采用16QAM作为调制方法。
当以此方式将两个或更多个码比特作为一个符号传送时,如果某个符号出现了擦除等,则该符号的所有码比特都出错(擦除)。
因此,为了降低连接到同一校验节点的多个可变节点(对应于码比特)可能同时遭受擦除的概率以提高解码性能,需要避免对应于一个符号的码比特的可变节点连接到同一校验节点。
同时,在按DVB-S.2标准中规定并从LDPC编码部21输出的LDPC码的奇偶校验矩阵H中,如上文所述,信息矩阵HA具有循环结构,奇偶矩阵HT具有阶梯结构。那么,在转换奇偶校验矩阵(即奇偶交织之后的LDPC码的奇偶校验矩阵)中,循环结构(准确地说,是如上文所述的准循环结构)也在如图20中所述的奇偶矩阵中出现。
图21图示出转换奇偶校验矩阵。
具体地,图21A图示出码长N为64800比特且编码率为3/4的奇偶校验矩阵H的转换奇偶校验矩阵。
在图21A中,用点(·)指示出转换奇偶校验矩阵中值为1的元素的位置。
在图21B中,解复用器25(图8)对图21A的转换奇偶校验矩阵的LDPC码(即奇偶交织之后的LDPC码)进行处理。
在图21B中,将奇偶交织之后的LDPC码的码比特在列方向上写入4个列,所述4个列形成使用16QAM作为调制方法的解复用器25的存储器31。
将在列方向上写入形成存储器31的4个列中的码比特以形成一个符号的4比特为单位在行方向上读出。
在这种情况下,形成一个符号的4个比特B0、B1、B2和B3有时形成对应于1的并且包括在图21A的转换之后的奇偶校验矩阵的任意一行中的码比特,在种情况下,对应于码比特B0、B1、B2和B3的可变节点连接到同一校验节点。
因此,当一个符号的4个码比特B0、B1、B2和B3成为对应于1且包括在任意一行中的码比特时,如果符号发生擦除,则对应于码比特B0、B1、B2和B3的可变节点所连接到的同一校验节点不能确定适当的消息。结果,解码性能变差。
类似地,对于不同于编码率3/4的编码率,对应于连接到同一校验节点的多个可变节点的多个码比特有时类似地形成16QAM的一个符号。
因此,列扭转交织器24进行列扭转交织,其中,对来自奇偶交织器23的奇偶交织之后的LPDC码的码比特进行交织,使得对应于1且包括在转换奇偶校验矩阵的任意一行中的的多个码比特不包括在一个符号中。
图22是图示出列扭转交织的图。
具体地,图22图示出解复用器25的存储器31(图16和17)。
如图16中所示,存储器31具有在列(竖直)方向上存储mb个比特以及在行(水平)方向上存储N/(mb)个比特的存储容量,并且包括mb个列。那么,当码比特被在行方向上读出时,列扭转交织器24在列方向上将LDPC码的码比特写入存储器31并控制写入开始位置,以进行列扭转交织。
具体地,列扭转交织器24适当地改变多个列中的每一个的写入开始位置(写入开始位置是要开始写入码比特的位置),使得在行方向上读出并且用来形成一个符号的多个码比特不会成为对应于1且包括在转换奇偶校验矩阵的任意一行中的码比特(重布置LDPC码的码比特,使得对应于1且包括在奇偶校验矩阵的任意一行中的多个码比特不会包括在同一符号中)。
在此,图22示出存储器31的配置的示例,其中,调制方法是16QAM,此外在上文中参照图16描述的乘数b是1。因此,将成为一个符号的LDPC码的码比特的比特数量m是4个比特,以及存储器31由4(=mb)个列形成。
列扭转交织器24(而不是图16中示出的解复用器25)进行在从上向下的方向(列方向)上将LDPC码的码比特写入形成存储器31的从左侧列开始向着右侧列的4个列。
接着,当码的写入结束于最右侧的列时,列扭转交织器24从形成存储器31的所有列的第一行开始、在行方向上、以4比特(mb个比特)为单位读出比特码,并输出码比特作为列扭转交织之后的LDPC码给解复用器25的置换部32(图16和图17)。
然而,如果每个列的首部(最上端)位置的地址用0表示且在列方向上的位置的地址用升序的整数表示,则列扭转交织器24将最左侧列的写入开始位置设置为地址为0的位置;将第二列(左起)的写入开始位置设置为地址为2的位置;将第三列的写入开始位置设置为地址为4的位置;以及将第四列的写入开始位置设置为地址为7的位置。
应注意,对于写入开始位置是除地址是0的位置以外的任何其它位置的列,在码比特被写入最下端位置之后,写入位置返回顶部(地址是0的位置)并进行对紧接着写入开始位置的前一位置的写入。然后,进行对下一(其右侧)列的写入。
通过进行上述这种列扭转交织,对于DVB-S.2标准中规定的码长N为64800的所有编码率的LDPC码,能够防止对应于连接到同一校验节点的多个可变节点的多个码比特形成16QAM的一个符号(被包括在同一符号中)的情形,结果,能够提高可产生擦除的通信路径中的解码性能。
图23图示出:关于DVB-S.2标准中规定的码长N为64800的11种不同编码率的LDPC码,针对每种调制方法,列扭转交织必需的存储器31的列的数量以及写入开始位置的地址。
当乘数b是1时,此外还由于例如采用QPSK作为调制方法,因此一个符号的比特数量m是2个比特,根据图23,存储器31具有两个列,用于在行方向上存储2×1(=mb)个比特以及在列方向存储64800/(2×1)个比特。
那么,存储器31的两个列中的第一列的写入开始位置被设置为地址为0的位置,而第二列的写入开始位置被设置为地址为2的位置。
应注意,例如当采用图16中的第一到第三置换方法之一作为解复用器25(图8)的置换处理的置换方法时或在类似情况下,乘数b是1。
当乘数b是2时,此外还由于例如采用QPSK作为调制方法,因此一个符号的比特数量m是2个比特,根据图23,存储器31具有4个列,用于在行方向上存储2×2个比特以及在列方向上存储64800/(2×2)个比特。
那么,存储器31的4个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为2的位置,第三列的写入开始位置被设置为地址为4的位置,以及第四列的写入开始位置被设置为地址为7的位置。
应注意,例如当采用图17的第四置换方法作为解复用器25(图8)的置换处理的置换方法时,乘数b是2。
当乘数b是1时,此外还由于例如采用16QAM作为调制方法,因此一个符号的比特数量m是4个比特,根据图23,存储器31具有4个列,用于在行方向上存储4×1个比特以及在列方向上存储64800/(4×1)个比特。
那么,存储器31的4个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为2的位置,第三列的写入开始位置被设置为地址为4的位置,以及第四列的写入开始位置被设置为地址为7的位置。
当乘数b是2时,此外还由于例如采用16QAM作为调制方法,因此一个符号的比特数量m是4个比特,根据图23,存储器31具有8个列,用于在行方向上存储4×2个比特以及在列方向上存储64800/(4×2)个比特。
那么,存储器31的8个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为2的位置,第四列的写入开始位置被设置为地址为4的位置,第五列的写入开始位置被设置为地址为4的位置,第六列的写入开始位置被设置为地址为5的位置,第七列的写入开始位置被设置为地址为7的位置,以及第八列的写入开始位置被设置为地址为7的位置。
当乘数b是1时,此外还由于例如采用64QAM作为调制方法,因此一个符号的比特数量m是6个比特,根据图23,存储器31具有6个列,用于在行方向上存储6×1个比特以及在列方向上存储64800/(6×1)个比特。
那么,存储器31的6个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为2的位置,第三列的写入开始位置被设置为地址为5的位置,第四列的写入开始位置被设置为地址为9的位置,第五列的写入开始位置被设置为地址为10的位置,以及第六列的写入开始位置被设置为地址为13的位置。
当乘数b是2时,此外还由于例如采用64QAM作为调制方法,因此一个符号的比特数量m是6个比特,根据图23,存储器31具有12个列,用于在行方向上存储6×2个比特以及在列方向上存储64800/(6×2)个比特。
那么,存储器31的12个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为2的位置,第四列的写入开始位置被设置为地址为2的位置,第五列的写入开始位置被设置为地址为3的位置,第六列的写入开始位置被设置为地址为4的位置,第七列的写入开始位置被设置为地址为4的位置,第八列的写入开始位置被设置为地址为5的位置,第九列的写入开始位置被设置为地址为5的位置,第十列的写入开始位置被设置为地址为7的位置,第十一列的写入开始位置被设置为地址为8的位置,以及第十二列的写入开始位置被设置为地址为9的位置。
当乘数b是1时,此外还由于例如采用256QAM作为调制方法,因此一个符号的比特数量m是8个比特,根据图23,存储器31具有8个列,用于在行方向上存储8×1个比特以及在列方向上存储64800/(8×1)个比特。
那么,存储器31的8个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为2的位置,第四列的写入开始位置被设置为地址为4的位置,第五列的写入开始位置被设置为地址为4的位置,第六列的写入开始位置被设置为地址为5的位置,第七列的写入开始位置被设置为地址为7的位置,以及第八列的写入开始位置被设置为地址为7的位置。
当乘数b是2时,此外还由于例如采用256QAM作为调制方法,因此一个符号的比特数量m是8个比特,根据图23,存储器31具有16个列,用于在行方向上存储8×2个比特以及在列方向上存储64800/(8×2)个比特。
那么,存储器31的16个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为2的位置,第三列的写入开始位置被设置为地址为2的位置,第四列的写入开始位置被设置为地址为2的位置,第五列的写入开始位置被设置为地址为2的位置,第六列的写入开始位置被设置为地址为3的位置,第七列的写入开始位置被设置为地址为7的位置,第八列的写入开始位置被设置为地址为15的位置,第九列的写入开始位置被设置为地址为16的位置,第十列的写入开始位置被设置为地址为20的位置,第十一列的写入开始位置被设置为地址为22的位置,以及第十二列的写入开始位置被设置为地址为22的位置,第十三列的写入开始位置被设置为地址为27的位置,第十四列的写入开始位置被设置为地址为27的位置,第十五列的写入开始位置被设置为地址为28的位置,以及第十六列的写入开始位置被设置为地址为32的位置。
当乘数b是1时,此外还由于例如采用1024QAM作为调制方法,因此一个符号的比特数量m是10个比特,根据图23,存储器31具有10个列,用于在行方向上存储10×1个比特以及在列方向上存储64800/(10×1)个比特。
那么,存储器31的10个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为3的位置,第三列的写入开始位置被设置为地址为6的位置,第四列的写入开始位置被设置为地址为8的位置,第五列的写入开始位置被设置为地址为11的位置,第六列的写入开始位置被设置为地址为13的位置,第七列的写入开始位置被设置为地址为15的位置,第八列的写入开始位置被设置为地址为17的位置,第九列的写入开始位置被设置为地址为18的位置,以及第十列的写入开始位置被设置为地址为20的位置。
当乘数b是2时,此外还由于例如采用1024QAM作为调制方法,因此一个符号的比特数量m是10个比特,根据图23,存储器31具有20个列,用于在行方向上存储10×2个比特以及在列方向上存储64800/(10×2)个比特。
那么,存储器31的20个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为1的位置,第三列的写入开始位置被设置为地址为3的位置,第四列的写入开始位置被设置为地址为4的位置,第五列的写入开始位置被设置为地址为5的位置,第六列的写入开始位置被设置为地址为6的位置,第七列的写入开始位置被设置为地址为6的位置,第八列的写入开始位置被设置为地址为9的位置,第九列的写入开始位置被设置为地址为13的位置,第十列的写入开始位置被设置为地址为14的位置,第十一列的写入开始位置被设置为地址为14的位置,第十二列的写入开始位置被设置为地址为16的位置,第十三列的写入开始位置被设置为地址为21的位置,第十四列的写入开始位置被设置为地址为21的位置,第十五列的写入开始位置被设置为地址为23的位置,第十六列的写入开始位置被设置为地址为25的位置,第十七列的写入开始位置被设置为地址为25的位置,第十八列的写入开始位置被设置为地址为26的位置,第十九列的写入开始位置被设置为地址为28的位置,以及第二十列的写入开始位置被设置为地址为30的位置。
当乘数b是1时,此外还由于例如采用4096QAM作为调制方法,因此一个符号的比特数量m是12个比特,根据图23,存储器31具有12个列,用于在行方向上存储12×1个比特以及在列方向上存储64800/(12×1)个比特。
那么,存储器31的12个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为2的位置,第四列的写入开始位置被设置为地址为2的位置,第五列的写入开始位置被设置为地址为3的位置,第六列的写入开始位置被设置为地址为4的位置,第七列的写入开始位置被设置为地址为4的位置,第八列的写入开始位置被设置为地址为5的位置,第九列的写入开始位置被设置为地址为5的位置,第十列的写入开始位置被设置为地址为7的位置,第十一列的写入开始位置被设置为地址8的位置,以及第十二列的写入开始位置被设置为地址为9的位置。
当乘数b是2时,此外还由于例如采用4096QAM作为调制方法,因此一个符号的比特数量m是12个比特,根据图23,存储器31具有24个列,用于在行方向上存储12×2个比特以及在列方向上存储64800/(12×2)个比特。
那么,存储器31的24个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为5的位置,第三列的写入开始位置被设置为地址为8的位置,第四列的写入开始位置被设置为地址为8的位置,第五列的写入开始位置被设置为地址为8的位置,第六列的写入开始位置被设置为地址为8的位置,第七列的写入开始位置被设置为地址为10的位置,第八列的写入开始位置被设置为地址为10的位置,第九列的写入开始位置被设置为地址为10的位置,第十列的写入开始位置被设置为地址为12的位置,第十一列的写入开始位置被设置为地址为13的位置,第十二列的写入开始位置被设置为地址为16的位置,第十三列的写入开始位置被设置为地址为17的位置,第十四列的写入开始位置被设置为地址为19的位置,第十五列的写入开始位置被设置为地址为21的位置,第十六列的写入开始位置被设置为地址为22的位置,第十七列的写入开始位置被设置为地址为23的位置,第十八列的写入开始位置被设置为地址为26的位置,第十九列的写入开始位置被设置为地址为37的位置,第二十列的写入开始位置被设置为地址为39的位置,第二十一列的写入开始位置被设置为地址为40的位置,第二十二列的写入开始位置被设置为地址为41的位置,第二十三列的写入开始位置被设置为地址为41的位置,以及第二十四列的写入开始位置被设置为地址为41的位置。
图24图示出:关于DVB-S.2标准中规定的码长N为16200的10种不同编码率的LDPC码,针对每种调制方法,列扭转交织必需的存储器31的列的数量以及写入开始位置的地址。
当乘数b是1时,此外还由于例如采用QPSK作为调制方法,因此一个符号的比特数量m是2个比特,根据图24,存储器31具有2个列,用于在行方向上存储2×1个比特以及在列方向上存储16200/(2×1)个比特。
那么,存储器31的两个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置。
当乘数b是2时,此外还由于例如采用QPSK作为调制方法,因此一个符号的比特数量m是2个比特,根据图24,存储器31具有4个列,用于在行方向上存储2×2个比特以及在列方向上存储16200/(2×2)个比特。
那么,存储器31的4个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为2的位置,第三列的写入开始位置被设置为地址为3的位置,以及第四列的写入开始位置被设置为地址为3的位置。
当乘数b是1时,此外还由于例如采用16QAM作为调制方法,因此一个符号的比特数量m是4个比特,根据图24,存储器31具有4个列,用于在行方向上存储4×1个比特以及在列方向上存储16200/(4×1)个比特。
那么,存储器31的4个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为2的位置,第三列的写入开始位置被设置为地址为3的位置,以及第四列的写入开始位置被设置为地址为3的位置。
当乘数b是2时,此外还由于例如采用16QAM作为调制方法,因此一个符号的比特数量m是4个比特,根据图24,存储器31具有8个列,用于在行方向上存储4×2个比特以及在列方向上存储16200/(4×2)个比特。
那么,存储器31的8个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为0的位置,第四列的写入开始位置被设置为地址为1的位置,第五列的写入开始位置被设置为地址为7的位置,第六列的写入开始位置被设置为地址为20的位置,第七列的写入开始位置被设置为地址为20的位置,以及第八列的写入开始位置被设置为地址为21的位置。
当乘数b是1时,此外还由于例如采用64QAM作为调制方法,因此一个符号的比特数量m是6个比特,根据图24,存储器31具有6个列,用于在行方向上存储6×1个比特以及在列方向上存储16200/(6×1)个比特。
那么,存储器31的6个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为2的位置,第四列的写入开始位置被设置为地址为3的位置,第五列的写入开始位置被设置为地址为7的位置,以及第六列的写入开始位置被设置为地址为7的位置。
当乘数b是2时,此外还由于例如采用64QAM作为调制方法,因此一个符号的比特数量m是6个比特,根据图24,存储器31具有12个列,用于在行方向上存储6×2个比特以及在列方向上存储16200/(6×2)个比特。
那么,存储器31的12个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为0的位置,第四列的写入开始位置被设置为地址为2的位置,第五列的写入开始位置被设置为地址为2的位置,第六列的写入开始位置被设置为地址为2的位置,第七列的写入开始位置被设置为地址为3的位置,第八列的写入开始位置被设置为地址为3的位置,第九列的写入开始位置被设置为地址为3的位置,第十列的写入开始位置被设置为地址为6的位置,第十一列的写入开始位置被设置为地址为7的位置,以及第十二列的写入开始位置被设置为地址为7的位置。
当乘数b是1时,此外还由于例如采用256QAM作为调制方法,因此一个符号的比特数量m是8个比特,根据图24,存储器31具有8个列,用于在行方向上存储8×1个比特以及在列方向上存储16200/(8×1)个比特。
那么,存储器31的8个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为0的位置,第四列的写入开始位置被设置为地址为1的位置,第五列的写入开始位置被设置为地址为7的位置,第六列的写入开始位置被设置为地址为20的位置,第七列的写入开始位置被设置为地址为20的位置,以及第八列的写入开始位置被设置为地址为21的位置。
当乘数b是1时,此外还由于例如采用1024QAM作为调制方法,因此一个符号的比特数量m是10个比特,根据图24,存储器31具有10个列,用于在行方向上存储10×1个比特以及在列方向上存储16200/(10×1)个比特。
那么,存储器31的10个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为1的位置,第三列的写入开始位置被设置为地址为2的位置,第四列的写入开始位置被设置为地址为2的位置,第五列的写入开始位置被设置为地址为3的位置,第六列的写入开始位置被设置为地址为3的位置,第七列的写入开始位置被设置为地址为4的位置,第八列的写入开始位置被设置为地址为4的位置,第九列的写入开始位置被设置为地址为5的位置,以及第十列的写入开始位置被设置为地址为7的位置。
当乘数b是2时,此外还由于例如采用1024QAM作为调制方法,因此一个符号的比特数量m是10个比特,根据图24,存储器31具有20个列,用于在行方向上存储10×2个比特以及在列方向上存储16200/(10×2)个比特。
那么,存储器31的20个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为0的位置,第四列的写入开始位置被设置为地址为2的位置,第五列的写入开始位置被设置为地址为2的位置,第六列的写入开始位置被设置为地址为2的位置,第七列的写入开始位置被设置为地址为2的位置,第八列的写入开始位置被设置为地址为2的位置,第九列的写入开始位置被设置为地址为5的位置,第十列的写入开始位置被设置为地址为5的位置,第十一列的写入开始位置被设置为地址为5的位置,第十二列的写入开始位置被设置为地址为5的位置,第十三列的写入开始位置被设置为地址为5的位置,第十四列的写入开始位置被设置为地址为7的位置,第十五列的写入开始位置被设置为地址为7的位置,第十六列的写入开始位置被设置为地址为7的位置,第十七列的写入开始位置被设置为地址为7的位置,第十八列的写入开始位置被设置为地址为8的位置,第十九列的写入开始位置被设置为地址为8的位置,以及第二十列的写入开始位置被设置为地址为10的位置。
当乘数b是1时,此外还由于例如采用4096QAM作为调制方法,因此一个符号的比特数量m是12个比特,根据图24,存储器31具有12个列,用于在行方向上存储12×1个比特以及在列方向上存储16200/(12×1)个比特。
那么,存储器31的12个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为0的位置,第四列的写入开始位置被设置为地址为2的位置,第五列的写入开始位置被设置为地址为2的位置,第六列的写入开始位置被设置为地址为2的位置,第七列的写入开始位置被设置为地址为3的位置,第八列的写入开始位置被设置为地址为3的位置,第九列的写入开始位置被设置为地址为3的位置,第十列的写入开始位置被设置为地址为6的位置,第十一列的写入开始位置被设置为地址7的位置,以及第十二列的写入开始位置被设置为地址为7的位置。
当乘数b是2时,此外还由于例如采用4096QAM作为调制方法,因此一个符号的比特数量m是12个比特,根据图24,存储器31具有24个列,用于在行方向上存储12×2个比特以及在列方向上存储16200/(12×2)个比特。
那么,存储器31的24个列中的第一列的写入开始位置被设置为地址为0的位置,第二列的写入开始位置被设置为地址为0的位置,第三列的写入开始位置被设置为地址为0的位置,第四列的写入开始位置被设置为地址为0的位置,第五列的写入开始位置被设置为地址为0的位置,第六列的写入开始位置被设置为地址为0的位置,第七列的写入开始位置被设置为地址为0的位置,第八列的写入开始位置被设置为地址为1的位置,第九列的写入开始位置被设置为地址为1的位置,第十列的写入开始位置被设置为地址为1的位置,第十一列的写入开始位置被设置为地址为2的位置,第十二列的写入开始位置被设置为地址为2的位置,第十三列的写入开始位置被设置为地址为2的位置,第十四列的写入开始位置被设置为地址为3的位置,第十五列的写入开始位置被设置为地址为7的位置,第十六列的写入开始位置被设置为地址为9的位置,第十七列的写入开始位置被设置为地址为9的位置,第十八列的写入开始位置被设置为地址为9的位置,第十九列的写入开始位置被设置为地址为10的位置,第二十列的写入开始位置被设置为地址为10的位置,第二十一列的写入开始位置被设置为地址为10的位置,第二十二列的写入开始位置被设置为地址为10的位置,第二十三列的写入开始位置被设置为地址为10的位置,以及第二十四列的写入开始位置被设置为地址为11的位置。
现在,参照图25的流程图描述图8的发送设备11进行的传送处理。
LDPC编码部21等待提供给它对象数据,以及在步骤S101中将该对象数据编码为LDPC码并提供该LDPC码给比特交织器22。之后,处理进入步骤S102。
在步骤S102,比特交织器22对来自LDPC编码部21的LDPC码进行比特交织,并提供对交织之后的LDPC码符号化的符号给映射部26。之后,处理进入步骤S103。
具体地,在步骤S102,比特交织器22中的奇偶交织器23对来自LDPC编码部21的LDPC码进行奇偶交织,并将奇偶交织之后的LDPC码提供给列扭转交织器24。
列扭转交织器24对来自奇偶交织器23的LDPC码进行列扭转交织,并提供列扭转交织的结果给解复用器25。
解复用器25进行对通过列扭转交织器24进行列扭转交织之后的LDPC码的码比特进行置换的置换处理,并将置换之后的码比特转换为符号的符号比特(表示符号的比特)。
在此,通过解复用器25进行的置换处理能够按照在上文中参照图16和图17描述的第一到第四置换方法来进行,以及另外还能够按照分配规则来进行。分配规则是用于将LDPC码的码比特分配给表示符号的符号比特的规则,分配规则的细节将在下文中描述。
通过由解复用器25进行的置换处理获得的符号被从解复用器25提供给映射部26。
在步骤S103,映射部26将来自解复用器25的符号映射到通过正交调制部27进行的正交调制的调制方法限定的信号点,并将映射的符号提供给正交调制部27。接着,处理进入步骤S104。
在步骤S104,正交调制部27按照来自映射部26的信号点进行载波的正交调制。接着,处理进入步骤S105,在步骤S105传送作为正交调制的结果的获得的调制信号,之后处理结束。
应注意传送途径重复地进行图25的传送处理。
通过进行如上所述的奇偶交织和列扭转交织,能够提高在LDPC码的多个码比特被作为一个符号传送时对擦除或突发误差的容限。
在此,尽管在图8中,为了便于描述,作为用于进行奇偶交织的块的奇偶交织器23和作为用于进行列扭转交织的列扭转交织器24的块被配置为彼此分离,但是奇偶交织器23和列扭转交织器24还可以被配置为彼此集成在一起。
具体地,奇偶交织和列扭转交织都能够通过将码比特写入存储器和从存储器读出码比特来进行,并且都可以由用于将要向其写入码比特的地址(写入地址)转换为要从中读出码比特的地址(读出地址)的矩阵来表示。
因此,如果预先确定了表示奇偶交织的矩阵乘以表示列扭转交织的矩阵所获得的矩阵,那么如果该矩阵用于转换码比特,则能够获得当进行奇偶交织接着对奇偶交织后的LDPC码进行列扭转交织时的结果。
此外,除了奇偶交织器23和列扭转交织器24之外,解复用器25也可以被配置成集成的。
具体地,解复用器25进行的置换处理也能够由用于将存储LDPC码的存储器31的写入地址转换为读出地址的矩阵表示。
因此,如果预先确定了通过表示奇偶交织的矩阵、另一表示列扭转交织的矩阵和又一表示置换处理的矩阵相乘所获得的矩阵,则奇偶交织、列扭转交织和置换处理能够由所确定的矩阵一起进行。
应注意可只进行奇偶交织和列扭转交织中的一种或者两种都不进行。
现在,参照图26到图28描述为了测量误差率(比特错误率)对图8的发送设备11进行的的仿真。
仿真是采用具有D/U是0dB的颤振(flutter)的通信路径进行的。
图26示出仿真中采用的通信路径的模型。
具体地,图26A示出仿真中采用的颤振的模型。
同时,图26B示出具有由图26A的模型表示的颤振的通信路径的模型。
应注意,在图26B中,H表示图26A的颤振的模型。此外,在图26B中,N表示ICI(载波间干扰),以及在仿真中,功率的期望值E[N2]用AWGN来近似。
图27和图28图示出通过仿真获得的误差率和颤振的多普勒频率fd之间的关系。
应注意图27图示出在调制方法是16QAM,编码率(r)是(3/4),此外置换方法是第一置换方法的情况下误差率和多普勒频率fd之间的关系。同时,图28图示出在调制方法是64QAM,编码率(r)是(5/6),另外置换方法是第一置换方法的情况下误差率和多普勒频率fd之间的关系。
此外,在图27和图28中,粗曲线表示在奇偶交织、列扭转交织和置换处理都被执行的情况下误差率和多普勒频率fd之间的关系,而细曲线表示在奇偶交织、列扭转交织和置换处理中只有置换处理被执行的情况下误差率和多普勒频率fd之间的关系。
在图27和28中,可看出在奇偶交织、列扭转交织和置换处理都被进行的情况下的误差率与在只进行置换处理的情况下的误差率相比得到了改善(降低)。
现在将进一步描述图8的LDPC编码部21。
如参照图11所述,在DVB-S.2标准中,规定了64800比特和16200比特这两种不同码长N的LDPC编码。
另外,对于码长N为64800比特的LDPC码,规定了11种编码率1/4、1/3、2/5、1/2、3/5、2/3、3/4、4/5、5/6、8/9和9/10,而对于码长N为16200比特的LDPC码,规定了10种编码率1/4、1/3、2/5、1/2、3/5、2/3、3/4、4/5、5/6和8/9(图11B)。
LDPC编码部21根据针对每种码长N和针对每种编码率预备的奇偶校验矩阵H进行得到码长N为64800比特或16200比特的不同编码率的LDPC码的编码(误差校正编码)。
图29示出图8的LDPC编码部21的配置的示例。
LDPC编码部21包括编码处理块601和存储块602。
编码处理块601包括编码率设置部分611、初始值表读出部分612、奇偶校验矩阵生成部分613、信息比特读出部分614、编码奇偶数学运算部分615、控制部分616,并且对提供给LDPC编码部21的对象数据进行LDPC编码,并将获得的LDPC码作为LDPC编码的结果提供给比特交织器22(图8)。
具体地,例如响应于操作员的操作,编码率设置部分611为LDPC码设置编码长度N和编码率。
初始值表读出部分612从存储块602读出对应于编码率设置部分611设置的编码长度N和编码率的下文描述的奇偶校验矩阵初始值表。
基于初始值表读出部分612读出的奇偶校验矩阵初始值表,奇偶校验矩阵生成部分613在列方向上以360列(循环结构的单位列数量P)为周期布置与对应于编码率设置部分611设置的编码长度N和编码率的信息长度K(=码长N-奇偶长度M)对应的信息矩阵HA的值为1的元素,以产生奇偶校验矩阵H,并将该奇偶校验矩阵H存储到存储块602。
信息比特读出部分614从提供给LDPC编码部21的对象数据中读出(提取)针对信息长度K的信息比特。
编码奇偶数学运算部分615从存储块602中读出由奇偶校验矩阵生成部分613产生的奇偶校验矩阵H,并且根据预定表达式计算对应于由信息比特读出部分614读出的信息比特的奇偶比特以产生码字(LDPC码)。
控制部分616控制组成编码处理块601的块。
在存储块602中存储与64800比特和16200比特两种码长N中的每种有关的分别对应于图11中示出的多种编码率的多个奇偶校验初始值表等。此外,存储块602暂时存储编码处理块601的处理必需的数据。
图30是图示出由图29的接收设备进行的接收处理的流程图。
在步骤S201,编码率设置部分611确定(设置)用于进行LDPC编码的码长N和编码率r。
在步骤S202,初始值表读出部分612从存储块602读出对应于编码率设置部分611确定的码长N和编码率r的预定的奇偶校验矩阵初始值表。
在步骤S203,奇偶校验矩阵生成部分613使用初始值表读出部分612从存储块602读出的奇偶校验矩阵初始值表来确定(产生)用于具有由编码率设置部分611确定的码长N和编码率r的LDPC码的奇偶校验矩阵H,并且提供奇偶校验矩阵H到存储块602以将其存储。
在步骤S204,信息比特读出部分614从提供给LDPC编码部21的对象数据中读出具有对应于编码率设置部分611确定的码长N和编码率r的信息长度K(=N×r)的信息比特,并且从存储块602读出奇偶校验矩阵生成部分613确定的奇偶校验矩阵H,并且提供信息比特和奇偶校验矩阵H给编码奇偶数学运算部分615。
在步骤S205,编码奇偶数学运算部分615相继对码字c的奇偶比特进行数学运算,其满足表达式(8)。
HcT=0      ...(8)
在表达式(8)中,c表示作为码字(LDPC码)的行向量,而cT表示行向量c的倒置(inversion)。
在此,如上所述,其中,在作为LDPC码的行向量c中对应于信息比特的一部分用行向量A表示,以及对应于奇偶比特的一部分用行向量T表示,行向量c用源自作为信息比特的行向量A和作为奇偶比特的行向量T的表达式c=[A|T]表示。
奇偶校验矩阵H和作为LDPC码的行向量c=[A|T]必须满足表达式HcT=0,其中奇偶校验矩阵H=[HA|HT]的奇偶矩阵HT具有如图10中所示的阶梯状结构,通过从表达式HcT=0中的列向量HcT的第一行中的元素开始将每一行中的元素相继设置为0,可以顺序地确定配置行向量c=[A|T](满足表达式HcT=0的)的作为奇偶比特的行向量T。
如果编码奇偶数学运算部分615确定针对信息比特A的奇偶比特T,则其输出由信息比特A和奇偶比特T表示的码字c=[A|T]作为对信息比特A的LDPC编码结果。
应注意码字c具有64800比特或16200比特。
然后,在步骤S206,控制部分616决定LDPC编码是否应结束。如果在步骤S206决定LDPC编码不应结束,即,例如如果还有要对其进行LDPC编码的对象数据,则处理返回步骤S201,之后重复步骤S201到S206的处理。
另一方面,如果在步骤S206决定LDPC编码应结束,即,例如,没有要对其进行LDPC编码的对象数据,则LDPC编码部21结束处理。
如上所述,准备对应于码长N和编码率r的奇偶校验矩阵初始值表,以及LDPC编码部21使用从对应于码长N和编码率r的奇偶校验矩阵初始值表产生的奇偶校验矩阵H进行针对预定码长N和预定编码率r的LDPC编码。
每个奇偶校验矩阵初始值表是表示每360列(周期结构的单位列数量P)与对应于奇偶校验矩阵H的LDPC码(由奇偶校验矩阵H限定的LDPC码)的码长N和编码率r的信息长度K对应的信息矩阵HA的值为1的元素的位置的表,并且预先生成针对每种码长N和每种编码率r的奇偶校验矩阵的奇偶校验矩阵初始值表。
图31到图58图示出DVB-S.2标准中规定的一些奇偶校验矩阵初始值表。
具体地,图31示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为2/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图32到图34示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为2/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图33是续接图32的图,以及图34是续接图33的图。
图35示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为3/4的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图36到图39示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为3/4的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图37是续接图36的图,以及图38是续接图37的图。此外,图39是续接图38的图。
图40示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为4/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图41到图44示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为4/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图42是续接图41的图,以及图43是续接图42的图。此外,图44是续接图43的图。
图45示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为5/6的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图46到图49示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为5/6的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图47是续接图46的图,以及图48是续接图47的图。此外,图49是续接图48的图。
图50示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为8/9的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图51到图54示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为8/9的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图52是续接图51的图,以及图53是续接图52的图。此外,图54是续接图53的图。
图55到图58示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为9/10的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图56是续接图55的图,以及图57是续接图56的图。此外,图58是续接图57的图。
奇偶校验矩阵生成部分613(图29)使用奇偶校验矩阵初始值表按照如下方式来确定奇偶校验矩阵H。
具体地,图59图示出从奇偶校验矩阵初始值表确定奇偶校验矩阵H的方法。
应注意图59的奇偶校验矩阵初始值表示出图31所示的针对DVB-S.2标准中规定的码长N为16200比特而编码率r为2/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
如上所述,奇偶校验矩阵初始值表表示每360列(循环结构的单位列数量P)与对应于LDPC码的码长N和编码率r的信息长度K对应的信息矩阵HA(图9)的值为1的元素的位置的表,并且在奇偶校验矩阵初始值表的第一行中,奇偶校验矩阵H的第1+360×(i-1)列中的值为1的元素的行编号(在行编号中奇偶校验矩阵H的第一行的行编号是0)的数量等于第1+360×(i-1)列具有的列权重的数值。
在此,由于奇偶校验矩阵H的对应于奇偶长度M的奇偶矩阵HT(图9)如图19所示地来确定,因此根据奇偶校验矩阵初始值表,奇偶校验矩阵H的对应于信息长度K的信息矩阵HA(图9)被确定。
奇偶校验矩阵初始值表的行数量k+1根据信息长度K不同。
奇偶校验矩阵初始值表的信息长度K和行数量k+1满足表达式(9)给出的关系。
K=(k+1)×360  ...(9)
在此,表达式(9)中的360是参照图20描述的循环结构的单位列数量P。
在图59的奇偶校验矩阵初始值表中,第一至第三行中列出13个数值,而第四至第k+1行(在图59中,第30行)中列出3个数值。
因此,从图59的奇偶校验矩阵初始值表确定的奇偶校验矩阵H中的列权重的数值在第一到第1+360×(3-1)-1行中是13,但在第1+360×(3-1)行到第K行中是3。
图59的奇偶校验矩阵初始值表的第一行包括0、2084、1613、1548、1286、1460、3196、4297、2481、3369、3451、4620和2622,这表示在奇偶校验矩阵H的第一列中,行编号为0、2084、1613、1548、1286、1460、3196、4297、2481、3369、3451、4620和2622的行中的元素的值为1(此外其它元素的值为值0)。
同时,图59的奇偶校验矩阵初始值表的第二行包括1、122、1516、3448、2880、1407、1847、3799、3529、373、971、4358和3108,这表示在奇偶校验矩阵H的第361(=第1+360×(2-1))列中,行编号为1、122、1516、3448、2880、1407、1847、3799、3529、373、971、4358和3108的行中的元素值为1(此外其它元素值为0)。
如以上所述,奇偶校验矩阵初始值表表示每360列奇偶校验矩阵H的信息矩阵HA的值为1的元素的位置。
奇偶校验矩阵H的不同于第1+360×(i-1)列的每个列(即从第2+360×(i-1)到第360×i的每个列)中,包括通过根据奇偶长度M、在向下方向上(在列的向下方向上)循环地对第1+360×(i-1)列(周期性地取决于奇偶校验矩阵初始值表)的值为1的元素进行移位而获得的值为1的元素。
具体地,例如,第2+360×(i-1)列是通过循环地将第1+360×(i-1)列向下移动M/360(=q)位获得的列,以及接着的第3+360×(i-1)列是通过循环地将第1+360×(i-1)列向下移动2×M/360(=2×q)位、并接着循环地将循环移位后的列(第2+360×(i-1)列)向下移动M/360(=q)位而获得的列。
现在,如果假定奇偶校验矩阵初始值表的第j列(左起第j列)第i行(从上起第i行)中的数值用bi,j表示,以及奇偶校验矩阵H的第w列中值为1的第j元素的行编号用Hw-j表示,则能够根据表达式(10)确定在奇偶校验矩阵H中不同于第1+360×(i-1)列的第w列中值为1的元素的行编号Hw-j
Hw-j=mod{hi,j+mod((w-1),P)×q,M}  ...(10)
其中,mod(x,y)表示x除以y的余数。
同时,P是上文描述的循环结构的列的单位数量,例如,如上所述,在DVB-S.2标准中是360。此外,q是奇偶长度M除以循环结构的单位列数量P(=360)而获得的值M/360。
奇偶校验矩阵生成部分613(图29)从奇偶校验矩阵初始值表指定奇偶校验矩阵H的第1+360×(i-1)列中的值为1的元素的行编号。
此外,奇偶校验矩阵生成部分613(图29)根据表达式(10)确定奇偶校验矩阵H的第w列(第w列是不同于第1+360×(i-1)列的列)中值为1的元素的行编号Hw-j,并产生奇偶校验矩阵H,在该奇偶校验矩阵H中行编号为通过上述获得的行编号的元素的值为1。
顺便提及,预计作为下一代CATV数字广播的标准DVB-C.2将采用较高编码率(比如2/3到9/10)和有较多信号点的调制方法(比如1024QAM或4096QAM)。
在具有较高编码率或较多信号点的调制方法中,总体上由于通信路径13(图7)的对误差的容限较低,所以期望采用措施来改善对误差的容限。
作为改善对误差的容限的措施,例如可以使用由解复用器25(图8)进行的置换处理。
在置换处理中,作为用于对LDPC码的码比特进行置换的置换方法,例如可以使用上文描述的第一到第四置换方法。然而,需要提出与已提出的包括第一到第四置换方法的方法相比对误差的容限得到进一步改善的方法。
由此,解复用器(图8)被配置为使得其能够根据如上文中参照图25描述的分配规则来进行置换处理。
在下文中,在描述按照分配规则的置换处理之前,先描述根据已提出的置换方法(下文中称为现有方法)进行的置换处理。
参照图60和图61描述在假定置换处理是由解复用器25根据现有方法进行的情况下的置换处理。
图60示出在LDPC码是码长N为64800比特而编码率为3/5的LDPC码的情况下根据现有方法的置换处理的示例。
具体地,图60A图示出在LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是16QAM而乘数b是2的情况下根据现有方法的置换方法的示例。
当调制方法是16QAM时,码比特中的4(=m)个比特被作为一个符号映射到16QAM规定的16个信号点中的一些信号点。
此外,当码长N为64800比特而乘数b是2时,解复用器25的存储器31(图16和图17)具有8个列,用于在行方向上存储4×2(=mb)个比特以及在列方向上存储64800/(4×2)个比特。
在解复用器25中,当LDPC码的码比特被在存储器31的列方向上写入且64800个码比特(一个码字)的写入结束时,将写入存储器31中的码比特以4×2(=mb)比特为单位在行方向上读出并提供给置换部32(图16和图17)。
置换部32对从存储器31读出的4×2(=mb)个码比特b0、b1、b2、b3、b4、b5、b6和b7进行置换,使得这4×2(=mb)个码比特b0到b7被分配给连续2(=b)个符号的4×2(=mb)个符号比特y0、y1、y2、y3、y4、y5、y6和y7
具体地,置换部32进行置换,以分配
码比特b0给符号比特y7
码比特b1给符号比特y1
码比特b2给符号比特y4
码比特b3给符号比特y2
码比特b4给符号比特y5
码比特b5给符号比特y3
码比特b6给符号比特y6,以及
码比特b7给符号比特y0
具体地,图60B图示出在LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是64QAM而乘数b是2的情况下根据现有方法的置换方法的示例。
当调制方法是64QAM时,码比特中的6(=m)个比特被作为一个符号映射到64QAM规定的64个信号点中的一些信号点。
此外,当码长N为64800比特而乘数b是2时,解复用器25的存储器31(图16和图17)具有12个列,用于在行方向上存储6×2(=mb)个比特以及在列方向上存储64800/(6×2)个比特。
在解复用器25中,当LDPC码的码比特被在存储器31的列方向上写入且64800个码比特(一个码字)的写入结束时,将写入存储器31中的码比特以6×2(=mb)比特为单位在行方向上读出并提供给置换部32(图16和图17)。
置换部32对从存储器31读出的6×2(=mb)个码比特b0、b1、b2、b3、b4、b5、b6、b7、b8、b9、b10和b11进行置换,使得这6×2(=mb)个码比特b0到b11被分配给连续2(=b)个符号的6×2(=mb)个符号比特y0、y1、y2、y3、y4、y5、y6、y7、y8、y9、y10和y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y11
码比特b1给符号比特y7
码比特b2给符号比特y3
码比特b3给符号比特y10
码比特b4给符号比特y6
码比特b5给符号比特y2
码比特b6给符号比特y9
码比特b7给符号比特y5
码比特b8给符号比特y1
码比特b9给符号比特y8
码比特b10给符号比特y4,以及
码比特b11给符号比特y0
具体地,图60C图示出在LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是256QAM而乘数b是2的情况下根据现有方法的置换方法的示例。
当调制方法是256QAM时,码比特中的8(=m)个比特被作为一个符号映射到256QAM规定的256个信号点中的一些信号点。
此外,当码长N为64800比特而乘数b是2时,解复用器25的存储器31(图16和图17)具有16个列,用于在行方向上存储8×2(=mb)个比特以及在列方向上存储64800/(8×2)个比特。
在解复用器25中,当LDPC码的码比特被在存储器31的列方向上写入且64800个码比特(一个码字)的写入结束时,将写入存储器31中的码比特以8×2(=mb)比特为单位在行方向上读出并提供给置换部32(图16和图17)。
置换部32对从存储器31读出的8×2(=mb)个码比特b0、b1、b2、b3、b4、b5、b6、b7、b8、b9、b10、b11、b12、b13、b14和b15进行置换,使得这8×2(=mb)个码比特b0到b15被分配给连续2(=b)个符号的8×2(=mb)个符号比特y0、y1、y2、y3、y4、y5、y6、y7、y8、y9、y10、y11、y12、y13、y14和y15
具体地,置换部32进行置换,以分配
码比特b0给符号比特y15
码比特b1给符号比特y1
码比特b2给符号比特y13
码比特b3给符号比特y3
码比特b4给符号比特y8
码比特b5给符号比特y11
码比特b6给符号比特y9
码比特b7给符号比特y5
码比特b8给符号比特y10
码比特b9给符号比特y6
码比特b10给符号比特y4
码比特b11给符号比特y7
码比特b12给符号比特y12
码比特b13给符号比特y2
码比特b14给符号比特y14,以及
码比特b15给符号比特y0
图61示出在LDPC码是码长N为16200比特而编码率为3/5的LDPC码的情况下根据现有方法的置换处理的示例。
具体地,图61A图示出在LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外调制方法是16QAM而乘数b是2的情况下根据现有方法的置换方法的示例。
当调制方法是16QAM时,码比特中的4(=m)个比特被作为一个符号映射到16QAM规定的16个信号点中的一些信号点。
此外,当码长N为16200比特而乘数b是2时,解复用器25的存储器31(图16和图17)具有8个列,用于在行方向上存储4×2(=mb)个比特以及在列方向上存储16200/(4×2)个比特。
在解复用器25中,当LDPC码的码比特被在存储器31的列方向上写入且16200个码比特(一个码字)的写入结束时,将写入存储器31中的码比特以4×2(=mb)比特为单位在行方向上读出并提供给置换部32(图16和图17)。
置换部32对从存储器31读出的4×2(=mb)个码比特b0、b1、b2、b3、b4、b5、b6和b7进行置换,使得这4×2(=mb)个码比特b0到b7被分配给连续2(=b)个符号的4×2(=mb)个符号比特y0、y1、y2、y3、y4、y5、y6和y7
具体地,置换部32进行置换,以便如上描述的图60A的情况一样将码比特b0到b7分配给符号比特y0到y7
具体地,图61B图示出在LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外调制方法是64QAM而乘数b是2的情况下根据现有方法的置换方法的示例。
当调制方法是64QAM时,码比特中的6(=m)个比特被作为一个符号映射到64QAM规定的64个信号点中的一些信号点。
此外,当码长N为16200比特而乘数b是2时,解复用器25的存储器31(图16和图17)具有12个列,用于在行方向上存储6×2(=mb)个比特以及在列方向上存储16200/(6×2)个比特。
在解复用器25中,当LDPC码的码比特被在存储器31的列方向上写入且16200个码比特(一个码字)的写入结束时,将写入存储器31中的码比特以6×2(=mb)比特为单位在行方向上读出并提供给置换部32(图16和图17)。
置换部32对从存储器31读出的6×2(=mb)个码比特b0、b1、b2、b3、b4、b5、b6、b7、b8、b9、b10和b11进行置换,使得这6×2(=mb)个码比特b0到b11被分配给连续2(=b)个符号的6×2(=mb)个符号比特y0、y1、y2、y3、y4、y5、y6、y7、y8、y9、y10和y11
具体地,置换部32进行置换,以便如上描述的图60B的情况一样将码比特b0到b11分配给符号比特y0到y11
具体地,图61C图示出在LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外调制方法是256QAM而乘数b是1的情况下根据现有方法的置换方法的示例。
当调制方法是256QAM时,码比特中的8(=m)个比特被作为一个符号映射到256QAM规定的256个信号点中的一些信号点。
此外,当码长N为16200比特而乘数b是1时,解复用器25的存储器31(图16和图17)具有8个列,用于在行方向上存储8×1(=mb)个比特以及在列方向上存储16200/(8×1)个比特。
在解复用器25中,当LDPC码的码比特被在存储器31的列方向上写入且16200个码比特(一个码字)的写入结束时,将写入存储器31中的码比特以8×1(=mb)比特为单位在行方向上读出并提供给置换部32(图16和图17)。
置换部32对从存储器31读出的8×1(=mb)个码比特b0、b1、b2、b3、b4、b5、b6和b7进行置换,使得这8×1(=mb)个码比特b0到b7被分配给连续1(=b)个符号的8×1(=mb)个符号比特y0、y1、y2、y3、y4、y5、y6和y7
具体地,置换部32进行置换,以分配
码比特b0给符号比特y7
码比特b1给符号比特y3
码比特b2给符号比特y1
码比特b3给符号比特y5
码比特b4给符号比特y2
码比特b5给符号比特y6
码比特b6给符号比特y4,以及
码比特b7给符号比特y0
现在将描述按照分配规则的置换处理(在下文中还称为根据新置换方法的置换处理)。
图62到64是图示出新置换方法的图。
在新置换方法中,解复用器25的置换部32按照预先确定的分配规则对mb个码比特进行置换。
分配规则是用于将LDPC码的码比特分配给符号比特的规则。在分配规则中,规定了码比特的码比特组与符号比特(对其分配了码比特组的码比特)的符号比特组相组合的组集,并且规定了组集的码比特组和符号比特组的码比特和符号比特的比特数量(下文中也称为组比特数量)。
在此,如上所述,码比特彼此之间在误差概率上不同,而符号比特彼此之间在误差概率上也不同。码比特组是码比特根据误差概率组成的组,而符号比特组是符号比特根据误差概率组成的组。
图62图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图62A中所见,从存储器31读出的10×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在此,码比特组Gbi是其下标i越小则属于该码比特组Gbi的码比特的误差概率越好(越低)的组。
在图62A中,码比特b0属于码比特组Gb1;码比特b1、b2、b3、b4和b5属于码比特组Gb2;码比特b6属于码比特组Gb3;以及码比特b7、b8和b9属于码比特组Gb4
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图62B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在此,与码比特组类似,符号比特组Gyi是其下标i越小则属于该符号比特组Gyi的符号比特的误差概率越好的组。
在图62B中,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图63图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图63的分配规则中,码比特组Gb1和符号比特组Gy5的组合被限定为一个组集。此外,规定了该组集的组比特数量是1个比特。
在以下描述中,组集和组集的组比特数量一起被称为组集信息。例如,码比特组Gb1和符号比特组Gy5的组集以及作为组集的组比特数量的1个比特被描述为组集信息(Gb1,Gy5,1)。
在图63的分配规则中,除了组集信息(Gb1,Gy5,1)以外,还规定了组集信息(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,1)、(Gb3,Gy4,1)、(Gb4,Gy3,1)、(Gb4,Gy4,1)和(Gb4,Gy5,1)。
例如,组集信息(Gb1,Gy5,1)意味着属于组集Gb1的一个码比特被分配给属于符号比特组Gy1的一个符号比特。
因此,根据图63的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好(最差)的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的两个码比特被分配给误差概率最好的符号比特组Gy1的两个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的两个码比特被分配给误差概率第二好的符号比特组Gy2的两个符号比特,
根据组集信息(Gb2,Gy3,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第三好的符号比特组Gy3的一个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb4,Gy3,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第三好的符号比特组Gy3的一个符号比特,
根据组集信息(Gb4,Gy4,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,以及
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
如上所述,码比特组是将码比特按照误差概率分组的组,以及符号比特组是将符号比特按照误差概率分组的组。因此,还可认为分配规则规定码比特的误差概率和符号比特(向其分配了码比特)的误差概率的组合。
由此方式,规定码比特的误差概率和符号比特(向其分配了码比特)的误差概率的组合的分配规则被确定,使得例如通过其中测量BER(比特误差率)的仿真等,使对误差的容限(对噪声的容限)更好。
应注意,即使某一码比特组的码比特的分配目的地在同一符号比特组的比特之间变化,对误差的容限也并不会(几乎不会)因此受到影响。
因此,为了改善对误差的容限,应当将BER(比特误差率)最小化的组集信息(即码比特的码比特组与符号比特(对其分配了码比特组的码比特)的符号比特组的组合(组集)以及该组集中的码比特组和符号比特组的码比特和符号比特的比特数量(组比特数量))规定为分配规则,并且应当进行码比特的置换使得码比特被按照分配规则分配给符号比特。
然而,关于每个码比特按照分配规则应分配给哪个符号的具体分配方法需要在发送设备11和接收设备12(图7)之间预先确定。
图64图示出根据图63的分配规则的码比特置换的示例。
具体地,图64A图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图63的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上的(16200/(10×1))×(10×1)比特的存储器31中的码比特以10×1((=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图63的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图64A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y6
码比特b7给符号比特y5
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图64B图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图63的分配规则的码比特置换的第二示例。
根据图64B,置换部32进行置换,以根据图63的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y2
码比特b2给符号比特y3
码比特b3给符号比特y1
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y7
码比特b7给符号比特y4
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
在此,图64A和图64B图示出的码比特bi分配给符号比特yi的分配方法遵循图63的分配规则(按照分配规则)。
图65图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图65A中所见,从存储器31读出的10×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在图65A中,码比特b0属于码比特组Gb1;码比特b1到b5属于码比特组Gb2;码比特b6属于码比特组Gb3;以及码比特b7到b9属于码比特组Gb4
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图65B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图65B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图66图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图66的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,1)、(Gb3,Gy4,1)、(Gb4,Gy3,1)、(Gb4,Gy4,1)和(Gb4,Gy5,1)。
因此,根据图66的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好(最差)的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的两个码比特被分配给误差概率最好的符号比特组Gy1的两个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的两个码比特被分配给误差概率第二好的符号比特组Gy2的两个符号比特,
根据组集信息(Gb2,Gy3,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第三好的符号比特组Gy3的一个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb4,Gy3,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第三好的符号比特组Gy3的一个符号比特,
根据组集信息(Gb4,Gy4,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,以及
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图67图示出根据图66的分配规则的码比特置换的示例。
具体地,图67A图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图66的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上的(64800/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图66的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图67A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y6
码比特b7给符号比特y5
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图67B图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图66的分配规则的码比特置换的第二示例。
根据图67B,置换部32进行置换,以根据图66的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y2
码比特b2给符号比特y3
码比特b3给符号比特y1
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y7
码比特b7给符号比特y4
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
图68图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图68A中所见,从存储器31读出的10×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在图68A中,码比特b0属于码比特组Gb1;码比特b1到b6属于码比特组Gb2;码比特b7属于码比特组Gb3;以及码比特b8和b9属于码比特组Gb4
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图68B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图68B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图69图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图69的分配规则中,规定组集信息(Gb1,Gy4,1)、(Gb2,Gy1,2)、(Gb2,Gy2,1)、(Gb2,Gy3,2)、(Gb2,Gy5,1)、(Gb3,Gy2,1)、(Gb4,Gy4,1)和(Gb4,Gy5,1)。
因此,根据图69的分配规则,规定:
根据组集信息(Gb1,Gy4,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第二好的符号比特组Gy2的一个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy5,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb3,Gy2,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第二好的符号比特组Gy2的一个符号比特,
根据组集信息(Gb4,Gy4,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,以及
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图70图示出根据图69的分配规则的码比特置换的示例。
具体地,图70A图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图69的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上的(16200/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图69的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图70A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y6
码比特b1给符号比特y4
码比特b2给符号比特y8
码比特b3给符号比特y5
码比特b4给符号比特y0
码比特b5给符号比特y2
码比特b6给符号比特y1
码比特b7给符号比特y3
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图70B图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图69的分配规则的码比特置换的第二示例。
根据图70B,置换部32进行置换,以根据图69的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y7
码比特b1给符号比特y9
码比特b2给符号比特y4
码比特b3给符号比特y1
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
图71图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图71A中所见,从存储器31读出的10×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在图71A中,码比特b0属于码比特组Gb1;码比特b1到b6属于码比特组Gb2;码比特b7属于码比特组Gb3;以及码比特b8和b9属于码比特组Gb4
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图71B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图71B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图72图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图72的分配规则中,规定组集信息(Gb1,Gy4,1)、(Gb2,Gy1,2)、(Gb2,Gy2,1)、(Gb2,Gy3,2)、(Gb2,Gy5,1)、(Gb3,Gy2,1)、(Gb4,Gy4,1)和(Gb4,Gy5,1)。
因此,根据图72的分配规则,规定:
根据组集信息(Gb1,Gy4,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的两个码比特被分配给误差概率最好的符号比特组Gy1的两个符号比特,
根据组集信息(Gb2,Gy2,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第二好的符号比特组Gy2的一个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy5,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb3,Gy2,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第二好的符号比特组Gy2的一个符号比特,
根据组集信息(Gb4,Gy4,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,以及
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图73图示出根据图72的分配规则的码比特置换的示例。
具体地,图73A图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图72的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上的(64800/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图72的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图73A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y6
码比特b1给符号比特y4
码比特b2给符号比特y8
码比特b3给符号比特y5
码比特b4给符号比特y0
码比特b5给符号比特y2
码比特b6给符号比特y1
码比特b7给符号比特y3
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图73B图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图72的分配规则的码比特置换的第二示例。
根据图73B,置换部32进行置换,以根据图72的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y7
码比特b1给符号比特y9
码比特b2给符号比特y4
码比特b3给符号比特y1
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
图74图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图74A中所见,从存储器31读出的10×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图74A中,码比特b0到b6属于码比特组Gb1;码比特b7属于码比特组Gb2;以及码比特b8和b9属于码比特组Gb3
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图74B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图74B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图75图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图75的分配规则中,规定组集信息(Gb1,Gy1,2)、(Gb1,Gy2,1)、(Gb1,Gy3,2)、(Gb1,Gy4,1)、(Gb1,Gy5,1)、(Gb2,Gy2,1)、(Gb3,Gy4,1)和(Gb3,Gy5,1)。
因此,根据图75的分配规则,规定:
根据组集信息(Gb1,Gy1,2),误差概率最好的码比特组Gb1的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb1,Gy2,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第二好的符号比特组Gy2的一个符号比特,
根据组集信息(Gb1,Gy3,2),误差概率最好的码比特组Gb1的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb1,Gy4,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy2,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第二好的符号比特组Gy2的一个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,以及
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图76图示出根据图75的分配规则的码比特置换的示例。
具体地,图76A图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图75的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图75的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图76A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y6
码比特b1给符号比特y4
码比特b2给符号比特y8
码比特b3给符号比特y5
码比特b4给符号比特y0
码比特b5给符号比特y2
码比特b6给符号比特y1
码比特b7给符号比特y3
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图76B图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图75的分配规则的码比特置换的第二示例。
根据图76B,置换部32进行置换,以根据图75的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y7
码比特b2给符号比特y3
码比特b3给符号比特y1
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y4
码比特b7给符号比特y2
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
图77图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图77A中所见,从存储器31读出的10×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图77A中,码比特b0属于码比特组Gb1;码比特b1到b7属于码比特组Gb2;以及码比特b8和b9属于码比特组Gb3
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图77B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图77B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图78图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图78的分配规则中,规定组集信息(Gb1,Gy4,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy5,1)、(Gb3,Gy4,1)和(Gb3,Gy5,1)。
因此,根据图78的分配规则,规定:
根据组集信息(Gb1,Gy4,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy5,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,以及
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图79图示出根据图78的分配规则的码比特置换的示例。
具体地,图79A图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图78的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图78的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图79A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y6
码比特b1给符号比特y4
码比特b2给符号比特y8
码比特b3给符号比特y5
码比特b4给符号比特y0
码比特b5给符号比特y2
码比特b6给符号比特y1
码比特b7给符号比特y3
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图79B图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图78的分配规则的码比特置换的第二示例。
根据图79B,置换部32进行置换,以根据图78的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y7
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y9
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
图80图示出在LDPC码是码长N为16200比特编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图80A中所见,从存储器31读出的10×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在图80A中,码比特b0属于码比特组Gb1;码比特b1到b7属于码比特组Gb2;码比特b8属于码比特组Gb3;以及码比特b9属于码比特组Gb4
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图80B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图80B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图81图示出在LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图81的分配规则中,规定组集信息(Gb1,Gy4,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy5,1)、(Gb3,Gy5,1)和(Gb4,Gy4,1)。
因此,根据图81的分配规则,规定:
根据组集信息(Gb1,Gy4,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy5,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb4,Gy4,1),误差概率第四好的码比特组Gb5的一个码比特被分配给误差概率第四好的符号比特组Gy5的一个符号比特。
图82图示出根据图81的分配规则的码比特置换的示例。
具体地,图82A图示出在LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图81的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图81的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图82A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y6
码比特b1给符号比特y4
码比特b2给符号比特y8
码比特b3给符号比特y5
码比特b4给符号比特y0
码比特b5给符号比特y2
码比特b6给符号比特y1
码比特b7给符号比特y3
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图82B图示出在LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图81的分配规则的码比特置换的第二示例。
根据图82B,置换部32进行置换,以根据图81的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y7
码比特b1给符号比特y8
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y1
码比特b8给符号比特y9,以及
码比特b9给符号比特y6
图83图示出在LDPC码是码长N为68400编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图83A中所见,从存储器31读出的10×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在图83A中,码比特b0属于码比特组Gb1;码比特b1到b7属于码比特组Gb2;码比特b8属于码比特组Gb3;以及码比特b9属于码比特组Gb4
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图83B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图83B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图84图示出在LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图84的分配规则中,规定组集信息(Gb1,Gy4,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy5,2)、(Gb2,Gy5,1)、(Gb3,Gy5,1)和(Gb4,Gy4,1)。
因此,根据图84的分配规则,规定:
根据组集信息(Gb1,Gy4,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy5,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb4,Gy4,1),误差概率第四好的码比特组Gb5的一个码比特被分配给误差概率第四好的符号比特组Gy5的一个符号比特。
图85图示出根据图84的分配规则的码比特置换的示例。
具体地,图85A图示出在LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图84的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(10×1))×(10×1)比特的存储器31中的码比特被以10×1((=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图84的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图85A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y6
码比特b1给符号比特y4
码比特b2给符号比特y8
码比特b3给符号比特y5
码比特b4给符号比特y0
码比特b5给符号比特y2
码比特b6给符号比特y1
码比特b7给符号比特y3
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图85B图示出在LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图84的分配规则的码比特置换的第二示例。
根据图85B,置换部32进行置换,以根据图84的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y7
码比特b1给符号比特y8
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y1
码比特b8给符号比特y9,以及
码比特b9给符号比特y6
图86图示出在LDPC码是码长N为16200编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图86A中所见,从存储器31读出的10×1(=mb)个码比特可被分成5个码比特组Gb1、Gb2、Gb3和Gb4,和Gb5
在图86A中,码比特b0属于码比特组Gb1;码比特b1属于码比特组Gb2;码比特b2到b7属于码比特组Gb3;码比特b8属于码比特组Gb4;以及码比特b9属于码比特组Gb5
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图86B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图86B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图87图示出在LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图87的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,1)、(Gb3,Gy1,1)、(Gb3,Gy2,2)、(Gb3,Gy3,2)、(Gb3,Gy4,1)、(Gb4,Gy5,1)和(Gb5,Gy4,1)。
因此,根据图87的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy1,1),,误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy2,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb3,Gy3,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb5,Gy4,1),误差概率第五好的码比特组Gb5的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特。
图88图示出根据图87的分配规则的码比特置换的示例。
具体地,图88A图示出在LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图87的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图87的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图88A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y6
码比特b7给符号比特y5
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图88B图示出在LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图87的分配规则的码比特置换的第二示例。
根据图88B,置换部32进行置换,以根据图87的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
图89图示出在LDPC码是码长N为64800编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图89A中所见,从存储器31读出的10×1(=mb)个码比特可被分成5个码比特组Gb1、Gb2、Gb3、Gb4和Gb5
在图89A中,码比特b0属于码比特组Gb1;码比特b1属于码比特组Gb2;码比特b2到b7属于码比特组Gb3;码比特b8属于码比特组Gb4;以及码比特b9属于码比特组Gb5
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图89B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图89B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图90图示出在LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图90的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,1)、(Gb3,Gy1,1)、(Gb3,Gy2,2)、(Gb3,Gy5,2)、(Gb3,Gy4,1)、(Gb4,Gy5,1)和(Gb5,Gy4,1)。
因此,根据图90的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy1,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy2,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb3,Gy3,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb5,Gy4,1),误差概率第五好的码比特组Gb5的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特。
图91图示出根据图90的分配规则的码比特置换的示例。
具体地,图91A图示出在LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图90的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图90的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图91A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y6
码比特b7给符号比特y5
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图91B图示出在LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图90的分配规则的码比特置换的第二示例。
根据图91B,置换部32进行置换,以根据图90的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y8,以及
码比特b9给符号比特y6
图92图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图92A中所见,从存储器31读出的10×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图92A中,码比特b0属于码比特组Gb1;码比特b1到b8属于码比特组Gb2;以及码比特b9属于码比特组Gb3
当调制方法是1024QAM而乘数是1时,根据误差概率上的差异,如图92B中所见,10×1(=mb)个符号比特可被分成5个符号比特组Gy1、Gy2、Gy3、Gy4和Gy5
在图92B中,如同图62B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
图93图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图93的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy4,1)、(Gb2,Gy5,1)和(Gb3,Gy4,1)。
因此,根据图93的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy4,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb2,Gy5,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特。
图94图示出根据图93的分配规则的码比特置换的示例。
具体地,图94A图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图93的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是1024QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(10×1))×(10×1)比特的存储器31中的码比特被以10×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图93的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行置换,使得如图94A中所见这10×1个码比特b0到b9被分配给例如1(=b)个符号的10×1(=mb)个符号比特y0到y9
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y6
码比特b7给符号比特y5
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
图94B图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下根据图93的分配规则的码比特置换的第二示例。
根据图94B,置换部32进行置换,以根据图93的分配规则对从存储器31读出的10×1(=mb)个码比特b0到b9进行如下分配:分配
码比特b0给符号比特y8
码比特b1给符号比特y6
码比特b2给符号比特y9
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y1
码比特b8给符号比特y3,以及
码比特b9给符号比特y7
图95图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图95A中所见,从存储器31读出的12×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图95A中,码比特b0属于码比特组Gb1;码比特b1到b7属于码比特组Gb2;码比特b8到b11属于码比特组Gb3
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图95B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图95B中,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图96图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图96的分配规则中,规定组集信息(Gb1,Gy6,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy4,1)、(Gb3,Gy4,1)、(Gb3,Gy5,2)和(Gb3,Gy6,1)。
因此,根据图96的分配规则,规定:
根据组集信息(Gb1,Gy6,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第六好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy4,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb3,Gy5,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第五好的符号比特组Gy5的二个符号比特,以及
根据组集信息(Gb3,Gy6,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特。
图97图示出根据图96的分配规则的码比特置换的示例。
具体地,图97A图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图96的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图96的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图97A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y10
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y5
码比特b7给符号比特y6
码比特b8给符号比特y8
码比特b9给符号比特y7
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图97B图示出在LDPC码是码长N为16200比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图96的分配规则的码比特置换的第二示例。
根据图97B,置换部32进行置换,以根据图96的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y11
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y9
码比特b9给符号比特y6
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图98图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图98A中所见,从存储器31读出的12×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图98A中,码比特b0属于码比特组Gb1;码比特b1到b7属于码比特组Gb2;以及码比特b8到b11属于码比特组Gb3
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图98B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图98B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图99图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图99的分配规则中,规定组集信息(Gb1,Gy6,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy4,1)、(Gb3,Gy4,1)、(Gb3,Gy5,2)和(Gb3,Gy6,1)。
因此,根据图99的分配规则,规定:
根据组集信息(Gb1,Gy6,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy4,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb2的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb3,Gy5,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第五好的符号比特组Gy5的二个符号比特,以及
根据组集信息(Gb3,Gy6,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特。
图100图示出根据图99的分配规则的码比特置换的示例。
具体地,图100A图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图99的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图99的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图100A中所见12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y10
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y5
码比特b7给符号比特y6
码比特b8给符号比特y8
码比特b9给符号比特y7
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图100B图示出在LDPC码是码长N为64800比特而编码率为2/3的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图99的分配规则的码比特置换的第二示例。
根据图100B,置换部32进行置换,以根据图99的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y11
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y9
码比特b9给符号比特y6
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图101图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图101A中所见,从存储器31读出的12×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在图101A中,码比特b0属于码比特组Gb1;码比特b1到b7属于码比特组Gb2;码比特b8属于码比特组Gb3;以及码比特b9到b11属于码比特组Gb4
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图101B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图101B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图102图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图102的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy4,1)、(Gb3,Gy4,1)、(Gb4,Gy5,1)和(Gb4,Gy6,2)。
因此,根据图102的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy4,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb3,Gy4,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第四好的符号比特组Gy4的一个符号比特,
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb4,Gy6,2),误差概率第四好的码比特组Gb4的二个码比特被分配给误差概率第六好的符号比特组Gy6的二个符号比特。
图103图示出根据图102的分配规则的码比特置换的示例。
具体地,图103A图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图102的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图102的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图103A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图103B图示出在LDPC码是码长N为16200比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图102的分配规则的码比特置换的第二示例。
根据图103B,置换部32进行置换,以根据图102的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y6
码比特b9给符号比特y11
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图104图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图104A中所见,从存储器31读出的12×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图104A中,码比特b0属于码比特组Gb1;码比特b1到b8属于码比特组Gb2;以及码比特b9到b11属于码比特组Gb3
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图104B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图104B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图105图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是1024QAM而乘数b是1的情况下的分配规则。
在图105的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy4,2)、(Gb3,Gy5,1)和(Gb3,Gy6,2)。
因此,根据图105的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy4,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb3,Gy6,2),误差概率第三好的码比特组Gb5的二个码比特被分配给误差概率第六好的符号比特组Gy6的二个符号比特。
图106图示出根据图105的分配规则的码比特置换的示例。
具体地,图106A图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图105的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图105的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图106A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图106B图示出在LDPC码是码长N为64800比特而编码率为3/4的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图105的分配规则的码比特置换的第二示例。
根据图106B,置换部32进行置换,以根据图105的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b12进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y6
码比特b9给符号比特y11
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图107图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图107A中所见,从存储器31读出的12×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图107A中,码比特b0到b8属于码比特组Gb1;码比特b9属于码比特组Gb2;以及码比特b10和b11属于码比特组Gb3
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图107B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图107B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图108图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图108的分配规则中,规定组集信息(Gb1,Gy1,2)、(Gb1,Gy2,2)、(Gb1,Gy3,2)、(Gb1,Gy4,2)、(Gb1,Gy5,1)、(Gb2,Gy6,1)、(Gb3,Gy5,1)和(Gb3,Gy6,1)。
因此,根据图108的分配规则,规定:
根据组集信息(Gb1,Gy1,2),误差概率最好的码比特组Gb1的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb1,Gy2,2),误差概率最好的码比特组Gb1的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb1,Gy3,2),误差概率最好的码比特组Gb1的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb1,Gy4,2),误差概率最好的码比特组Gb1的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy6,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,以及
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb3,Gy6,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特。
图109图示出根据图108的分配规则的码比特置换的示例。
具体地,图109A图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图108的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图108的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图109A中所见12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图109B图示出在LDPC码是码长N为16200比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图108的分配规则的码比特置换的第二示例。
根据图109B,置换部32进行置换,以根据图108的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y6
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y9
码比特b9给符号比特y11
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图110图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图110A中所见,从存储器31读出的12×1(=mb)个码比特可被分成5个码比特组Gb1、Gb2、Gb3、Gb4和Gb5
在图110A中,码比特b0属于码比特组Gb1;码比特b1属于码比特组Gb2;码比特b2到b8属于码比特组Gb3;码比特b9属于码比特组Gb4;以及码比特b10和b11属于码比特组Gb5
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图110B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图110B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图111图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图111的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,1)、(Gb3,Gy1,1)、(Gb3,Gy2,2)、(Gb3,Gy3,2)、(Gb3,Gy4,2)、(Gb4,Gy6,1)、(Gb5,Gy5,1)和(Gb5,Gy6,1)。
因此,根据图111的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy1,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy2,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb3,Gy3,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb3,Gy4,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb4,Gy6,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,
根据组集信息(Gb5,Gy5,1),误差概率第五好的码比特组Gb5的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb5,Gy6,1),误差概率第五好的码比特组Gb5的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特。
图112图示出根据图111的分配规则的码比特置换的示例。
具体地,图112A图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图111的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图111的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图112A中所见12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图112B图示出在LDPC码是码长N为64800比特而编码率为4/5的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图111的分配规则的码比特置换的第二示例。
根据图112B,置换部32进行置换,以根据图111的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y6
码比特b9给符号比特y11
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图113图示出在LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图113A中所见,从存储器31读出的12×1(=mb)个码比特可被分成4个码比特组Gb1、Gb2、Gb3和Gb4
在图113A中,码比特b0属于码比特组Gb1;码比特b1到b8属于码比特组Gb2;码比特b9属于码比特组Gb3;以及码比特b10和b11属于码比特组Gb4
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图113B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图113B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图111图示出在LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图111的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy4,2)、(Gb3,Gy6,1)、(Gb4,Gy5,1)和(Gb4,Gy6,1)。
因此,根据图111的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy4,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb3,Gy6,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,
根据组集信息(Gb4,Gy5,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb4,Gy6,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特。
图115图示出根据图114的分配规则的码比特置换的示例。
具体地,图115A图示出在LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图114的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图114的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图115A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图115B图示出在LDPC码是码长N为16200比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图114的分配规则的码比特置换的第二示例。
根据图115B,置换部32进行置换,以根据图114的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y6
码比特b9给符号比特y11
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图116图示出在LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图116A中所见,从存储器31读出的12×1(=mb)个码比特可被分成3个码比特组Gb1、Gb2和Gb3
在图116A中,码比特b0属于码比特组Gb1;码比特b1到b9属于码比特组Gb2;以及码比特b10和b11属于码比特组Gb3
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图116B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图116B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图117图示出在LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图117的分配规则中,规定组集信息(Gb1,Gy5,1)、(Gb2,Gy1,2)、(Gb2,Gy2,2)、(Gb2,Gy3,2)、(Gb2,Gy4,2)、(Gb2,Gy6,1)、(Gb3,Gy5,1)和(Gb3,Gy6,1)。
因此,根据图117的分配规则,规定:
根据组集信息(Gb1,Gy5,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb2,Gy1,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率最好的符号比特组Gy1的二个符号比特,
根据组集信息(Gb2,Gy2,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb2,Gy3,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb2,Gy4,2),误差概率第二好的码比特组Gb2的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb2,Gy6,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,以及
根据组集信息(Gb3,Gy6,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特。
图118图示出根据图117的分配规则的码比特置换的示例。
具体地,图118A图示出在LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图117的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图117的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图118A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图118B图示出在LDPC码是码长N为64800比特而编码率为5/6的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图117的分配规则的码比特置换的第二示例。
根据图118B,置换部32进行置换,以根据图117的分配规则对从存储器31读出的12×1((=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y9
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y11
码比特b9给符号比特y6
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图119图示出在LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图119A中所见,从存储器31读出的12×1(=mb)个码比特可被分成5个码比特组Gb1、Gb2、Gb3、Gb4和Gb5
在图119A中,码比特b0属于码比特组Gb1;码比特b1属于码比特组Gb2;码比特b2到b9属于码比特组Gb3;码比特b10属于码比特组Gb4;以及码比特b11属于码比特组Gb5
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图119B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图119B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图120图示出在LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图120的分配规则中,规定组集信息(Gb1,Gy6,1)、(Gb2,Gy1,1)、(Gb3,Gy1,1)、(Gb3,Gy2,2)、(Gb3,Gy3,2)、(Gb3,Gy4,2)、(Gb3,Gy5,1)、(Gb4,Gy6,1)和(Gb5,Gy5,1)。
因此,根据图120的分配规则,规定:
根据组集信息(Gb1,Gy6,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,
根据组集信息(Gb2,Gy1,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy1,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy2,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb3,Gy3,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb3,Gy4,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb4,Gy6,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,以及
根据组集信息(Gb5,Gy5,1),误差概率第五好的码比特组Gb5的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图121图示出根据图120的分配规则的码比特置换的示例。
具体地,图121A图示出在LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图120的分配规则的码比特置换的第一示例。
当LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(16200/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图120的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图121A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y10
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y5
码比特b7给符号比特y6
码比特b8给符号比特y8
码比特b9给符号比特y7
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图121B图示出在LDPC码是码长N为16200比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图120的分配规则的码比特置换的第二示例。
根据图121B,置换部32进行置换,以根据图120的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y11
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y9
码比特b9给符号比特y6
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图122图示出在LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图122A中所见,从存储器31读出的12×1(=mb)个码比特可被分成5个码比特组Gb1、Gb2、Gb3、Gb4和Gb5
在图122A中,码比特b0属于码比特组Gb1;码比特b1属于码比特组Gb2;码比特b2到b9属于码比特组Gb3;码比特b10属于码比特组Gb4;以及码比特b11属于码比特组Gb5
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图122B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图122B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图123图示出在LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图123的分配规则中,规定组集信息(Gb1,Gy6,1)、(Gb2,Gy1,1)、(Gb3,Gy1,1)、(Gb3,Gy2,2)、(Gb3,Gy3,2)、(Gb3,Gy4,2)、(Gb3,Gy5,1)、(Gb4,Gy6,1)和(Gb5,Gy5,1)。
因此,根据图123的分配规则,规定:
根据组集信息(Gb1,Gy6,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,
根据组集信息(Gb2,Gy1,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy1,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy2,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb3,Gy3,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb3,Gy4,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb4,Gy6,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,以及
根据组集信息(Gb5,Gy5,1),误差概率第五好的码比特组Gb5的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图124图示出根据图123的分配规则的码比特置换的示例。
具体地,图124A图示出在LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图123的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图123的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图124A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y10
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y5
码比特b7给符号比特y6
码比特b8给符号比特y8
码比特b9给符号比特y7
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图124B图示出在LDPC码是码长N为64800比特而编码率为8/9的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图123的分配规则的码比特置换的第二示例。
根据图124B,置换部32进行置换,以根据图123的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y11
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y9
码比特b9给符号比特y6
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
图125图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的码比特组和符号比特组。
在这种情况下,根据误差概率上的差异,如图125A中所见,从存储器31读出的12×1(=mb)个码比特可被分成5个码比特组Gb1、Gb2、Gb3、Gb4和Gb5
在图125A中,码比特b0属于码比特组Gb1;码比特b1属于码比特组Gb2;码比特b2到b9属于码比特组Gb3;码比特b10属于码比特组Gb4;以及码比特b11属于码比特组Gb4
当调制方法是4096QAM而乘数是1时,根据误差概率上的差异,如图125B中所见,12×1(=mb)个符号比特可被分成6个符号比特组Gy1、Gy2、Gy3、Gy4、Gy5和Gy6
在图125B中,如同图95B,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;符号比特y8和y9属于符号比特组Gy5;以及符号比特y10和y11属于符号比特组Gy6
图126图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下的分配规则。
在图126的分配规则中,规定组集信息(Gb1,Gy6,1)、(Gb2,Gy1,1)、(Gb3,Gy1,1)、(Gb3,Gy2,2)、(Gb3,Gy3,2)、(Gb3,Gy4,2)、(Gb3,Gy5,1)、(Gb4,Gy6,1)和(Gb5,Gy5,1)。
因此,根据图126的分配规则,规定:
根据组集信息(Gb1,Gy6,1),误差概率最好的码比特组Gb1的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,
根据组集信息(Gb2,Gy1,1),误差概率第二好的码比特组Gb2的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy1,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率最好的符号比特组Gy1的一个符号比特,
根据组集信息(Gb3,Gy2,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第二好的符号比特组Gy2的二个符号比特,
根据组集信息(Gb3,Gy3,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第三好的符号比特组Gy3的二个符号比特,
根据组集信息(Gb3,Gy4,2),误差概率第三好的码比特组Gb3的二个码比特被分配给误差概率第四好的符号比特组Gy4的二个符号比特,
根据组集信息(Gb3,Gy5,1),误差概率第三好的码比特组Gb3的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特,
根据组集信息(Gb4,Gy6,1),误差概率第四好的码比特组Gb4的一个码比特被分配给误差概率第六好的符号比特组Gy6的一个符号比特,以及
根据组集信息(Gb5,Gy5,1),误差概率第五好的码比特组Gb5的一个码比特被分配给误差概率第五好的符号比特组Gy5的一个符号比特。
图127图示出根据图126的分配规则的码比特置换的示例。
具体地,图127A图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图126的分配规则的码比特置换的第一示例。
当LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上为(64800/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32(图16和图17)。
置换部32根据图126的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行置换,使得如图127A中所见这12×1个码比特b0到b11被分配给例如1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,置换部32进行置换,以分配
码比特b0给符号比特y10
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y5
码比特b7给符号比特y6
码比特b8给符号比特y8
码比特b9给符号比特y7
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图127B图示出在LDPC码是码长N为64800比特而编码率为9/10的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下根据图126的分配规则的码比特置换的第二示例。
根据图127B,置换部32进行置换,以根据图126的分配规则对从存储器31读出的12×1(=mb)个码比特b0到b11进行如下分配:分配
码比特b0给符号比特y11
码比特b1给符号比特y1
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y5
码比特b5给符号比特y0
码比特b6给符号比特y2
码比特b7给符号比特y7
码比特b8给符号比特y9
码比特b9给符号比特y6
码比特b10给符号比特y10,以及
码比特b11给符号比特y8
尽管总共描述了22种不同的置换处理(包括用1024QAM和4096QAM这2种调制方法对具有64800比特的码长N以及不同的编码率2/3、3/4、4/5、5/6、8/9和9/10的6种不同的LDPC码进行调制的12种不同的置换处理,以及用1024QAM和4096QAM这2种调制方法对具有16200比特的码长N以及不同的编码率2/3、3/4、4/5、5/6和8/9的5种不同的LDPC码进行调制的10种不同的置换处理)作为根据新置换方法的置换处理,例如,采用例如4种不同的置换方法作为用于对码比特进行置换的置换方法,这22种不同的置换处理可通过这4种置换方法之一来进行。
具体地,当码长N为64800比特或16200比特而编码率为3/4、4/5或5/6的LPDC码用1024QAM调制时,置换处理能够通过例如图70A图示出的置换方法来进行,其分配
码比特b0给符号比特y6
码比特b1给符号比特y4
码比特b2给符号比特y8
码比特b3给符号比特y5
码比特b4给符号比特y0
码比特b5给符号比特y2
码比特b6给符号比特y1
码比特b7给符号比特y3
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
另外,当码长N为64800比特或16200比特而编码率为3/4、4/5或5/6的LPDC码用4096QAM调制时,置换处理能够通过例如图103A图示出的置换方法来进行,其分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b9给符号比特y11,以及
码比特b9给符号比特y9
此外,当码长N为64800比特或16200比特而编码率为2/3或8/9的LPDC码以及码长N为64800比特而编码率为9/10的LPDC码用1024QAM调制时,置换处理能够通过例如图64A图示出的置换方法来进行,其分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y6
码比特b7给符号比特y5
码比特b8给符号比特y9,以及
码比特b9给符号比特y7
另外,当码长N为64800比特或16200比特而编码率为2/3或8/9的LPDC码以及码长N为64800比特而编码率为9/10的LPDC码用4096QAM调制时,置换处理能够通过例如图97A图示出的置换方法进行,其分配
码比特b0给符号比特y10
码比特b1给符号比特y0
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y3
码比特b5给符号比特y4
码比特b6给符号比特y5
码比特b7给符号比特y6
码比特b8给符号比特y8
码比特b9给符号比特y7
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
以上关于调制方法是1024QAM的情况和调制方法是4096QAM的情况描述了新置换方法,而下文中描述各调制方法的符号(对应于信号点)的布置。
图128图示出在图8的正交调制部27进行1024QAM的情况下1024个符号(对应于信号点)在IQ平面上的布置。
具体地,图128图示出从DVB-T.2的256QAM的符号布置递归地确定1024QAM的符号布置的方法。
应注意,在图128中,(i,q)表示符号在IQ平面上的坐标(I坐标和Q坐标)。
同时,C256(i,q)表示在为了指定符号而顺序地施加给256QAM的256个符号的编号(下文中称为符号编号)中位于坐标(i,q)位置的符号的符号编号(施加给符号的)。在下文中,位于坐标(i,q)位置的256QAM的符号也被称为第C256(i,q)个符号。
此外,C1024(i,q)表示在1024QAM的1024个符号中位于坐标(i,q)位置的符号的符号编号。下文中,位于坐标(i,q)位置的1024QAM的符号也被称为第C1024(i,q)个符号。
现在,如果将256QAM的所有256个符号平行转移到IQ平面上的第一象限中,则平行转移之后的256QAM的第C256(i,q)个符号变为1024QAM的第C1024(i,q)个=第C256(i,q)个符号。
此外,如果将平行转移到第一象限中的256QAM的256个符号关于I轴对称地移动,则对称移动之后的256QAM的第C256(i,q)个符号变为1024QAM的第C1024(i,-q)个=第(C256(i,q)+256)个符号。
此外,如果将平行转移到第一象限中的256QAM的256个符号关于Q轴对称地移动,则对称移动之后的256QAM的第C256(i,q)个符号变为1024QAM的第C1024(-i,q)个=第(C256(i,q)+256×2)个符号。
此外,如果将平行转移到第一象限中的256QAM的256个符号关于原点对称地移动,则对称移动之后的256QAM的第C256(i,q)个符号变为1024QAM的第C1024(-i,-q)个=第(C256(i,q)+256×3)个符号。
应注意,对于上述第X个符号,当X用二进制计数法表示时其值表示符号的值(符号映射到的信号点)。
例如,当C256(i,q)=25时,第C256(i,q)个符号的符号值是00011001B(B表示以上数字的值是用二进制计数法表示的)。此外,例如,当C1024(i,q)=823,第C1024(i,q)个符号的符号值是1100110111B。
此外,第二象限(i<0,q>0)中的第C1024(-i,q)个=第(C256(i,q)+256×2)个符号位于平行移动到第一象限的256QAM的256个符号中的第C256(i,q)个符号被关于Q轴线对称地移动到的位置,以及第C1024(-i,q)个=第(C256(i,q)+256×2)个符号的符号值采用通过将作为256×2中的2的二进制表示的10B与用二进制数表示的C256(i,q)的值的两个高阶比特相加而得到的结果的值。
在1024QAM中,一个符号的比特数量m是10,从而一个符号的符号比特从最高有效比特开始表示为(y0,y1,...,ym-1)=(y0,y1,y2,y3,y4,y5,y6,y7,y8,y9)。
例如,当C1024(i,q)=823,第C1024(i,q)个符号的符号值(即10个符号比特(y0,y1,y2,y3,y4,y5,y6,y7,y8,y9))是(1,1,0,0,1,1,0,1,1,1)。
这样,如上文中参照图62到图94所述,符号比特y0和y1属于符号比特组Gy1;符号比特y2和y3属于符号比特组Gy2;符号比特y4和y5属于符号比特组Gy3;符号比特y6和y7属于符号比特组Gy4;以及符号比特y8和y9属于符号比特组Gy5
此外,下标j相对较小的符号比特组Gyj的符号比特呈现出相对较好的误差概率(呈现出相对较高的对误差的容限)。
图129图示出在图8的正交调制部27进行4096QAM的情况下4096个符号(对应于信号点)在IQ平面上的布置,。
应注意,在图129中,C4096(i,q)表示4096QAM的4096个符号中位于坐标(i,q)位置的符号的符号编号。下文中,位于坐标(i,q)位置的4096QAM的符号也被称为第C4096(i,q)个符号。
现在,如果将图128中描述的1024QAM的所有1024个符号平行转移到IQ平面上的第一象限中,则平行转移之后的1024QAM的第C1024(i,q)个符号变为4096QAM的第C4096(i,q)个=第C1024(i,q)个符号。
此外,如果将平行转移到第一象限中的1024QAM的1024个符号关于I轴对称地移动,则对称移动之后的1024QAM的第C1024(i,q)个符号变为4096QAM的第C4096(i,-q)个=第(C4096(i,q)+1024)个符号。
另外,如果将平行转移到第一象限中的1024QAM的1024个符号关于Q轴对称地移动,则对称移动之后的1024QAM的第C1024(i,q)个符号变为4096QAM的第C4096(-i,q)个=第(C4096(i,q)+1024×2)个符号。
此外,如果将平行转移到第一象限中的1024QAM的1024个符号关于原点对称地移动,则对称移动之后的1024QAM的第C1024(i,q)个符号变为4096QAM的第C4096(-i,-q)个=第(C4096(i,q)+1024×3)个符号。
对于1024QAM(图128)的符号的符号比特和4096QAM(图129)的符号的符号比特,同样存在类似于在图12等中描述的强比特和弱比特。
图130到图133示出在进行根据新置换方法的置换处理的情况下和在不进行根据新置换方法的置换处理的情况下的BER(比特误差率)的仿真结果。
具体地,图130图示出在长度N为16200而编码率为2/3、3/4、3/5、5/6和8/9的LDPC码被确定为对象、以及采用1024QAM作为调制方法的情况下的BER。
图131图示出在长度N为64800而编码率为2/3、3/4、3/5、5/6、8/9和9/10的LDPC码被确定为对象、以及采用1024QAM作为调制方法的情况下的BER。
图132图示出在长度N为16200而编码率为2/3、3/4、3/5、5/6和8/9的LDPC码被确定为对象、以及采用4096QAM作为调制方法的情况下的BER。
图133图示出在长度N为64800而编码率为2/3、3/4、3/5、5/6、8/9和9/10的LDPC码被确定为对象、以及采用4096QAM作为调制方法的情况下的BER。
应注意,在图130到图133中乘数b是1。
此外,在图130到图133中,横轴表示Es/N0(每一个符号的噪声功率对信号功率的比),纵轴表示BER。此外,实线表示在进行根据新置换方法的置换处理的情况下的BER,而虚线表示在不进行置换处理的情况下的BER。
从图130到图133,可看出与不进行根据新置换方法的置换处理的另一情况相比,根据新置换方法的置换处理表现出得到改善BER和得到改善的对误差的容限。
应注意,尽管在本实施方式中,为了便于描述,解复用器25中的置换部32对从存储器31读出的码比特进行置换处理,但可以通过对写入码比特到存储器31中或从存储器31中读出码比特进行控制来进行置换处理。
具体地,可以例如通过如下方法来进行置换处理:对要从中读出码比特的地址(读出地址)进行控制,使得从存储器31中读出码比特的读出按照置换之后的码比特的顺序来进行。
图134是图7的接收设备12的配置示例的框图。
参照图134,接收设备12是用于从发送设备11(图7)接收调制信号的数据处理设备,其包括正交解调部51、解映射部52、解交织器53以及LDPC解码部56。
正交解调部51从发送设备11接收调制信号,并且进行正交解调制,接着,将获得的符号作为正交解调制结果(I轴和Q轴上的值)提供给解映射部52。
解映射部52进行解映射,即将来自正交解调部51的信号点转换为LDPC码的码比特以将其符号化为符号,并将码比特提供给解交织器53。
解交织器53包括复用器(MUX)54和列扭转解交织器55,对来自解映射部52的符号比特的符号进行解交织。
具体地,复用器54对来自解映射部52的符号比特的符号进行与图8的解复用器25的置换处理对应的逆置换处理(置换处理的逆处理),即,将被置换处理置换的LDPC码的码比特(符号比特)的位置恢复到原来位置的逆置换处理。接着,复用器54将所获得的LDPC码作为逆置换处理的结果提供给列扭转解交织器55。
列扭转解交织器55进行与图8的列扭转交织器进行的作为重布置处理的列扭转交织对应的列扭转解交织(列扭转交织的逆处理),即,例如作为逆重布置处理的如下列扭转解交织:对来自复用器54的LDPC码,将被作为重布置处理的列扭转交织改变的LDPC码的码比特的布置恢复到原来的布置。
具体地,列扭转解交织器55通过将LDPC码的码比特写入用于解交织的存储器以及从该解交织存储器读出写入的码比特来进行列扭转解交织,该存储器被配置为与图22等中示出的存储器31类似。
应注意,在列扭转解交织器55中,码比特的写入是使用当从存储器31读出码时的读出地址作为写入地址来在解交织存储器的行方向上进行的。而码比特的读出是使用当将码比特写入存储器31时的写入地址作为读出地址来在解交织存储器的列方向上进行的。
所获得的LDPC码作为列扭转解交织的结果而被从列扭转解交织器55提供给LDPC解码部56。
在此,尽管从解映射部52提供给解交织器53的LDPC码是通过按奇偶交织、列扭转交织和置换处理的顺序进行的奇偶交织、列扭转交织和置换处理而获得的,但是解交织器53只进行对应于置换处理的逆置换处理和对应于列扭转交织的列扭转解交织。因此,不进行对应于奇偶交织的奇偶解交织(奇偶交织的逆处理),即将被奇偶交织改变了的LDPC码的码比特的布置恢复到原来的布置的奇偶解交织。
因此,进行了逆置换处理和列扭转解交织但未进行过奇偶解交织的LDPC码被从解交织器53(解交织器53的列扭转解交织器55)提供给LDPC解码部56。
LDPC解码部56使用转换奇偶校验矩阵来对来自解交织器53的LDPC码进行LDPC解码,并将作为LDPC解码结果的获得的数据输出作为对象数据的解码结果,所述转换奇偶校验矩阵是通过对奇偶校验矩阵H(用于由图8的LDPC编码部21进行的LDPC编码)至少进行列置换(对应于奇偶交织)而获得的。
图135是图示出由图134的接收设备12进行的接收处理的流程图。
在步骤111,正交解调部51从发送设备11接收调制信号。接着,处理进入步骤S112,在布置S112中正交解调部51对调制信号进行正交解调制。正交解调部51将作为正交解调制的结果的获得的信号点提供给解映射部52,之后处理从步骤S112进入步骤S113。
在步骤S113,解映射部52进行将来自正交解调部51的信号点转换为符号的解映射,并将码比特提供给解交织器53,之后处理进入步骤S114。
在步骤S114,解交织器53对来自解映射部52的符号比特的符号进行解交织,之后处理进入步骤S115。
具体地,在步骤S114,解交织器53中的复用器54对来自解映射部52的符号比特的符号进行逆置换处理,并将作为逆置换处理结果的获得的LDPC码提供给列扭转解交织器55。
列扭转解交织器55对来自复用器54的LDPC码进行列扭转解交织,并将作为列扭转解交织结果的获得的LDPC码提供给LDPC解码部56。
在步骤S115,LDPC解码部56使用转换奇偶校验矩阵对来自列扭转解交织器55的LDPC码进行LDPC解码,并输出通过LDPC解码获得的数据作为对象数据的解码结果。之后处理结束。所述转换奇偶校验矩阵是通过对奇偶校验矩阵H(用于由图8的LDPC编码部21进行的LDPC编码)至少进行列置换(对应于奇偶交织)而获得的。
应注意,图135的接收处理重复进行。
同样地,在图134中,与图8中的情况类似,为了便于描述,用于进行逆置换处理的复用器54和用于进行列扭转解交织的列扭转解交织器55被配置为彼此分离。但是复用器54和列扭转解交织器55还可以被配置为彼此集成在一起。
此外,当图8的发送设备11不进行列扭转交织时,则不需要在图134的接收设备12中设置列扭转解交织器55。
现在,将进一步描述由图134的LDPC解码部56进行的LDPC解码。
图134的LDPC解码部56使用转换奇偶校验矩阵对如上所述来自列扭转解交织器55的进行了逆置换处理和列扭转解交织但未进行过奇偶解交织的LDPC码进行LDPC解码,所述转换奇偶校验矩阵是通过对奇偶校验矩阵H(用于由图8的LDPC编码部21进行的LDPC编码)至少进行列置换(对应于奇偶交织)而获得的。
在此,以前已经提出了在可以将工作频率抑制在足够可实施的范围内的同时通过进行使用转换奇偶校验矩阵的LDPC解码来抑制电路规模的LDPC解码(例如参见日本专利特许公开No.2004-343170)。
由此,首先参照图136到图139来描述以前提出的使用转换奇偶校验矩阵的LDPC解码。
图136示出码长N为90而编码率为2/3的LDPC码的奇偶校验矩阵H的示例。
应注意,在图136中,0用点(.)表示(这类似地也适用于下文描述的图137和图138)。
在图136的奇偶校验矩阵H中,奇偶矩阵具有阶梯状结构。
图137图示出通过对图136的奇偶校验矩阵H应用表达式(11)的行置换和表达式(12)的而列置换获得的奇偶校验矩阵H’。
行置换:第6s+t+1行→第5t+s+1行    ...(11)
列置换:第6x+y+61列→第5y+x+61列  ...(12)
然而,在表达式(11)和(12)中,s、t、x和y分别是在0≤s<5、0≤t<6、0≤x<5和0≤t<6范围内的整数。
根据表达式(11)的行置换,以如下方式进行置换:将编号除以6后余数为1的第1、7、13、19和25行置换到第1、2、3、4和5行,以及将编号除以6后余数为2的第2、8、14、20和26行置换到第6、7、8、9和10行。
另一方面,根据表达式(12)的列置换,对第61列和其随后的列(奇偶矩阵)进行置换,使得编号除以6后余数为1的第61、67、73、79和85列被置换到第61、62、63、64和65列,以及编号除以6后余数为2的第62、68、74、80和86列被置换到第66、67、68、69和70列。
通过对图136的奇偶校验矩阵H进行行置换和列置换获得的矩阵是图137的奇偶校验矩阵H’。
在此,即使对奇偶校验矩阵H进行行置换,其对LDPC码的码比特的布置也不会产生影响。
这时,当将第K+qx+y+1个码比特交织到第K+Py+x+1个码比特的位置的奇偶交织中的信息长度K、循环结构的单位列数量P、以及奇偶长度M(在此为30)的除数q(=M/P)被分别设置为60、5和6时,表达式(12)的列置换对应于奇偶交织。
如果将图137的奇偶校验矩阵H’(在下文中适当地称为置换奇偶校验矩阵)乘以与对奇偶校验矩阵H(在下文中适当地称为原始奇偶校验矩阵)的LDPC码进行与表达式(12)相同的置换的结果,则输出0向量。具体地,在通过对作为原始奇偶校验矩阵的LDPC码(一个码字)的行向量c施加根据表达式(12)的列置换而获得的行向量用c’表示的情况下,由于基于奇偶校验矩阵的特性HcT变为0向量,自然地H’c’T也变为0向量。
从上述可知,图137的转换奇偶校验矩阵H’变为通过对原始奇偶校验矩阵H的LDPC码c进行表达式(12)的列置换而获得的LDPC码c’的奇偶校验矩阵。
因此,通过对原始奇偶校验矩阵H的LDPC码c进行表达式(12)的列置换,使用图137的奇偶校验矩阵H’对列置换后的LDPC码c’进行解码(LDPC解码),以及接着对解码结果进行表达式(12)的列置换的逆置换,能够获得与在使用奇偶校验矩阵H对原始奇偶校验矩阵H的LDPC码进行解码的情况下获得的类似的解码结果。
图138示出图137的转换奇偶校验矩阵H’,其中在5×5矩阵单元之间设置了空白。
在图138中,转换奇偶校验矩阵H’表示为如下矩阵的组合:5×5个元素的单位矩阵;对应于其元素1被改变为元素0的单位矩阵的另一种矩阵(在下文中适当地称为准单位矩阵);对应于被循环地移位(循环移位)的单位矩阵或准单位矩阵的又一种矩阵(在下文中适当地称为移位矩阵);包括单位矩阵、准单位矩阵和移位矩阵中的两种或更多种的又一种矩阵(在下文中适当地称为和矩阵);以及5×5个元素的0矩阵。
可以看作图138的转换奇偶校验矩阵H’由如下5×5个元素的矩阵组成:单位矩阵、准单位矩阵、移位矩阵、和矩阵以及0矩阵。因此,组成转换奇偶校验矩阵H’的5×5元素矩阵在下文中被称为成分矩阵。
为了对由P×P个元素的矩阵表示的奇偶校验矩阵表示的LDPC码进行解码,可以使用同时对P个校验节点和P个可变节点进行校验节点数学运算和可变节点数学运算的架构。
图139是示出进行如上所述的解码的解码设备的配置示例的框图。
具体地,图139示出使用图138的转换奇偶校验矩阵H’对图136的原始奇偶校验矩阵H的LDPC码进行解码的解码设备的配置示例,所述转换奇偶校验矩阵H’是通过至少进行表达式(12)的列置换而获得的。
图139的解码设备包括:包括6个FIFO(先进先出存储器)3001到3006的边缘数据存储存储器300、用于选择FIFO 3001到3006的选择器301、校验节点计算部302、2个循环移位电路303和308、包括18个FIFO3041到30418的边缘数据存储存储器304、用于选择18个FIFO 3041到30418的选择器305、用于存储接收信息的接收数据存储器306、可变节点计算部307、解码字计算部309、接收数据重布置部310以及解码数据重布置部311。
首先,描述将数据存储到边缘数据存储存储器300和304中的方法。
边缘数据存储存储器300包括6个FIFO 3001到3006,其数量等于图138的转换奇偶校验矩阵H’的行数量30除以成分矩阵的行数量5的商。每个FIFO 300y(y=1,2,...,6)都具有多级存储区域,使得能够同时在每个级的存储区域中读出或写入与数量上等于成分矩阵的行数量和列数量的5个边缘对应的消息。此外,每个FIFO 300y的存储区域的级的数量是9,即图138的转换奇偶校验矩阵在行方向上的1的最大数量(Hamming weight)(汉明权重)。
在FIFO 3001中,与图138的转换奇偶校验矩阵H’的第一到第五行中的值1的位置对应的数据(来自可变节点的消息vi)被以闭合形式在水平方向上存储在各个行中(以其中0被省略的形式)。具体地,如果第i列的j行中的元素表达为(j,i),则在FIFO 3001的第一级的存储区域中存储与来自转换奇偶校验矩阵H’的(1,1)到(5,5)的5×5个元素的单位矩阵中的值1的位置对应的数据。在第二级的存储区域中存储与来自转换奇偶校验矩阵H’的(1,21)到(5,25)的移位矩阵(通过将5×5个元素的单位矩阵向右循环移3位而获得的移位矩阵)中的值1的位置对应的数据。同样地,在第三到第八级的存储区域中,根据与转换奇偶校验矩阵H’的关系来存储数据。这样,在第九级的存储区域中存储与转换奇偶校验矩阵H’的(1,86)到(5,90)的移位矩阵(通过用值0置换5×5个元素的单位矩阵的第一行中的值1、并接着将置换后的单位矩阵向左循环移动1位而获得的移位矩阵)的值1的位置对应的数据。
在FIFO 3002中,存储与图138的转换奇偶校验矩阵H’的第六到第十行中的值1的位置对应的数据。具体地,在FIFO 3002的第一级的存储区域中存储与第一移位矩阵中的值1的位置对应的数据,所述第一移位矩阵形成来自转换奇偶校验矩阵H’的(6,1)到(10,5)的和矩阵(和矩阵是将5×5个元素的单位矩阵向右移1位获得的第一移位矩阵与将5×5个元素的单位矩阵向右移2位获得的第二移位矩阵之和)。此外,在第二级的存储区域中,存储与第二移位矩阵中的值1的位置对应的数据,所述第二移位矩阵形成来自转换奇偶校验矩阵H’的(6,1)到(10,5)的和矩阵。
具体地,对于权重是2或更大的成分矩阵,在该成分矩阵被表示为如下矩阵中的多个矩阵之和的形式——权重为1的P×P个元素的单位矩阵、对应于一个或多个值为1的元素被0置换的单位矩阵的准单位矩阵、以及通过循环移位单位矩阵或准单位矩阵获得的移位矩阵的情况下,与权重为1的单位矩阵、准单位矩阵或移位矩阵的值1的位置对应的数据(对应于属于单位矩阵、准单位矩阵或移位矩阵的边缘的消息)被存储到相同地址中(FIFO 3001到3006中的同一FIFO)。
同样地,在第三到第九级的存储区域中,根据与转换奇偶校验矩阵H’的关系来存储数据。
同样地,FIFO 3003到3006根据与转换奇偶校验矩阵H’的关系来存储数据。
边缘数据存储存储器304包括18个FIFO 3041到30418,其数量等于转换奇偶校验矩阵H’的列数量90除以成分矩阵的列数量5的商。每个边缘数据存储存储器304x(x=1,2,...,18)都具有多级存储区域,使得能够同时在每个级的存储区域中读出或写入与数量上等于成分矩阵的行数量和列数量的5个边缘对应的消息。
在FIFO 3041中,与来自图138的转换奇偶校验矩阵H’的第一列到第五列中的值1的位置对应的数据(来自校验节点的消息uj)被以闭合形式在竖直方向上存储在单独的列中(以其中0被省略的形式)。具体地,在FIFO 3041的第一级的存储区域中存储与来自转换奇偶校验矩阵H’的(1,1)到(5,5)的5×5个元素的单位矩阵中的值1的位置对应的数据。在第二级的存储区域中存储与第一移位矩阵中的值1的位置对应的数据,所述第一移位矩阵形成来自转换奇偶校验矩阵H’的(6,1)到(10,5)的和矩阵(和矩阵是将5×5个元素的单位矩阵向右移1位获得的第一移位矩阵与将5×5个元素的单位矩阵向右移2位获得的第二移位矩阵之和)。此外,在第三级的存储区域中,存储与第二移位矩阵中的值1的位置对应的数据,所述第二移位矩阵形成来自转换奇偶校验矩阵H’的(6,1)到(10,5)的和矩阵。
具体地,对于权重是2或更大的成分矩阵,在该成分矩阵被表示为如下矩阵中的多个矩阵之和的形式——权重为1的P×P个元素的单位矩阵、对应于一个或多个值为1的元素被0置换的单位矩阵的准单位矩阵、以及通过循环移位单位矩阵或准单位矩阵获得的移位矩阵的情况下,与权重为1的单位矩阵、准单位矩阵或移位矩阵的值1的位置对应的数据(对应于属于单位矩阵、准单位矩阵或移位矩阵的边缘的消息)被存储到相同地址中(FIFO 3041到30418中的同一FIFO)。
同样地,关于第四和第五级的存储区域,根据与转换奇偶校验矩阵H’的关系来存储数据。FIFO 3041的存储区域的级的数量是5,即转换奇偶校验矩阵H’的第一列到第五列在行方向上的1的最大数量(汉明权重)。
同样地,FIFO 3042和3043类似地以根据与转换奇偶校验矩阵H’的关系来存储数据,并且FIFO 3042和3043的每个长度(级数量)是5。同样地,FIFO 3044到30412类似地根据与转换奇偶校验矩阵H’的关系来存储数据,并且FIFO 3044到30412的每个长度(级数量)是3。同样地,FIFO 30413到30418类似地以根据与转换奇偶校验矩阵H’的关系来存储数据,并且FIFO 30413到30418的每个长度(级数量)是2。
现在描述图139的解码设备的操作。
边缘数据存储存储器300包括6个FIFO 3001到3006,根据表示由前一级的循环移位电路308所提供的5个消息D311是属于转换奇偶校验矩阵H’的哪一行的信息(矩阵数据)D312来从FIFO 3001到3006中选择要被存储数据的FIFO。接着,将5个消息D311一起按顺序地存储到所选择的FIFO中。此外,当数据要被读出时,边缘数据存储存储器300按顺序从FIFO 3001读出5个消息D3001,并将5个消息D3001提供给下一级的选择器301。在从FIFO 3001读出消息结束之后,边缘数据存储存储器300同样从FIFO 3002到FIFO 3006按顺序读出消息,并将所读出的消息提供给选择器301。
选择器301根据选择信号D301选择来自FIFO 3001到3006中的当前被读出数据的FIFO的5个消息,并将这5个消息作为消息D302提供给校验节点计算部302。
校验节点计算部302包括5个校验节点计算器3021到3025,并使用通过选择器301提供给它的消息D302(D3021到D3025)(表达式(7)的消息vi)来进行根据表达式(7)的校验节点数学运算。接着,校验节点计算部302将作为校验节点数学运算的结果的获得的5个消息D303(D3031到D3035)(表达式(7)的消息uj)提供给循环移位电路303。
基于关于转换奇偶校验矩阵H’中对应的边缘被循环移位了多少原始单元矩阵的信息(矩阵数据)D305,循环移位电路303对由校验节点计算部302确定的5个消息D3031到D3035循环地进行移位,并将循环移位的结果作为消息D304提供给边缘数据存储存储器304。
边缘数据存储存储器304包括18个FIFO 3041到34018。边缘数据存储存储器304根据关于由前一级的循环移位电路303所提供的5个消息D304是属于转换奇偶校验矩阵H’的哪一行的信息D305来从FIFO 3041到34018中选择要被存储数据的FIFO,并将5个消息D304一起按顺序地存储到所选择的FIFO中。另一方面,当数据要被读出时,边缘数据存储存储器304按顺序从FIFO 3041读出5个消息D3061,并将消息D3061提供给下一级的选择器305。在从FIFO 3041读出数据结束之后,边缘数据存储存储器304同样地按顺序从FIFO 3042到34018读出消息,并将消息提供给选择器305。
选择器305根据选择信号D307选择来自FIFO 3041到34018中的当前被读出数据的FIFO的5个消息,并将所选择的消息作为消息D308提供给可变节点计算部307以及解码字计算部309。
另一方面,接收数据重布置部310进行表达式(12)的列置换,以重布置通过通信路径接收的LDPC码D313,并将重布置过的LDPC码D313作为接收数据D314提供给接收数据存储器306。接收数据存储器306计算和存储来自接收数据重布置部310提供给它的接收数据D134的接收LLR(logarithmic likelihood ratio,对数似然比),并收集和提供5个接收LLR作为接收值D309到可变节点计算部307和解码字计算部309。
可变节点计算部307包括5个可变节点计算器3071到3075,并使用通过选择器305提供给它的消息D380(3081到3085)(表达式(1)的消息uj)以及从接收数据存储器306提供给它的5个接收值D309(表达式(1)的接收值uOi)来进行根据表达式(1)的可变节点数学运算。接着,可变节点计算部307将作为数学运算的结果的获得的消息D310(D3011到D3105)(表达式(1)的消息vi)提供给循环移位电路308。
基于关于转换奇偶校验矩阵H’中对应的边缘被循环移位了多少原始单元矩阵的信息,循环移位电路308对可变节点计算部307计算的消息D3101到D3105循环地进行移位,并将循环移位的结果作为消息D311提供给边缘数据存储存储器300。
通过进行上述操作序列,能够进行对LDPC码的一个循环的解码。在图139的解码设备中,在LDPC码被解码预定次数之后,最终解码结果由解码字计算部309和解码数据重布置部311确定,随后输出。
具体地,解码字计算部309包括5个解码字计算器3091到3095,并在解码的多个循环中起最终级的作用,以使用从选择器350输出的5个消息D308(D3081到D3085)(表达式(5)的消息uj)以及从接收数据存储器306输出的5个接收值D309(表达式(5)的接收值uOi)来根据表达式(5)计算解码结果(解码字)。接着,解码字计算部309将作为计算结果的获得的解码数据D315提供给解码数据重布置部311。
解码数据重布置部311对从解码字计算部309提供给它的解码数据D315进行表达式(12)的列置换的逆置换以重布置解码数据D315的顺序,并输出重布置过的解码数据D315作为解码结果D316。
如上所述,通过对奇偶校验矩阵(原始奇偶校验矩阵)施加行置换和列置换中的一种或两种以将奇偶校验矩阵转换为可用如上所述的矩阵(P×P个元素的单位矩阵;对应于其元素1被改变为元素0的单位矩阵的准单位矩阵;对应于被循环地移位之后的单位矩阵或准单位矩阵的移位矩阵;单位矩阵、准单位矩阵和移位矩阵中的两个或更多个矩阵的和矩阵;以及P×P个元素的0矩阵)的组合表达的奇偶校验矩阵(转换奇偶校验矩阵),LDPC码解码可以采用对P个校验节点和P个可变节点同时进行校验节点数学运算和可变节点数学运算的结构。因此,通过对P个节点同时进行节点数学运算,可以将工作频率抑制在可实施范围内来进行LDPC编码。
组成图134的接收设备的LDPC解码部56对P个校验节点和P个可变节点同时进行校验节点数学运算和可变节点数学运算,以进行类似于图139的解码设备进行的LDPC解码。
具体地,为了便于描述,现在假定从组成图8的发送设备11的LDPC编码部21输出的LDPC码的奇偶校验矩阵例如是其中奇偶矩阵具有图136所示的阶梯状结构的奇偶校验矩阵H。在这种情况下,发送设备11的奇偶交织器23进行奇偶交织,以将第K+qx+y+1个码比特交织到第K+Py+x+1个码比特的位置,其中,将信息长度K设置为60,循环结构的单位列数量P设置为5,以及奇偶长度M的除数q(=M/P)设置为6。
由于奇偶交织对应于表达式(12)的列置换,因此LDPC解码部56不需要进行表达式(12)的列置换。
因此,在图134的接收设备12中,没有对其进行奇偶解交织的LDPC码(即在对其进行了表达式(12)的列置换的状态下的LDPC码)如上所述被从列扭转解交织器55提供给LDPC解码部56。LDPC解码部56进行类似于图139的解码设备的处理(但不进行表达式(12)的列置换)。
具体地,图140示出图134的LDPC解码部56的配置的示例。
参照图140,LDPC解码部56的配置与图139的解码设备类似(但没有图139的接收数据重布置部310),并进行类似于图139的解码设备的处理(但不进行表达式(12)的列置换)。因此,将在此省略对LDPC解码部56的描述。
由于如上所述LPPC解码部56可以被配置为不包括接收数据重布置部310,因此相比于图139的解码设备其规模能够减小。
应注意,尽管在图136到图140中,为了便于描述,假定LDPC码的码长N是90、信息长度K是60、循环结构的单位列数量P(成分矩阵的行编号量和列编号)是5以及奇偶长度M的除数q(=M/P)是6,但是码长N、信息长度K、循环结构的单位列数量P以及除数q(=M/P)各自都不限于以上给出的具体值。
具体地,尽管图8的发送设备11中的LDPC编码部21输出例如码长N是64800或16200、信息长度K是N-Pq(=N-M)、循环结构的单位列数量P是360以及除数q是M/P的LDPC码,但是在关于如上所述的这种LDPC码的LDPC解码是通过对P个校验节点和P个可变节点同时进行校验节点数学运算和可变节点数学运算来进行的情况下,也能够应用图140的LDPC解码部56。
尽管以上描述的处理序列能够通过硬件来执行,但是其还可以通过软件来执行。当系列处理通过软件来执行时,构成软件的程序被安装在通用计算机等中。
图141示出安装了用于执行上文描述的处理序列的计算机的实施方式的配置的示例。
程序可被预先记录在作为计算机中建立的记录介质的硬盘705上或ROM(只读存储器)703中。
或者,程序可以被暂时或永久地存储(记录)在可移除记录介质711(比如软盘、CD-ROM(只读光盘)、MO(磁光)盘、DVD(数字多功能光盘)、磁盘或半导体存储器)上。以上描述的这种可移除记录介质711能够被提供为所谓的软件包。
应注意程序不仅能够从以上描述的可移除记录介质711安装到计算机中,而且能够在被通过通信部708接收和传递给计算机中建立的硬盘705的情况下安装到计算机中建立的硬盘705中。在这种情况下,程序可以经由用于数字卫星广播的人造卫星从下载站点通过无线通信传递到计算机中,或者经由网络(比如LAN(局域网)或因特网)通过有线通信传递到计算机中。
计算机具有内置CPU(中央处理单元)702。输入/输出接口7410通过总线701连接到CPU 702,并且,当基于键盘、鼠标、麦克风等配置的输入部707由用户操作时,如果指令通过输入/输出接口710输入到CPU702,则CPU 702执行ROM(只读存储器)703中存储的程序。或者,CPU 702将硬盘705上存储的程序、从卫星或网络传递的由通信部708接收的并安装在硬盘705上的程序、或者从可移除记录介质711读出的加载到驱动器709中并安装在硬盘705的程序加载到RAM(随机存取存储器)704中并执行程序。因此,CPU 702进行根据上文描述的流程图的处理或被上文描述的框图的配置进行的处理。接着,CPU 702从基于LCD(液晶显示器)、扬声器等配置的输出部706输出处理结果,并通过输入/输出接口710从通信部708传送处理结果,或者必要时将处理结果记录在硬盘705上。
在此,在本说明书中,描述使计算机进行各种处理的程序的处理步骤不需要按照流程图所述的顺序的时间序列来执行,而是包括要并行或单独执行的处理(例如,并行处理或通过对象的处理)。
此外,程序可以由单个计算机来处理,或可以由多个计算机的分布式处理来处理。此外,程序可以被传递给远程的计算机并由其处理。
现在,将进一步描述发送设备11的LDPC编码部21的LDPC编码的处理。
例如,在DVB-S.2标准中规定了64800比特和16200比特的两种不同的码长N的LDPC编码。
以及,针对码长N为64800比特的LDPC码,规定了1/4、1/3、2/5、1/2、3/5、2/3、3/4、4/5、5/6、8/9和9/10共11种编码率,而针对码长N为16200比特的LDPC码,规定了1/4、1/3、2/5、1/2、3/5、2/3、3/4、4/5、5/6和8/9共10种编码率。
LDPC编码部21根据针对每种码长N和针对每种编码率预备的奇偶校验矩阵H来进行得到码长N为64800比特或16200比特的不同编码率的LDPC码的编码(误差校正编码)。
具体地,LDPC编码部21存储下文描述的用于产生针对每种码长N和针对每种编码率的奇偶校验矩阵H的奇偶校验矩阵初始值表。
在此,在DVB-S.2标准中,如上文所述规定了64800比特和16200比特的两种不同的码长N的LDPD编码,针对码长N为64800比特的LDPC码规定了11种编码率,而针对码长N为16200比特的LDPC码规定了10种编码率。
因此,当发送设备11是进行兼容DVB-S.2标准的处理的设备时,在LDPC编码部21中存储各自对应于针对码长N为64800比特的LDPC码的11种不同编码率的奇偶校验矩阵初始值表以及各自对应于针对码长N为16200比特的LDPC码的10种不同编码率的奇偶校验矩阵初始值表。
LDPC编码部21例如响应于操作员的操作为LDPC码设置码长N和编码率r。LDPC编码部21设置的码长N和编码率r在下文中适当地分别称为设置码长N和设置编码率r。
基于对应于设置码长N和设置编码率r的奇偶校验矩阵初始值表,LDPC编码部21在列方向上以360列(循环结构的单位列数量P)为周期来布置与对应于设置码长N和设置编码率r的信息长度K(=Nr=码长N-奇偶长度M)对应的信息矩阵HA的值为1的元素,以产生奇偶校验矩阵H。
接着,LDPC编码部21从作为传送对象的对象数据比如发送设备11提供的图像数据或声音数据中提取针对信息长度K的信息比特。此外,LDPC编码部21基于奇偶校验矩阵H来计算对应于信息比特的奇偶比特,以产生一个码长的码字(LDPC码)。
换句话说,LDPC编码部21相继进行码字c的奇偶比特的数学运算,其满足如下表达式。
HcT=0
在此,在上述表达式中,c表示作为码字(LDPC码)的行向量,cT表示行向量c的反转。
在作为LDPC码(一个码字)的行向量c中对应于信息比特的部分用行向量A表示而对应于奇偶比特的部分用行向量T表示的情况下,行向量c可用源自行向量A作为信息比特而行向量T作为奇偶比特的表达式c=[A|T]表示。
同时,奇偶校验矩阵H能够用源自对应于信息比特的LDPC码的码比特的信息矩阵HA和对应于奇偶比特的LDPC码的码比特的奇偶矩阵HT的表达式H=[HA|HT](在矩阵H中信息矩阵HA的元素是位于左侧的元素,奇偶矩阵HT的元素是位于右侧的元素)表示。
此外,例如在DVB-S.2标准中,奇偶校验矩阵H=[HA|HT]的奇偶矩阵HT具有阶梯状结构。
奇偶校验矩阵H和作为LDPC码的行向量c=[A|T]必须满足表达式HcT=0,其中奇偶校验矩阵H=[HA|HT]的奇偶矩阵HT具有阶梯状结构,通过从表达式HcT=0中的列向量HcT的第一行中的元素开始将每一行中的元素按顺序设置为0,可以顺序地确定配置行向量c=[A|T](满足表达式HcT=0)的作为奇偶比特的行向量T。
如果LDPC编码部21针对信息比特A确定奇偶比特T,则其输出通过信息比特A和奇偶比特T表示的码字c=[A|T]作为信息比特A的LDPC编码结果。
如上所述,LDPC编码部21中预先存储对应于码长N和编码率r的奇偶校验矩阵初始值表,并且使用从对应于设置码长N和设置编码率r的奇偶校验矩阵初始值表产生的奇偶校验矩阵H来进行设置码长N和设置编码率r的LDPC编码。
每个奇偶校验矩阵初始值表是表示每360行(周期结构的单位列数量P)与对应于奇偶校验矩阵H的LDPC码(奇偶校验矩阵H限定的LDPC码)的码长N和编码率r的信息长度K对应的信息矩阵HA的值为1的元素的位置的表,并且预先产生针对每种码长N和每种编码率r的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图142到图187图示出包括DVB-S.2标准中规定的奇偶校验矩阵初始值表的针对产生多种奇偶校验矩阵H的奇偶校验矩阵初始值表。
具体地,图142示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为2/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图143到图145示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为2/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图144是续接图143的图,而图145是续接图144的图。
图146示出针对DVB-S.2标准中规定的的码长N为16200比特而编码率r为3/4的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图147到图150示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为3/4的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图148是续接图147的图,而图149是续接图148的图。此外,图150是续接图149的图。
图151示出针对DVB-S.2标准中规定的的码长N为16200比特而编码率r为4/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图152到图155示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为4/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图153是续接图152的图,而图154是续接图153的图。此外,图155是续接图154的图。
图156示出针对DVB-S.2标准中规定的的码长N为16200比特而编码率r为5/6的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图157到图160示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为5/6的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图158是续接图157的图,而图159是续接图158的图。此外,图160是续接图159的图。
图161示出针对DVB-S.2标准中规定的的码长N为16200比特而编码率r为8/9的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图162到图165示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为8/9的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图163是续接图162的图,而图164是续接图163的图。此外,图165是续接图164的图。
图166到图169示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为9/10的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图167是续接图166的图,而图168是续接图167的图。此外,图169是续接图168的图。
图170和图171示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为1/4的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图171是续接图170的图。
图172和图173示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为1/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图173是续接图172的图。
图174和图175示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为2/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图175是续接图174的图。
图176到图178示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为1/2的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图177是续接图176的图,而图178是续接图177的图。
图179到图181示出针对DVB-S.2标准中规定的码长N为64800比特而编码率r为3/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
应注意图180是续接图179的图,而图181是续接图180的图。
图182示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为1/4的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图183示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为1/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图184示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为2/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图185示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为1/2的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图186示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为3/5的奇偶校验矩阵H的奇偶校验矩阵初始值表。
图187示出针对DVB-S.2标准中规定的码长N为16200比特而编码率r为3/5的奇偶校验矩阵H的奇偶校验矩阵初始值表,其可用来代替图186的奇偶校验矩阵初始值表。
发送设备11的LDPC编码部21按照如下方式使用奇偶校验矩阵初始值表来确定奇偶校验矩阵H。
具体地,图188图示出从奇偶校验矩阵初始值表确定奇偶校验矩阵H的方法。
应注意,图188的奇偶校验矩阵初始值表表示图142中示出的针对DVB-S.2标准中规定的码长N为16200比特而编码率r为2/3的奇偶校验矩阵H的奇偶校验矩阵初始值表。
如上所述,奇偶校验矩阵初始值表是表示每360列(针对循环结构的每单位列数量P)与对应于LDPC码的码长N和编码率r的信息长度K对应的信息矩阵HA的值为1的元素的位置的表,并且在奇偶校验矩阵初始值表的第一行中,奇偶校验矩阵H的第1+360×(i-1)列中值为1的元素的行编号(奇偶校验矩阵H的第一行的行编号是0)的数量等于第1+360×(i-1)列具有的列权重的数值。
在此,假定对应于奇偶长度M的奇偶校验矩阵H的奇偶矩阵HT具有阶梯状结构,并且被预先确定。根据奇偶校验矩阵初始值表,奇偶校验矩阵H中对应于信息长度K的信息矩阵HA被确定。
奇偶校验矩阵初始值表的行数量k+1随信息长度K而不同。
信息长度K和奇偶校验矩阵初始值表的行数量k+1满足如下表达式给出的关系。
K=(k+1)×360
在此,以上表达式中的360是循环结构的单位列数量P。
在图188的奇偶校验矩阵初始值表中,在第1行到第3行中列出13个数值,而在第4行到第k+1(在图188中为第30)行中列出3个数值。
因此,基于图188的奇偶校验矩阵初始值表确定的奇偶校验矩阵H中的列权重的数字在第1行到第1+360×(3-1)-1行中是13,而在第1+360×(3-1)行到第K行中是3。
图188的奇偶校验矩阵初始值表的第1行包括0、2084、1613、1548、1286、1460、3196、4297、2481、3369、3451、4620和2622,这表示在奇偶校验矩阵H的第1列中,行编号为0、2084、1613、1548、1286、1460、3196、4297、2481、3369、3451、4620和2622的行中的元素的值为1(此外其它元素的值为0)。
同时,图188的奇偶校验矩阵初始值表的第2行包括1、122、1516、3448、2880、1407、1847、3799、3529、373、971、4358和3108,这表示在奇偶校验矩阵H的第361(=第1+360×(2-1))列中,行编号为1、122、1516、3448、2880、1407、1847、3799、3529、373、971、4358和3108的行中的元素的值为1。
如上所述,奇偶校验矩阵初始值表表示每360列奇偶校验矩阵H的信息矩阵HA的值为1的元素的位置。
奇偶校验矩阵H的除第1+360×(i-1)列以外的每个列(即从第2+360×(i-1)到第360×i的每个列)中,包括通过根据奇偶长度M、在向下方向上(在列的向下方向上)循环地对第1+360×(i-1)列(周期性地取决于奇偶校验矩阵初始值表)的值为1的元素进行移位而获得的值为1的元素。
具体地,例如,第2+360×(i-1)列是通过循环地将第1+360×(i-1)列向下移动M/360(=q)位获得的列,而接着的第3+360×(i-1)列是通过循环地将第1+360×(i-1)列向下移动2×M/360(=2×q)位并然后循环地将经过循环移位后的列(第2+360×(i-1)列)向下移动M/360(=q)位而获得的列。
现在,如果假定奇偶校验矩阵初始值表的第j列(左起第j列)第i行(从上起第i行)中的数值用bi,j表示,以及奇偶校验矩阵H的第w列中值为1的第j个元素的行编号用Hw-j表示,则能够根据如下表达式确定在奇偶校验矩阵H中不同于第1+360×(i-1)列的第w列中值为1的元素的行编号Hw-j
Hw-j=mod{hi,j+mod((w-1),P)×q,M}
其中,mod(x,y)表示x除以y的余数。
这时,P是上文描述的循环结构的列的单位数量,并且在例如DVB-S.2标准中为360。此外,q是奇偶长度M除以循环结构的单位列数量P(=360)而获得的值M/360。
LDPC编码部21从奇偶校验矩阵初始值表指定奇偶校验矩阵H的第1+360×(i-1)列中的值为1的元素的行编号。
此外,LDPC编码部21根据表达式(10)确定奇偶校验矩阵H的第w列(第w列是不同于第1+360×(i-1)列的列)中值为1的元素的行编号Hw-j,并产生奇偶校验矩阵H,在该奇偶校验矩阵H中行编号为通过上述获得的行编号的元素的值为1。
现在,将描述由发送设备11中的解复用器25的置换部32进行的置换处理中LDPC码的码比特的置换方法的变型,即LDPC码的码比特与表示符号的符号比特的分配模式(在下文中称为比特分配模式)的变型。
在解复用器25中,LDPC码的码比特在存储器31的列方向上写入,存储器31在列方向×行方向上存储(N/(mb))×(mb)个比特。之后,码比特被以mb个比特为单位在行方向上读出。此外,在解复用器25中,置换部32对在存储器31的行方向上读出的mb个比特进行置换,并将置换之后的码比特确定为(连续的)b个符号的mb个符号比特。
具体地,置换部32将在存储器31的行方向上读出的mb个码比特的从最高有效比特起的第i+1个比特确定为码比特bi,将b个(连续的)符号的mb个符号比特的从最高位起的第i+1个比特确定为符号比特yi,以及接下来根据预定的比特分配模式来对mb个码比特b0到bmb-1进行置换。
图189示出在LDPC码是码长N为64800比特而编码率r是5/6或9/10的LDPC码、此外调制方法是4096QAM而乘数b是1的情况下可以采用的比特分配模式的示例。
当LDPC码是码长N为64800比特而编码率r是5/6或9/10的LDPC码、此外调制方法是4096QAM而乘数b是1时,在解调制器25中,写入用于在列方向×行方向上存储(64800/(12×1))×(12×1)比特的存储器31中的码比特被以12×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对12×1(=mb)个码比特b0到b11进行置换,使得如图189中所见从存储器31读出的12×1(=mb)个码比特b0到b11可以被分配给1(=b)个符号的12×1(=mb)个符号比特y0到y11
具体地,根据图189,置换部32对码长N是64800比特的LDPC码中编码率为5/6的LDPC码和编码率为9/10的LDPC码进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y0
码比特b2给符号比特y6
码比特b3给符号比特y1
码比特b4给符号比特y4
码比特b5给符号比特y5
码比特b6给符号比特y2
码比特b7给符号比特y3
码比特b8给符号比特y7
码比特b9给符号比特y10
码比特b10给符号比特y11,以及
码比特b11给符号比特y9
图190示出当LDPC码是码长N为64800比特而编码率r是5/6或9/10的LDPC码、此外调制方法是4096QAM而乘数b是2时可采用的比特分配模式的示例。
当LDPC码是码长N为64800比特而编码率r是5/6或9/10的LDPC码、此外调制方法是4096QAM而乘数b是2时,在解调制器25中,写入用于在列方向×行方向上存储(64800/(12×2))×(12×2)个比特的存储器31中的码比特被以12×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对12×2(=mb)个码比特b0到b23进行置换,使得如图190中所见要从存储器31读出的12×2(=mb)个码比特b0到b23可以被分配给2(=b)个连续的符号的12×2(=mb)个符号比特y0到y23
具体地,根据图190,置换部32对码长N是64800比特的LDPC码中编码率为5/6的LDPC码和编码率为9/10的LDPC码进行置换,以分配
码比特b0给符号比特y8
码比特b2给符号比特y0
码比特b4给符号比特y6
码比特b6给符号比特y1
码比特b8给符号比特y4
码比特b10给符号比特y5
码比特b12给符号比特y2
码比特b14给符号比特y3
码比特b16给符号比特y7
码比特b18给符号比特y10
码比特b20给符号比特y11
码比特b22给符号比特y9
码比特b1给符号比特y20
码比特b3给符号比特y12
码比特b5给符号比特y18
码比特b7给符号比特y13
码比特b9给符号比特y16
码比特b11给符号比特y17
码比特b13给符号比特y14
码比特b15给符号比特y15
码比特b17给符号比特y19
码比特b19给符号比特y22
码比特b21给符号比特y23,以及
码比特b23给符号比特y21
在此,图190的比特分配模式不做任何修改地利用其中乘数b是1的图189的比特分配模式。具体地,在图190中,码比特b0、b2......b22到符号比特yi的分配和码比特b1、b3......b23到符号比特yi的分配类似于图189的码比特b0到b11到符号比特yi的分配。
图191示出当调制方法是1024QAM以及LDPC码是码长N为16200比特而编码率r是3/4、5/6或8/9的LDPC码另外乘数b是2时,以及当调制方法是1024QAM以及LDPC码是码长N为64800比特而编码率r是3/4、5/6或9/10的LDPC码另外乘数b是2时可采用的比特分配模式的示例。
当LDPC码是码长N为16200比特而编码率r是3/4、5/6或8/9的LDPC码、此外调制方法是1024QAM而乘数b是2时,在解调制器25中,写入用于在列方向×行方向上存储(16200/(10×2))×(10×2)个比特的存储器31中的码比特被以10×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
另一方面,当LDPC码是码长N为64800比特而编码率r是3/4、5/6或9/10的LDPC码、此外调制方法是1024QAM而乘数b是2时,在解调制器25中,写入用于在列方向×行方向上存储(64800/(10×2))×(10×2)个比特的存储器31中的码比特被以10×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对10×2(=mb)个码比特b0到b19进行置换,使得如图191中所见要从存储器31读出的10×2(=mb)个码比特b0到b19可以被分配给2(=b)个连续符号的10×2(=mb)个符号比特y0到y19
具体地,根据图191,置换部32对码长N为16200比特的LDPC码中所有的编码率为3/4的LDPC码、编码率为5/6的LDPC码和进一步编码率为8/9的LDPC码,以及码长N为64800比特的LDPC码中编码率为3/4的LDPC码、编码率为5/6的LDPC码和进一步编码率为9/10的LDPC码进行置换,以分配
码比特b0给符号比特y8
码比特b1给符号比特y3
码比特b2给符号比特y7
码比特b3给符号比特y10
码比特b4给符号比特y19
码比特b5给符号比特y4
码比特b6给符号比特y9
码比特b7给符号比特y5
码比特b8给符号比特y17
码比特b9给符号比特y6
码比特b10给符号比特y14
码比特b11给符号比特y11
码比特b12给符号比特y2
码比特b13给符号比特y18
码比特b14给符号比特y16
码比特b15给符号比特y15
码比特b16给符号比特y0
码比特b17给符号比特y1
码比特b18给符号比特y13,以及
码比特b19给符号比特y12
图192示出当调制方法是4096QAM以及LDPC码是码长N为16200比特而编码率r是5/6或8/9的LDPC码另外乘数b是2时,还有当调制方法是4096QAM以及LDPC码是码长N为64800比特而编码率r是5/6或9/10的LDPC码另外乘数b是2时,可采用的比特分配模式的示例。
当LDPC码是码长N为16200比特而编码率r是5/6或8/9的LDPC码、此外调制方法是4096QAM而乘数b是2时,在解调制器25中,写入用于在列方向×行方向上存储(16200/(12×2))×(12×2)个比特的存储器31中的码比特被以12×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
另一方面,当LDPC码是码长N为64800比特而编码率r是5/6或9/10的LDPC码、此外调制方法是4096QAM而乘数b是2时,在解调制器25中,写入用于在列方向×行方向上存储(64800/(12×2))×(12×2)个比特的存储器31中的码比特被以12×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对12×2(=mb)个码比特b0到b23进行置换,使得如图192中所见要从存储器31读出的12×2(=mb)个码比特b0到b23可以被分配给2(=b)个连续符号的12×2(=mb)个符号比特y0到y23
具体地,根据图192,置换部32对码长N为16200比特的LDPC码中所有的编码率为5/6的LDPC码和编码率为8/9的LDPC码,以及码长N为64800比特的LDPC码中编码率为5/6的LDPC码和编码率为9/10的LDPC码进行置换,以分配
码比特b0给符号比特y10
码比特b1给符号比特y15
码比特b2给符号比特y4
码比特b3给符号比特y19
码比特b4给符号比特y21
码比特b5给符号比特y16
码比特b6给符号比特y23
码比特b7给符号比特y18
码比特b8给符号比特y11
码比特b9给符号比特y14
码比特b10给符号比特y22
码比特b11给符号比特y5
码比特b12给符号比特y6
码比特b13给符号比特y17
码比特b14给符号比特y13
码比特b15给符号比特y20
码比特b16给符号比特y1
码比特b17给符号比特y3
码比特b18给符号比特y9
码比特b19给符号比特y2
码比特b20给符号比特y7
码比特b21给符号比特y8
码比特b22给符号比特y12,以及
码比特b23给符号比特y0
根据图189到图192中示出的比特分配模式,相同的比特分配模式可用于多种LDPC码,另外,所有种类的LDPC码对误差的容限都能够被设置到期望的性能。
具体地,图193到图196图示出在根据图189到图192的比特分配模式进行置换处理的情况下BER(比特误差率)的仿真结果。
应注意,在图193到图196中,横轴表示Es/NO(每个符号的信号功率对噪声功率的比),纵轴表示BER。
此外,实曲线表示在进行置换处理的情况下的BER,长短交替的虚线表示在不进行置换处理的情况下的BER。
图193图示出在根据图189的比特分配模式对采用4096QAM作为调制方法以及设置乘数b为1的码长N是64800而编码率为5/6和9/10的LDPC码进行置换处理的情况下的BER。
图194图示出在根据图190的比特分配模式对采用4096QAM作为调制方法以及设置乘数b为2的码长N是64800而编码率为5/6和9/10的LDPC码进行置换处理的情况下的BER。
应注意,在图193和图194中,加了三角形标记的曲线图表示关于编码率为5/6的LDPC码的BER,加了星形标记的曲线图表示关于编码率为9/10的LDPC码的BER。
图195图示出在根据图191的比特分配模式对采用1024QAM作为调制方法并设置乘数b为2的码长N是16200而编码率为3/4、5/6和8/9的LDPC码以及码长N是64800而编码率为3/4、5/6和9/10的LDPC码进行置换处理的情况下的BER。
应注意,在195图中,加了星形标记的曲线图表示关于码长N是64800而编码率为9/10的LDPC码的BER,加了向上的三角形标记的曲线图表示关于码长N是64800而编码率为5/6的LDPC码的BER。此外,加了方形标记的图表示关于码长N是64800而编码率为3/4的LDPC码的BER。
此外,在图195中,加了圆形标记的曲线图表示关于码长N是16200而编码率为8/9的LDPC码的BER,加了向下的三角形标记的曲线图表示关于码长N是16200而编码率为5/6的LDPC码的BER。此外,加了加号标记的曲线图表示关于码长N是16200而编码率为3/4的LDPC码的BER。
图196图示出在根据图192的比特分配模式对采用4096QAM作为调制方法以及设置乘数b为2的码长N是16200而编码率为5/6和8/9的LDPC码以及码长N是64800而编码率为5/6和9/10的LDPC码进行置换处理的情况下的BER。
应注意,在196图中,加了星形标记的曲线图表示关于码长N是64800而编码率为9/10的LDPC码的BER,加了向上的三角形标记的曲线图表示关于码长N是64800而编码率为5/6的LDPC码的BER。
此外,在图196中,加了圆形标记的曲线图表示关于码长N是16200而编码率为8/9的LDPC码的BER,加了向下的三角形标记的曲线图表示关于码长N是16200而编码率为5/6的LDPC码的BER。
根据图193到图196,相同的比特分配模式可用于多种LDPC码,另外,所有种类的LDPC码对误差的容限能够被设置到期望的性能。
具体地,当对码长不同和编码率不同的多种LDPC码中的每一种都采用专用的比特分配模式时,对误差的容限能够被提高到非常高的性能。然而,这需要针对多种LDPC码中的每一种来变换比特分配模式。
另一方面,根据图189到图192的比特分配模式,相同的比特分配模式可用于码长不同和编码率不同的多种LDPC码,以及消除了在对码长不同和编码率不同的多种LDPC码中的每一种都采用专用的比特分配模式的情况下针对多种LDPC码中的每一种来变换比特分配模式的必要性。
此外,根据图189到图192的比特分配模式,对误差的容限能够被提高到较高的性能,尽管稍微低于对多种LDPC码中的每一种都采用专用的比特分配模式的情况。
具体地,例如,当调整方法是4096QAM时,图189或图190中的相同比特分配模式可被用于码长N为64800而编码率为5/6和9/10的所有LDPC码。以此方式,即使采用相同的比特分配模式,对误差的容限也能够被提高到较高的性能。
此外,例如,当调整方法是1024QAM时,图191的相同的比特分配模式可被用于码长N为16200而编码率为3/4、5/6和8/9的所有LDPC码以及码长N为64800而编码率为3/4、5/6和9/10的LDPC码。那么,以此方式,即使采用相同的比特分配模式,对误差的容限也能够被提高到较高的性能。
同时,例如,当调整方法是4096QAM时,图192的相同的比特分配模式可被用于码长N为16200而编码率为5/6和8/9的所有LDPC码以及码长N为64800而编码率为5/6和9/10的LDPC码。那么,以此方式,即使采用相同的比特分配模式,对误差的容限也能够被提高到较高的性能。
现在进一步描述比特分配模式的变型。
图197图示出当LDPC码是码长N为16200或64800比特而编码率是除编码率3/5以外针对例如由图142到图187中示出的任何奇偶校验矩阵初始值表产生的奇偶校验矩阵H限定的LDPC码的任意一种编码率的任意LDPC码、此外调制方法是QPSK而乘数b是1时可采用的比特分配模式的示例。
当LDPC码是码长N为16200或64800并具有除3/5以外的编码率此外调制方法是QPSK而乘数b是1时,解复用器25以2×1(=mb)个比特为单位在行方向上读出在用于在列方向×行方向上存储(N/(2×1))×(2×1)个比特的存储器31中写入的码比特,并将所读出的码比特提供给置换部32。
置换部32按照如图197中所见的将2×1(=mb)个码比特b0和b1分配给1(=b)个符号的2×1(=mb)个符号比特y0和y1的方式对从存储器31读出的2×1(=mb)个码比特b0和b1进行置换。
具体地,根据图197,置换部32进行置换,以分配
码比特b0给符号比特y0,以及
码比特b1给符号比特y1
应注意,在这种情况下,还可以考虑不进行置换而分别将码比特b0和b1原样不动地确定为符号比特y0和y1
图198示出在LDPC码是码长N为16200或64800比特而编码率为除3/5以外的任意编码率的LDPC码、此外调制方法是16QAM而乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是码长N为16200或64800比特而编码率为除3/5以外的任意编码率的LDPC码、此外调制方法是16QAM而乘数b是2时,解复用器25以4×2(=mb)个比特为单位在行方向上读出在用于在列方向×行方向上存储(N/(4×2))×(4×2)个比特的存储器31中写入的码比特,并将所读出的码比特提供给置换部32。
置换部32按照如图198中可见将4×2(=mb)个码比特分配给2(=b)个连续符号的4×2(=mb)个符号比特y0和y7的方式对从存储器31读出的4×2(=mb)个码比特b0和b7进行置换。
具体地,根据图198,置换部32进行置换,以分配
码比特b0给符号比特y7
码比特b1给符号比特y1
码比特b2给符号比特y4
码比特b3给符号比特y2
码比特b4给符号比特y5
码比特b5给符号比特y3
码比特b6给符号比特y6,以及
码比特b7给符号比特y0
图199示出在调制方法是64QAM、LDPC码是码长N为16200或64800比特而编码率为除3/5以外的任意编码率的LDPC码、此外乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是码长N为16200或64800比特而编码率为除3/5以外的任意编码率的LDPC码、调制方法是64QAM、此外乘数b是2时,在解复用器25中,写入用于在列方向×行方向上存储(N/(6×2))×(6×2)个比特的存储器31中的码比特被以6×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的6×2(=mb)个码比特b0和b11进行置换,使得如图199中可见6×2(=mb)个码比特b0和b11被分配给2(=b)个连续符号的6×2(=mb)个符号比特y0和y11
具体地,根据图199,置换部32进行置换,以分配
码比特b0给符号比特y11
码比特b1给符号比特y7
码比特b2给符号比特y3
码比特b3给符号比特y10
码比特b4给符号比特y6
码比特b5给符号比特y2
码比特b6给符号比特y9
码比特b7给符号比特y5
码比特b8给符号比特y1
码比特b9给符号比特y8
码比特b10给符号比特y4,以及
码比特b11给符号比特y0
图200示出在调制方法是256QAM、LDPC码是码长N为64800比特而编码率为除3/5以外的任意编码率的LDPC码、此外乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是码长N为64800比特而编码率为除3/5以外的任意编码率的LDPC码、此外调制方法是256QAM而乘数b是2时,在解复用器25中,写入用于在列方向×行方向上存储(64800/(8×2))×(8×2)个比特的存储器31中的码比特被以8×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的8×2(=mb)个码比特b0和b15进行置换,使得如图200中可见8×2(=mb)个码比特b0和b15被分配给2(=b)个连续符号的8×2(=mb)个符号比特y0和y15
具体地,根据图200,置换部32进行置换,以分配
码比特b0给符号比特y15
码比特b1给符号比特y1
码比特b2给符号比特y13
码比特b3给符号比特y3
码比特b4给符号比特y8
码比特b5给符号比特y11
码比特b6给符号比特y9
码比特b7给符号比特y5
码比特b8给符号比特y10
码比特b9给符号比特y6
码比特b10给符号比特y4
码比特b11给符号比特y7
码比特b12给符号比特y12
码比特b13给符号比特y2
码比特b14给符号比特y14,以及
码比特b15给符号比特y0
图201示出在调制方法是256QAM、LDPC码是码长N为16200比特而编码率为除3/5以外的任意编码率的LDPC码、此外乘数b是1的情况下可采用的比特分配模式的示例。
当LDPC码是码长N为16200比特而编码率为除3/5以外的任意编码率的LDPC码、此外调制方法是256QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上存储(16200/(8×1))×(8×1)个比特的存储器31中的码比特被以8×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的8×1(=mb)个码比特b0和b7进行置换,使得如图201中可见8×1(=mb)个码比特b0和b7被分配给1(=b)个符号的8×1(=mb)个符号比特y0和y7
具体地,根据图201,置换部32进行置换,以分配
码比特b0给符号比特y7
码比特b1给符号比特y3
码比特b2给符号比特y1
码比特b3给符号比特y5
码比特b4给符号比特y2
码比特b5给符号比特y6
码比特b6给符号比特y4,以及
码比特b7给符号比特y0
图202示出LDPC码是码长N为16200或64800比特而编码率为除3/5以外的任意编码率的LDPC码、此外调制方法是QPSK而乘数b是1时可采用的比特分配模式的示例。
当LDPC码是码长N为16200或64800比特而编码率为除3/5以外的任意编码率的LDPC码、此外调制方法是QPSK而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上存储(N/(2×1))×(2×1)个比特的存储器31中的码比特被以2×1(=mb)个比特为单位在行方向上读出在,并被提供给置换部32。
置换部32对从存储器31读出的2×1(=mb)个码比特b0和b1进行置换,使得如图202中可见2×1(=mb)个码比特b0和b1被分配给1(=b)个符号的2×1(=mb)个符号比特y0和y1
具体地,根据图202,置换部32进行置换,以分配
码比特b0给符号比特y0
码比特b1给符号比特y2
应注意,在这种情况下,还能够考虑不进行置换而分别将码比特b0和b1原样不动地确定为符号比特y0和y1
图203示出在LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是16QAM而乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是16QAM而乘数b是2时,在解复用器25中,写入用于在列方向×行方向上存储(64800/(4×2))×(4×2)个比特的存储器31中的码比特被以4×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的4×2(=mb)个码比特b0和b7进行置换,使得如图203中可见4×2(=mb)个码比特b0和b7被分配给2(=b)个连续符号的4×2(=mb)个符号比特y0和y7
具体地,根据图203,置换部32进行置换,以分配
码比特b0给符号比特y0
码比特b1给符号比特y5
码比特b2给符号比特y1
码比特b3给符号比特y2
码比特b4给符号比特y4
码比特b5给符号比特y7
码比特b6给符号比特y3,以及
码比特b7给符号比特y6
图204示出在LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外调制方法是16QAM而乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外调制方法是16QAM而乘数b是2时,在解复用器25中,写入用于在列方向×行方向上存储(16200/(4×2))×(4×2)个比特的存储器31中的码比特被以4×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的4×2(=mb)个码比特b0和b7进行置换,使得如图204中可见4×2(=mb)个码比特b0和b7被分配给2(=b)个连续符号的4×2(=mb)个符号比特y0和y7
具体地,根据图204,置换部32进行置换,以分配
码比特b0给符号比特y7
码比特b1给符号比特y1
码比特b2给符号比特y4
码比特b3给符号比特y2
码比特b4给符号比特y5
码比特b5给符号比特y3
码比特b6给符号比特y6,以及
码比特b7给符号比特y0
图205示出在LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是64QAM而乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是64QAM而乘数b是2时,在解复用器25中,写入用于在列方向×行方向上存储(64800/(6×2))×(6×2)个比特的存储器31中的码比特被以6×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的6×2(=mb)个码比特b0和b11进行置换,使得如图205中可见6×2(=mb)个码比特b0和b11被分配给2(=b)个连续符号的6×2(=mb)个符号比特y0和y11
具体地,根据图205,置换部32进行置换,以分配
码比特b0给符号比特y2
码比特b1给符号比特y7
码比特b2给符号比特y6
码比特b3给符号比特y9
码比特b4给符号比特y0
码比特b5给符号比特y3
码比特b6给符号比特y1
码比特b7给符号比特y8
码比特b8给符号比特y4
码比特b9给符号比特y11
码比特b10给符号比特y5,以及
码比特b11给符号比特y10
图206示出在调制方法是64QAM、LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外调制方法是64QAM而乘数b是2时,在解复用器25中,写入用于在列方向×行方向上存储(16200/(6×2))×(6×2)个比特的存储器31中的码比特被以6×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的6×2(=mb)个码比特b0和b11进行置换,使得如图206中可见6×2(=mb)个码比特b0和b11被分配给2(=b)个连续符号的6×2(=mb)个符号比特y0和y11
具体地,根据图206,置换部32进行置换,以分配
码比特b0给符号比特y11
码比特b1给符号比特y7
码比特b2给符号比特y3
码比特b3给符号比特y10
码比特b4给符号比特y6
码比特b5给符号比特y2
码比特b6给符号比特y9
码比特b7给符号比特y5
码比特b8给符号比特y1
码比特b9给符号比特y8
码比特b10给符号比特y4,以及
码比特b11给符号比特y0
图207示出在调制方法是256QAM、LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外乘数b是2的情况下可采用的比特分配模式的示例。
当LDPC码是码长N为64800比特而编码率为3/5的LDPC码、此外调制方法是256QAM而乘数b是2时,在解复用器25中,写入用于在列方向×行方向上存储(64800/(8×2))×(8×2)个比特的存储器31中的码比特被以8×2(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的8×2(=mb)个码比特b0和b15进行置换,使得如图207中可见8×2(=mb)个码比特b0和b15被分配给2(=b)个连续符号的8×2(=mb)个符号比特y0和y15
具体地,根据图207,置换部32进行置换,以分配
码比特b0给符号比特y2
码比特b1给符号比特y11
码比特b2给符号比特y3
码比特b3给符号比特y4
码比特b4给符号比特y0
码比特b5给符号比特y9
码比特b6给符号比特y1
码比特b7给符号比特y8
码比特b8给符号比特y10
码比特b9给符号比特y13
码比特b10给符号比特y7
码比特b11给符号比特y14
码比特b12给符号比特y6
码比特b13给符号比特y15
码比特b14给符号比特y5,以及
码比特b15给符号比特y12
图208示出在调制方法是256QAM、LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外乘数b是1的情况下可采用的比特分配模式的示例。
当LDPC码是LDPC码是码长N为16200比特而编码率为3/5的LDPC码、此外调制方法是256QAM而乘数b是1时,在解复用器25中,写入用于在列方向×行方向上存储(16200/(8×1))×(8×1)个比特的存储器31中的码比特被以8×1(=mb)个比特为单位在行方向上读出,并被提供给置换部32。
置换部32对从存储器31读出的8×1(=mb)个码比特b0和b7进行置换,使得如图208中可见8×1(=mb)个码比特b0和b7被分配给1(=b)个符号的8×1(=mb)个符号比特y0和y7
具体地,根据图208,置换部32进行置换,以分配
码比特b0给符号比特y7
码比特b1给符号比特y3
码比特b2给符号比特y1
码比特b3给符号比特y5
码比特b4给符号比特y2
码比特b5给符号比特y6
码比特b6给符号比特y4,以及
码比特b7给符号比特y0
现在,将描述组成接收设备12的解交织器53。
图209是图示出组成解交织器53的复用器54的处理的图。
具体地,图209A示出复用器54的功能配置的示例。
复用器54由逆置换部1001和存储器1002组成。
复用器54将从前一级的解映射部52提供的符号的符号比特确定为自身的处理对象,进行对应于发送设备11的解复用器25进行的置换处理的逆置换处理(置换处理的逆处理),即,恢复由置换处理置换过的LDPC码的码比特(符号比特)的位置的逆置换处理。接着,复用器54将获得LDPC码作为逆置换处理的结果提供给下一级的列扭转解交织器55。
具体地,在复用器54中,将b个符号的mb个符号比特y0、y1......ymb-1以b个(连续)符号为单位提供给逆置换部1001。
逆置换部1001进行将mb个符号比特y0到ymb-1的布置恢复到码比特b0、b1......bmb-1的原始布置(在组成发送设备11方的解复用器25的置换部32进行置换之前的码比特b0、b1......bmb-1的布置)的逆置换。逆置换部1001输出码比特b0到bmb-1作为逆置换的结果。
与组成发送设备11方的解复用器25的存储器31类似,存储器1002具有在行(水平)方向上存储mb个比特以及在列(竖直)方向上存储N/(mb)个比特的存储容量。换句话说,逆置换部1001由每一列存储N/(mb)个比特的mb个列组成。
然而,在存储器1002中,从逆置换部1001输出的LDPC码的码比特的写入在从发送设备11的解复用器25的存储器31中读出码比特的方向上进行,而写入存储器1002的码比特的读出在将码比特写入存储器31的方向上进行。
具体地,如图209A中所见,接收设备12的复用器54在从存储器1002的第一行向下一行起的行方向上以mb个比特为单位连续地进行从逆置换部1001输出的LDPC码的码比特的写入。
接着,当针对一个码长的码比特的写入结束时,复用器54从存储器1002在列方向上读出码比特,并将码比特提供给后一级的列扭转解交织器55。
在此,图209B是图示出从存储器1002读出码比特的视图。
复用器54从最左边的列起向着右边的列在从组成存储器1002的列的上方起向下的方向(列方向)上进行LDPC码的码比特的读出。
现在,参照图210来描述组成接收设备12的解交织器53的列扭转解交织器55的处理。
图210示出复用器54的存储器1002的配置的示例。
存储器1002具有用于在列(竖直)方向上存储mb个比特和在行(水平)方向上存储N/(mb)个比特的存储容量,并且由mb个列组成。
列扭转解交织器55在行方向上将LDPC码的码比特写入存储器1002中,并且在码比特被在列方向上读出以进行列扭转解交织时控制读出开始的位置。
具体地,列扭转解交织器55进行逆重布置处理:适当地改变对多个列的每一列读出码比特开始的读出开始位置,以将通过列扭转交织重布置过的码比特的布置恢复到原始布置。
在此,图210示出在调制方法是16QAM而乘数b是1的情况下存储器1002的配置的示例。因此,一个符号的比特数量m是4比特,从而存储器1002包括4(=mb)个列。
列扭转解交织器55(代替复用器54)从第一行起向着最下一行连续地在行方向上将从逆置换部1001输出的LDPC码的码比特写入存储器1002。
这样,如果一个码长的码比特的写入结束,则列扭转解交织器55从最左边的列起向着右侧列从存储器1002的顶部起向下的方向(列方向)上进行码比特的读出。
然而,通过将列扭转交织器24在发送设备11方写入码比特时的写入开始位置确定为码比特的读出开始位置,列扭转解交织器55进行码比特从存储器1002的读出。
具体地,如果每个列的顶部的位置的地址被确定为0且列方向中的每个位置用升序的整数表示,则当调制方法是16QAM而乘数b是1时,列扭转解交织器55将最左列的读出开始位置设置为地址是0的位置,将第二列(左起)的读出开始位置设置为地址为2的位置,将第三列的读出开始位置设置为地址为4的位置,以及将第四列的读出开始位置设置为地址为7的位置。
应注意,对读出开始位置的地址非0的每个列,进行码比特的读出使得:在读出进行到最下方的位置之后,读出位置返回到列的顶部(地址是0的位置),读出向下进行到紧接着读出开始位置的前一位置。接着,之后,进行从下一(右侧)列的读出。
通过进行如上所述的这种列扭转解交织,列扭转解交织将重布置过的码比特的布置恢复到原始布置。
图211是示出接收设备12的配置的另一示例的框图。
参照图211,接收设备12是从发送设备11接收调制信号并包括正交解调部51、解映射部52、解交织器53、以及LDPC解码部1021的数据处理设备。
正交解调部51从发送设备11接收调制信号,进行正交解调制,将作为正交解调制的结果的获得的符号(I和Q轴方向上的值)提供给解映射部52。
解映射部52进行将来自正交解调部51的符号转换为LDPC码的码比特的解映射,并将码比特提供给解交织器53。
解交织器53包括复用(MUX)器54、列扭转解交织器55以及奇偶解交织器1011,并对来自解映射部52的LDPC码的码比特进行解交织。
具体地,复用器54将来自解映射部52的LDPC码确定为其处理对象,并进行对应于发送设备11的解复用器25进行的置换处理的逆置换处理(置换处理的逆处理),即,将被置换处理置换过的码比特的位置恢复到原来位置的逆置换处理。接着,复用器54将作为逆置换处理的结果的获得的LDPC码提供给列扭转解交织器55。
列扭转解交织器55将来自复用器54的LDPC码确定为处理对象,并进行与作为重布置处理的由发送设备11的列扭转交织器24进行的列扭转交织对应的列扭转解交织。
作为列扭转解交织的结果的获得的LDPC码被从列扭转解交织器55提供给奇偶解交织器1011。
奇偶解交织器1011将列扭转解交织器55进行了列扭转解交织之后的码比特确定为其处理对象,并进行与发送设备11的奇偶交织器23进行的奇偶交织对应的奇偶解交织(奇偶交织的逆处理),即,将其布置被奇偶交织改变的LDPC码的码比特的布置恢复到原来布置的奇偶解交织。
作为奇偶解交织的结果的获得的LDPC码被从奇偶解交织器1011提供给LDPC解码部1021。
因此,在图211的接收设备12中,对其进行了逆置换处理、列扭转解交织和奇偶解交织的LDPC码,即通过根据奇偶校验矩阵H的LDPC编码获得的LDPC码,被提供给LDPC解码部1021。
LDPC解码部1021使用奇偶校验矩阵H本身(用于发送设备11的LDPC编码部21进行的LDPC编码)或者使用通过对奇偶校验矩阵H至少进行列转换(对应于奇偶交织)而获得的转换奇偶校验矩阵来对来自解交织器53的LDPC码进行LDPC解码。接着,LDPC解码部1021输出通过LDPC解码获得的数据作为对象数据的解码结果。
在此,在图211的接收设备12中,由于通过根据奇偶校验矩阵H的LDPC编码获得的LDPC码被从解交织器53(解交织器53的奇偶解交织器1011)提供给LDPC解码部1021,在使用奇偶校验矩阵H自身(用于发送设备11的LDPC编码部21的LDPC编码)进行LDPC码的LDPC解码的情况下,LDPC解码部1021可例如基于以下解码设备来配置:根据全串行解码方法(在该方法中一个一个地对节点进行对消息(校验节点消息和可变节点消息)的数学运算)进行LDPC解码的解码设备配置;或者根据全并行解码方法(在该方法中对所有节点同时(并行)进行对消息的数学运算)进行LDPC解码的其它解码设备。
此外,当使用通过对奇偶校验矩阵H(用于发送设备11的LDPC编码部21进行的LDPC编码)至少进行列置换(对应于奇偶交织)而获得的转换奇偶校验矩阵来进行LDPC码的LDPC解码时,LDPC解码部1021可基于具有如下架构的解码设备来配置:对P(或除1以外的P的除数)个校验节点和P个可变节点同时进行校验节点数学运算和可变节点数学运算;并具有用于进行列置换(与用于获得针对LDPC码的转换奇偶校验矩阵的列置换类似)以重布置LDPC码的码比特的接收数据重布置部310。
应注意,尽管在图211中,为了便于描述,用于进行逆置换处理的复用器54、用于进行列扭转解交织的列扭转解交织器55以及用于进行奇偶解交织的奇偶解交织器1011彼此分离地配置,但是类似于发送设备11的奇偶交织器23、列扭转交织器24和解复用器25,复用器54、列扭转解交织器55以及奇偶解交织器1011中的两个或更多个可被配置为集成在一起。
图212是示出能够应用于接收设备12的接收系统的配置的第一示例的框图。
参照图212,接收系统包括获取部1101、传输线路解码处理部1102、以及信息源解码处理部1103。
获取部1101获取包括至少通过对经由传送线路(比如陆地数字广播、卫星数字广播、CATV网络、因特网或其它一些网络)的对象数据(比如节目的图像数据和音乐数据)进行LDPC编码而获得的LDPC码的信号。接着,获取部1101将所获取的信号提供给传输线路解码处理部1102。
在此,当由获取部1101获取的信号是例如来自通过地面波、卫星波、CATV(有线电视)等的广播站台的广播时,获取部1101可被配置为调谐器、STB(机顶盒)等。另一方面,当由获取部1101获取的信号是例如从网络服务器以像IPTV(因特网协议电视)中一样的多点传送(multicast)状态传送时,获取部1101被配置为网络I/F(接口),比如NIC(网卡)。
传输线路解码处理部1102进行传输线路解码处理,该处理至少包括用于对获取部1101通过传输线路获得的信号校正传输线路中产生的误差的处理,并将作为传输线路解码处理的结果的获得的信号提供给信息源解码处理部1103。
具体地,获取部1101通过传输线获取的信号是通过至少进行用于校正传输线路中产生的误差的误差校正而获得的信号,并且,对所述信号,传输线路解码处理部1102进行传输线路解码处理,比如误差校正处理。
在此,作为误差校正编码,可以使用例如LDPC编码、李德-所罗门编码(Reed-Solomon encoding)等。在此,作为误差校正编码,至少进行LDPC编码。
此外,传输线路解码处理有时包括调制信号的解调等。
信息源解码处理部1103进行信息源解码处理,该处理至少包括将进行了传输线路解码处理的信号中的压缩信息解压缩为原始信息。
具体的,由获取部1101通过传输线路获得的信号有时被通过压缩编码处理过,所述压缩编码用于压缩信息以减少比如图像、声音等信息的数据量。在此情况下,信息源解码处理部1103进行信息源解码处理,比如针对进行了传输线路解码处理的信号将压缩过的信息解压缩为原始信息的处理(解压缩处理)。
应注意,当没有对由获取部1101通过传输线路获取的信号进行压缩编码时,信息源解码处理部1103不进行将压缩信息解压缩为原始信息的处理。
在此,作为解压缩处理,可以使用例如MPEG(动态图像专家组)解码等。此外,传输线路解码处理有时除了解压缩处理还包括解扰。
在以上述方式配置的接收系统中,获取部1101经由传输线路接收通过对例如图像、声音等数据进行压缩编码(比如MPEG编码)和进一步对压缩编码数据进行误差校正编码(比如LDPC编码)而获得的信号。信号被提供给传输线路解码处理部1102。
在传输线路解码处理部1102中,对来自获取部1101的信号进行类似于例如由正交解调部51、解映射部52、解交织器53和LDPC解码部56(或LDPC解码部1021)进行的处理。接着,作为传输线路解码处理的结果的获得的信号被提供给信息源解码处理部1103。
在信息源解码处理部1103中,对来自传输线路解码处理部1102的信号进行信息源解码处理(比如MPEG解码),并输出作为信息源解码处理的结果的获得的图像或声音。
以上描述的图212的接收系统可被应用于例如用于接收作为数字广播的电视广播的电视调谐器等。
应注意,可以将获取部1101、传输线路解码处理部1102和信息源解码处理部1103中的每一个都配置为独立设备(硬件(IC(集成电路)等)或软件模块)。
此外,对于获取部1101、传输线路解码处理部1102和信息源解码处理部1103,获取部1101和传输线路解码处理部1102的组合、传输线路解码处理部1102和信息源解码处理部1103的组合,或获取部1101、传输线路解码处理部1102和信息源解码处理部1103的组合都可被配置为单个独立设备。
图213是示出能够应用于接收设备12的接收系统的配置的第二示例的框图。
应注意,在图213中,对应于图212的元件用相同的附图标记表示,且在下文说明中适当地省略其描述。
图213的接收系统与图212的相同之处在于包括获取部1101、传输线路解码处理部1102和信息源解码处理部1103,与图212的不同之处在于其新包括输出部1111。
输出部1111是例如用于显示图像的显示设备或用于输出声音的扬声器,并输出图像、声音等作为从信息源解码处理部1103输出的信号。换句话说,输出部1111显示图像或输出声音。
如上所述的图213的接收系统可被应用于例如用于接收作为数字广播的电视广播的电视(电视接收机)、用于接收无线电广播的无线电接收机等。
应注意,当由获取部1101获取的信号不是未进行压缩编码的形式时,从传输线路解码处理部1102输出的信号被提供给输出部1111。
图214是示出可被应用于接收设备12的接收系统的配置的第三示例的框图。
应注意,在图214中,对应于图212的元件用相同的附图标记表示,且在下文说明中适当地省略其描述。
图214的接收系统与图212的相同之处在于包括获取部1101和传输线路解码处理部1102。
然而,图214的接收系统与图212的不同之处在于其不包括信息源解码处理部1103但新包括记录部1121。
记录部1121将从传输线路解码处理部1102输出的信号(例如MPEG的传输流(TS)或TS包)记录(存储)在比如光盘、硬盘(磁盘)或闪存等记录(存储)介质上。
如上所述的图214的接收系统可被应用于记录电视广播的录像机等。
应注意,在图214中,接收系统可以包括信息源解码处理部1103,使得在信息源解码处理部1103进行了信息源解码处理之后的信号(即通过解码获得的图像或声音)被记录部1121记录。
本领域的技术人员应理解,根据设计需要和其它因素,可以在所附权利要求或其等同方案的范围内进行各种修改、组合、子组合和变型。

Claims (102)

1.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数。
2.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或者DVB-T.2标准中规定的、并且其码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、并且将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定如下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
3.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的LDPC码,并且其码长N为16,200个比特,且编码率为2/3;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到在1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特中的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
4.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的LDPC码且其码长N为64,800个比特;
所述分配规则为规定如下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、并且将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定如下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
5.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,并且
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的LDPC码,且其码长N为64,800个比特,编码率为2/3;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi且从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
6.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,并且
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的LDPC码,并且其码长N为16,200个比特;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、并且将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
7.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,并且
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为3/4的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换装置执行下列动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi并且从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
8.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,并且
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
9.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,并且
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为3/4的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换装置执行下列动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
10.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为三个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
11.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特、且编码率为4/5的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到在1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换装置执行以下动作,
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
12.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为三个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
13.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为4/5的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
14.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
15.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为5/6的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到在1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
16.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
17.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为5/6的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换装置执行以下动作:
在严所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
18.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为五个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
19.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为8/9的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到在1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
20.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为五个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
21.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为8/9的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
22.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1码比特被分组为三个码比特组,而
10×1符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
23.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为9/10的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到在1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
24.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第五好的符号比特组中的两个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
25.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为2/3的LDPC码;
所述m个比特为12比特,且所述整数b为1;
将12比特的码比特作为一个所述符号映射到在4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
26.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第五好的符号比特组中的两个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
27.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为2/3的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12比特的码比特作为一个所述符号映射到在4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
28.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为四个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的两个码比特被分配给误差概率第六好的符号比特组中的两个符号比特。
29.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为3/4的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12比特的码比特作为一个所述符号映射到在4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
30.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的两个码比特被分配给误差概率第六好的符号比特组中的两个符号比特。
31.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为3/4的LDPC码;
所述m个比特为12比特,且所述整数b为1;
将12比特个码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
32.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
33.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为4/5的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
34.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
35.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为4/5的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
36.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为四个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
37.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为5/6的LDPC码;
所述m个比特为12比特,且所述整数b为1;
将12比特个码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
38.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
39.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为5/6的LDPC码;
所述m个比特为12比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到在4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
40.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
41.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为8/9的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换装置执行,
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
42.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
43.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为8/9的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
44.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12比特且所述整数b为1以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
45.一种数据处理设备,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理设备包括置换装置,该置换装置用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为9/10的LDPC码;
所述m个比特为12比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到在4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换装置执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
46.根据权利要求1至45中任一项所述的数据处理设备,其中:
所述LDPC为通过根据奇偶校验矩阵执行LDPC编码而获得的LDPC码,在所述奇偶校验矩阵中,作为所述LDPC码的与该LDPC码的奇偶比特对应的部分的奇偶矩阵具有阶梯状结构,
所述数据处理设备还包括:
奇偶交织装置,用于执行将所述LDPC码的奇偶比特交织到其他奇偶比特的位置处的奇偶交织。
47.根据权利要求46所述的数据处理设备,其中:
所述LDPC码的奇偶比特的比特数M为除素数之外的值,以及
设所述奇偶比特的比特数M的因数中除1和M之外的、且乘积等于所述奇偶比特的比特数M的两个因数由P和q表示,
所述LDPC码的信息比特的比特数由K表示,
大于等于0且小于P的整数由x表示,以及
大于等于0且小于q的另一整数由y表示,
所述奇偶交织装置将作为所述LDPC码的第K+1个到第K+M个码比特的奇偶比特中的第K+qx+y+1个码比特交织到第K+Py+x+1个码比特的位置。
48.根据权利要求1至45中任一项所述的数据处理设备,还包括:
重布置装置,用于执行用于将所述LDPC码的码比特重布置、使得包括在所述LDPC码的奇偶校验矩阵的任一行中的码比特中对应于值1的多个码比特不包括在同一符号中的重布置过程。
49.根据权利要求1至45中任一项所述的数据处理设备,其中:
所述LDPC码为信息矩阵具有循环结构的LDPC码,所述信息矩阵为所述LDPC码的奇偶校验矩阵中的对应于所述LDPC码的信息比特的一部分,
所述数据处理设备还包括:
重布置装置,用于执行用于在所述LDPC码的码比特要沿所述存储装置的所述列方向而被写入时、针对所述存储装置的每列来改变写入起始位置的列扭转交织,作为用于重布置所述LDPC码的码比特的重布置过程。
50.根据权利要求49所述的数据处理设备,其中:
所述LDPC码的奇偶校验矩阵的与所述LDPC码的奇偶比特对应的奇偶矩阵具有伪循环结构,其中,除进行了列置换的部分之外,所述奇偶矩阵包括具有循环结构的部分。
51.根据权利要求50所述的数据处理设备,其中:
所述奇偶矩阵具有通过所述列置换而被转换为伪循环结构的阶梯状结构。
52.根据权利要求51所述的数据处理设备,还包括:
奇偶交织装置,用于执行用于将所述LDPC的奇偶比特交织到其他奇偶比特的位置处的奇偶交织,其中
所述重布置装置在所述奇偶交织之后对所述LDPC码执行列扭转交织。
53.根据权利要求52所述的数据处理设备,其中:
所述LDPC码的奇偶比特的比特数M为除素数之外的值,以及
设所述奇偶比特的比特数M的因数中除1和M之外的、并且乘积等于所述奇偶比特的比特数M的两个因数由P和q表示,
所述LDPC码的信息比特的比特数由K表示,
大于等于0且小于P的整数由x表示,以及
大于等于0且小于q的另一整数由y表示,
所述奇偶交织装置将作为所述LDPC码的第K+1到第K+M个码比特的奇偶比特中的第K+qx+y+1个码比特交织到第K+Py+x+1个码比特的位置。
54.根据权利要求49所述的数据处理设备,其中,
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码,
所述m个比特为10个比特且所述整数b为1,以及
将所述LDPC码的码比特中的十个码比特被映射到以预定的调制方法确定的1024个信号点中的十个信号点,且
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特,
所述重布置装置用于:
在所述列方向上所述存储装置的顶部位置的地址由0表示以及在所述列方向上所述存储装置的每个位置的地址由以升序方式给出的整数来表示的情况下,
将在所述存储装置的十列中的第一列的写入起始位置设置为地址为0的位置,
将所述存储装置的十列中的第二列的写入起始位置设置为地址为3的位置,
将所述存储装置的十列中的第三列写入起始位置设置为地址为6的位置,
将所述存储装置的十列中的第四列的写入起始位置设置为地址为8的位置,
将所述存储装置的十列中的第五列的写入起始位置设置为地址为11的位置,
将所述存储装置的十列中的第六列的写入起始位置设置为地址为13的位置,
将所述存储装置的十列中的第七列的写入起始位置设置为地址为15的位置,
将所述存储装置的十列中的第八列的写入起始位置设置为地址为17的位置,
将所述存储装置的十列中的第九列的写入起始位置设置为地址为18的位置,以及
将所述存储装置的十列中的第十列的写入起始位置设置为地址为20的位置。
55.根据权利要求49所述的数据处理设备,其中,
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码,
所述m个比特为12个比特且所述整数b为1,以及
将所述LDPC码的码比特中的12个码比特映射到以预定的调制方法确定的4096个信号点中的12个信号点,并且
所述存储装置具有十二列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特,
所述重布置装置用于:
在所述列方向上所述存储装置的顶部位置的地址由0表示以及在所述列方向上所述存储装置的每个位置的地址由以升序方式给出的整数来表示的情况下,
将所述存储装置的十二列中的第一列的写入起始位置设置为地址为0的位置,
将所述存储装置的十二列中的第二列的写入起始位置设置为地址为0的位置,
将所述存储装置的十二列中的第三列的写入起始位置设置为地址为2的位置,
将所述存储装置的十二列中的第四列的写入起始位置设置为地址为2的位置,
将所述存储装置的十二列中的第五列的写入起始位置设置为地址为3的位置,
将所述存储装置的十二列中的第六列的写入起始位置设置为地址为4的位置,
将所述存储装置的十二列中的第七列的写入起始位置设置为地址为4的位置,
将所述存储装置的十二列中的第八列的写入起始位置设置为地址为5的位置,
将所述存储装置的十二列中的第九列的写入起始位置设置为地址为5的位置,
将所述存储装置的十二列中的第十列的写入起始位置设置为地址为7的位置,
将所述存储装置的十二列中的第十一列的写入起始位置设置为地址为8的位置,以及
将所述存储装置的十二列中的第十二列的写入起始位置设置为地址为9的位置。
56.根据权利要求49所述的数据处理设备,其中,
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码,
所述m个比特为10个比特且所述整数b为1,以及
将所述LDPC码的码比特中的十个码比特映射到以预定的调制方法确定的1024个信号点中的十个信号点,且
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特,
所述重布置装置用于:
在所述列方向上所述存储装置的顶部位置的地址由0表示以及在所述列方向上所述存储装置的每个位置的地址由以升序方式给出的整数来表示的情况下,
将所述存储装置的十列中的第一列的写入起始位置设置为地址为0的位置,
将所述存储装置的十列中的第二列的写入起始位置设置为地址为1的位置,
将所述存储装置的十列中的第三列的写入起始位置设置为地址为2的位置,
将所述存储装置的十列中的第四列的写入起始位置设置为地址为2的位置,
将所述存储装置的十列中的第五列的写入起始位置设置为地址为3的位置,
将所述存储装置的十列中的第六列的写入起始位置设置为地址为3的位置,
将所述存储装置的十列中的第七列的写入起始位置设置为地址为4的位置,
将所述存储装置的十列中的第八列的写入起始位置设置为地址为4的位置,
将所述存储装置的十列中的第九列的写入起始位置设置为地址为5的位置,以及
将所述存储装置的十列中的第十列的写入起始位置设置为地址为7的位置。
57.根据权利要求49所述的数据处理设备,其中,
在所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码,
所述m个比特为12个比特且所述整数b为1,以及
将所述LDPC码的码比特中的12个映射到以预定的调制方法确定的4096个信号点中的12个信号点,且
所述存储装置具有十二列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特,
所述重布置装置用于:
在所述列方向上所述存储装置的顶部位置的地址由0表示以及在所述列方向上所述存储装置的每个位置的地址由以升序方式给出的整数来表示的情况下,
将所述存储装置的十二列中的第一列的写入起始位置设置为地址为0的位置,
将所述存储装置的十二列中的第二列的写入起始位置设置为地址为0的位置,
将所述存储装置的十二列中的第三列的写入起始位置设置为地址为0的位置,
将所述存储装置的十二列中的第四列的写入起始位置设置为地址为2的位置,
将所述存储装置的十二列中的第五列的写入起始位置设置为地址为2的位置,
将所述存储装置的十二列中的第六列的写入起始位置设置为地址为2的位置,
将所述存储装置的十二列中的第七列的写入起始位置设置为地址为3的位置,
将所述存储装置的十二列中的第八列的写入起始位置设置为地址为3的位置,
将所述存储装置的十二列中的第九列的写入起始位置设置为地址为3的位置,
将所述存储装置的十二列中的第十列的写入起始位置设置为地址为6的位置,
将所述存储装置的十二列中的第十一列的写入起始位置设置为地址为7的位置,以及
将所述存储装置的十二列中的第十二列的写入起始位置设置为地址为7的位置。
58.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数。
59.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
60.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为2/3的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
61.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第三好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
62.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为2/3的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到在1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
63.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
64.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为3/4的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
65.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
66.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为3/4的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
67.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为三个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第二好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
68.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为4/5的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
69.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为三个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
70.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为4/5的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
71.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
72.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为5/6的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
73.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为四个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
74.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为5/6的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y6
将比特b1分配到比特y4
将比特b2分配到比特y8
将比特b3分配到比特y5
将比特b4分配到比特y0
将比特b5分配到比特y2
将比特b6分配到比特y1
将比特b7分配到比特y3
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
75.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为五个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
76.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为8/9的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符合映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储16,200/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
77.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个所述符号映射到210即1024个信号点中的任一个的情况下,
10×1个码比特被分组为五个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
78.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为8/9的LDPC码;
所述m个比特为10个比特,且所述整数b为1;
将10个比特的码比特作为一个所述符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
79.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为10个比特且所述整数b为1、以及将10个码比特作为一个符号映射到210即1024个信号点的情况下,
10×1个码比特被分组为三个码比特组,而
10×1个符号比特被分组为五个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特。
80.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且之后沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为9/10的LDPC码;
所述m个比特为10个比特,而所述整数b为1;
将10个比特的码比特作为一个符号映射到1024QAM中规定的1024个信号点中的几个;
所述存储装置具有十列,用于在所述行方向上存储10×1个比特并在所述列方向上存储64,800/(10×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的10×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的10×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y6
将比特b7分配到比特y5
将比特b8分配到比特y9,以及
将比特b9分配到比特y7
81.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且之后沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第五好的符号比特组中的两个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
82.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为2/3的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个,;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
83.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第五好的符号比特组中的两个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
84.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为2/3的LDPC码;
所述m个比特为12比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
85.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为四个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第四好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的两个码比特被分配给误差概率第六好的符号比特组中的两个符号比特。
86.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为3/4的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
87.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的两个码比特被分配给误差概率第六好的符号比特组中的两个符号比特。
88.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为3/4的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
89.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
90.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为4/5的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
91.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
92.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为4/5的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置12列,具有用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
93.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为四个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
94.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为5/6的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
95.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为三个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率最好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,以及
误差概率第三好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特。
96.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为5/6的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y8
将比特b1分配到比特y0
将比特b2分配到比特y6
将比特b3分配到比特y1
将比特b4分配到比特y4
将比特b5分配到比特y5
将比特b6分配到比特y2
将比特b7分配到比特y3
将比特b8分配到比特y7
将比特b9分配到比特y10
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
97.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
98.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为16,200个比特且编码率为8/9的LDPC码;
所述m比特为12比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储16,200/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
99.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
100.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为8/9的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到4096QAM中规定的4096个信号点中的几个;
所述存储装置具有12列,用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
101.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的并且码长N为64,800个比特的LDPC码;
所述分配规则为规定以下内容的规则:
在响应于所述码比特的误差概率将所述码比特分组而形成的组被设置为码比特组以及响应于所述符号比特的误差概率将所述符号比特分组而形成的组被设置为符号比特组的情况下,
作为所述码比特的所述码比特组与该码比特组的所述码比特被分配给的所述符号比特的所述符号比特组的组合的组集,及
所述组集的所述码比特组和所述符号比特组中的所述码比特和所述符号比特的每个比特数;
在所述m个比特为12个比特且所述整数b为1、以及将12个码比特作为一个所述符号映射到212即4096个信号点中的任一个的情况下,
12×1个码比特被分组为五个码比特组,而
12×1个符号比特被分组为六个符号比特组;
所述分配规则规定以下内容:
误差概率最好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,
误差概率第二好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率最好的符号比特组中的一个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第二好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第三好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的两个码比特被分配给误差概率第四好的符号比特组中的两个符号比特,
误差概率第三好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特,
误差概率第四好的码比特组中的一个码比特被分配给误差概率第六好的符号比特组中的一个符号比特,以及
误差概率第五好的码比特组中的一个码比特被分配给误差概率第五好的符号比特组中的一个符号比特。
102.一种数据处理方法,其中:
码长为N个比特的低密度奇偶校验(LDPC)码中的码比特沿着存储装置的列方向而被写入,所述存储装置沿行方向和所述列方向来存储所述码比特,并且沿所述行方向读出的所述LDPC码的码比特中的m个比特被设置为一个符号,以及
用b表示预定的正整数,
所述存储装置在所述行方向上存储mb个比特并在所述列方向上存储N/(mb)个比特;
所述LDPC码的码比特沿所述存储装置的所述列方向被写入并且之后沿所述行方向被读出;
其中,沿所述存储装置的所述行方向读出的mb个码比特被设置为b个所述符号的情况下,
根据用于将所述LDPC码的码比特分配给用于表示所述符号的符号比特的分配规则,所述数据处理方法包括置换步骤,该置换步骤用于置换所述mb个码比特,使得置换之后的码比特形成所述符号比特;
所述LDPC码为DVB-S.2或DVB-T.2标准中规定的、码长N为64,800个比特且编码率为9/10的LDPC码;
所述m个比特为12个比特,且所述整数b为1;
将12个比特的码比特作为一个所述符号映射到在4096QAM中规定的4096个信号点中的几个;
所述存储装置具12列,有用于在所述行方向上存储12×1个比特并在所述列方向上存储64,800/(12×1)个比特;
所述置换步骤执行以下动作:
在沿所述存储装置的所述行方向读出的12×1个码比特的最高有效比特开始的第i+1个比特被表示为比特bi以及从一个符号的12×1个符号比特的最高有效比特开始的第i+1个比特被表示为比特yi的情况下,根据所述分配规则,进行置换
以将比特b0分配到比特y10
将比特b1分配到比特y0
将比特b2分配到比特y1
将比特b3分配到比特y2
将比特b4分配到比特y3
将比特b5分配到比特y4
将比特b6分配到比特y5
将比特b7分配到比特y6
将比特b8分配到比特y8
将比特b9分配到比特y7
将比特b10分配到比特y11,以及
将比特b11分配到比特y9
CN200880124799.8A 2007-11-26 2008-11-26 数据处理设备和数据处理方法 Expired - Fee Related CN101911507B (zh)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
JP2007304690 2007-11-26
JP2007-304689 2007-11-26
JP2007-304690 2007-11-26
JP2007304689 2007-11-26
JP2008-070467 2008-03-18
JP2008070467 2008-03-18
JP2008-155789 2008-06-13
JP2008155789 2008-06-13
PCT/JP2008/071390 WO2009069623A1 (ja) 2007-11-26 2008-11-26 データ処理装置、及びデータ処理方法

Publications (2)

Publication Number Publication Date
CN101911507A true CN101911507A (zh) 2010-12-08
CN101911507B CN101911507B (zh) 2013-10-16

Family

ID=40678518

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200880124799.8A Expired - Fee Related CN101911507B (zh) 2007-11-26 2008-11-26 数据处理设备和数据处理方法

Country Status (13)

Country Link
US (1) US8578237B2 (zh)
EP (2) EP2978137A1 (zh)
JP (1) JP5288212B2 (zh)
KR (1) KR101564792B1 (zh)
CN (1) CN101911507B (zh)
AU (1) AU2008330666B2 (zh)
BR (1) BRPI0820159A2 (zh)
EA (1) EA022022B1 (zh)
MY (1) MY159881A (zh)
NZ (1) NZ585415A (zh)
TW (1) TWI459724B (zh)
WO (1) WO2009069623A1 (zh)
ZA (1) ZA201003523B (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103329446A (zh) * 2011-01-19 2013-09-25 索尼公司 数据处理装置和数据处理方法
CN103339863A (zh) * 2011-02-08 2013-10-02 索尼公司 数据处理装置和数据处理方法
CN103477563A (zh) * 2011-01-19 2013-12-25 索尼公司 数据处理装置和数据处理方法
CN103548272A (zh) * 2011-05-27 2014-01-29 索尼公司 数据处理装置和数据处理方法
CN105191148A (zh) * 2013-05-02 2015-12-23 索尼公司 数据处理装置以及数据处理方法
CN105210299A (zh) * 2013-05-02 2015-12-30 索尼公司 数据处理装置以及数据处理方法
CN106063254A (zh) * 2014-02-21 2016-10-26 三星电子株式会社 比特交织器和比特解交织器
CN103477563B (zh) * 2011-01-19 2016-11-30 索尼公司 数据处理装置和数据处理方法
CN107005361A (zh) * 2014-12-11 2017-08-01 华为技术有限公司 传输数据的方法、发送端设备和接收端设备
US10236919B2 (en) 2014-02-21 2019-03-19 Samsung Electronics Co., Ltd. Bit interleaver and bit de-interleaver
US11201628B2 (en) 2017-02-06 2021-12-14 Sony Corporation Transmission method and reception device

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2407505T3 (es) 2007-10-30 2013-06-12 Sony Corporation Aparato y método de procesamiento de datos
TWI390856B (zh) * 2007-11-26 2013-03-21 Sony Corp Data processing device and data processing method
EP2282470A1 (en) 2009-08-07 2011-02-09 Thomson Licensing Data reception using low density parity check coding and constellation mapping
EP2282471A1 (en) * 2009-08-07 2011-02-09 Thomson Licensing Data transmission using low density parity check coding and constellation mapping
JP5505725B2 (ja) 2010-09-16 2014-05-28 ソニー株式会社 データ処理装置、及びデータ処理方法
JP5601182B2 (ja) 2010-12-07 2014-10-08 ソニー株式会社 データ処理装置、及びデータ処理方法
JP5637393B2 (ja) * 2011-04-28 2014-12-10 ソニー株式会社 データ処理装置、及び、データ処理方法
EP2525496A1 (en) 2011-05-18 2012-11-21 Panasonic Corporation Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes
EP2525497A1 (en) 2011-05-18 2012-11-21 Panasonic Corporation Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes
EP2525495A1 (en) 2011-05-18 2012-11-21 Panasonic Corporation Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes
EP2525498A1 (en) 2011-05-18 2012-11-21 Panasonic Corporation Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes
EP2552043A1 (en) 2011-07-25 2013-01-30 Panasonic Corporation Spatial multiplexing for bit-interleaved coding and modulation with quasi-cyclic LDPC codes
EP2560311A1 (en) 2011-08-17 2013-02-20 Panasonic Corporation Cyclic-block permutations for spatial multiplexing with quasi-cyclic LDPC codes
CN103024379B (zh) * 2012-12-12 2015-06-10 重庆大学 一种基于光学条带波变换的图像压缩方法
CA2899822C (en) * 2013-02-08 2023-01-17 Sony Corporation Data processing device and data processing method
MX2014011863A (es) * 2013-02-08 2014-11-03 Sony Corp Dispositivo de procesamiento de datos y metodo de procesamiento de datos.
US20160043737A1 (en) * 2013-02-08 2016-02-11 Sony Corporation Data processing device and data processing method
CN105453553B (zh) 2013-08-01 2018-08-28 Lg 电子株式会社 发送广播信号的设备、接收广播信号的设备、发送广播信号的方法以及接收广播信号的方法
CN105556853A (zh) * 2013-09-20 2016-05-04 索尼公司 数据处理装置和数据处理方法
US9442696B1 (en) * 2014-01-16 2016-09-13 The Math Works, Inc. Interactive partitioning and mapping of an application across multiple heterogeneous computational devices from a co-simulation design environment
MX2016000449A (es) * 2014-05-21 2016-08-11 Sony Corp Dispositivo de procesamiento de datos y metodo de procesamiento de datos.
US9762346B2 (en) * 2015-05-19 2017-09-12 Samsung Electronics Co., Ltd. Transmitting apparatus and mapping method thereof
JP2018182429A (ja) * 2017-04-06 2018-11-15 株式会社村田製作所 データ変換装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1701450A1 (en) * 2005-03-11 2006-09-13 Samsung Electronics Co., Ltd. Channel interleaving/deinterleaving for a communication system using a low density parity check (LDPC) code
CN1934789A (zh) * 2004-05-14 2007-03-21 摩托罗拉公司 具有良好性能的不规则缩短的ldpc码的码构造
JP2007214783A (ja) * 2006-02-08 2007-08-23 Kddi Corp 送信装置、受信装置及び伝送方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0548629A (ja) 1991-08-16 1993-02-26 Fujitsu Ltd マルチプロセツサシステム
US6353900B1 (en) * 1998-09-22 2002-03-05 Qualcomm Incorporated Coding system having state machine based interleaver
JP4505953B2 (ja) 2000-06-08 2010-07-21 ソニー株式会社 符号化装置及び符号化方法、並びに、復号装置及び復号方法
EP1463255A1 (en) 2003-03-25 2004-09-29 Sony United Kingdom Limited Interleaver for mapping symbols on the carriers of an OFDM system
JP4224777B2 (ja) 2003-05-13 2009-02-18 ソニー株式会社 復号方法および復号装置、並びにプログラム
KR100505694B1 (ko) * 2003-07-09 2005-08-02 삼성전자주식회사 직접 계산 방식에 의한 코드화 직교 주파수 분할 다중화수신기의 채널 상태 평가 장치 및 그 방법
JP2005051469A (ja) 2003-07-28 2005-02-24 Sony Corp 符号化装置および符号化方法、並びにプログラム
JP3875693B2 (ja) * 2004-03-24 2007-01-31 株式会社東芝 Lpc符号を用いた符号化ビットのマッピング方法及び送信装置
JP2007036776A (ja) 2005-07-28 2007-02-08 Sony Corp 復号装置および復号方法
JP2007096658A (ja) 2005-09-28 2007-04-12 Matsushita Electric Ind Co Ltd 無線送信装置および無線受信装置
ES2407505T3 (es) * 2007-10-30 2013-06-12 Sony Corporation Aparato y método de procesamiento de datos
US8402337B2 (en) * 2007-11-26 2013-03-19 Sony Corporation Data processing apparatus and data processing method as well as encoding apparatus and encoding method

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1934789A (zh) * 2004-05-14 2007-03-21 摩托罗拉公司 具有良好性能的不规则缩短的ldpc码的码构造
EP1701450A1 (en) * 2005-03-11 2006-09-13 Samsung Electronics Co., Ltd. Channel interleaving/deinterleaving for a communication system using a low density parity check (LDPC) code
JP2007214783A (ja) * 2006-02-08 2007-08-23 Kddi Corp 送信装置、受信装置及び伝送方法

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103477563A (zh) * 2011-01-19 2013-12-25 索尼公司 数据处理装置和数据处理方法
CN103329446B (zh) * 2011-01-19 2016-05-04 索尼公司 数据处理装置和数据处理方法
CN103329446A (zh) * 2011-01-19 2013-09-25 索尼公司 数据处理装置和数据处理方法
CN103477563B (zh) * 2011-01-19 2016-11-30 索尼公司 数据处理装置和数据处理方法
CN103339863A (zh) * 2011-02-08 2013-10-02 索尼公司 数据处理装置和数据处理方法
CN103339863B (zh) * 2011-02-08 2016-05-04 索尼公司 数据处理装置和数据处理方法
CN103548272A (zh) * 2011-05-27 2014-01-29 索尼公司 数据处理装置和数据处理方法
CN103548272B (zh) * 2011-05-27 2017-06-23 索尼公司 数据处理装置和数据处理方法
CN105191148B (zh) * 2013-05-02 2019-06-21 索尼公司 数据处理装置以及数据处理方法
CN105191148A (zh) * 2013-05-02 2015-12-23 索尼公司 数据处理装置以及数据处理方法
CN105210299A (zh) * 2013-05-02 2015-12-30 索尼公司 数据处理装置以及数据处理方法
CN105210299B (zh) * 2013-05-02 2019-06-21 索尼公司 数据处理装置以及数据处理方法
CN106063254A (zh) * 2014-02-21 2016-10-26 三星电子株式会社 比特交织器和比特解交织器
US10236919B2 (en) 2014-02-21 2019-03-19 Samsung Electronics Co., Ltd. Bit interleaver and bit de-interleaver
CN107005361A (zh) * 2014-12-11 2017-08-01 华为技术有限公司 传输数据的方法、发送端设备和接收端设备
CN107005361B (zh) * 2014-12-11 2020-01-31 华为技术有限公司 传输数据的方法、发送端设备和接收端设备
US11201628B2 (en) 2017-02-06 2021-12-14 Sony Corporation Transmission method and reception device

Also Published As

Publication number Publication date
AU2008330666B2 (en) 2012-11-15
KR20100096099A (ko) 2010-09-01
EA022022B1 (ru) 2015-10-30
AU2008330666A1 (en) 2009-06-04
KR101564792B1 (ko) 2015-10-30
EP2216908A1 (en) 2010-08-11
AU2008330666A2 (en) 2010-08-19
EA201070632A1 (ru) 2011-02-28
EP2978137A1 (en) 2016-01-27
BRPI0820159A2 (pt) 2015-06-16
CN101911507B (zh) 2013-10-16
TW200947879A (en) 2009-11-16
MY159881A (en) 2017-02-15
JP5288212B2 (ja) 2013-09-11
NZ585415A (en) 2013-05-31
JPWO2009069623A1 (ja) 2011-04-14
US20100275101A1 (en) 2010-10-28
WO2009069623A1 (ja) 2009-06-04
TWI459724B (zh) 2014-11-01
US8578237B2 (en) 2013-11-05
EP2216908B1 (en) 2017-08-30
ZA201003523B (en) 2011-10-26
EP2216908A4 (en) 2015-03-04

Similar Documents

Publication Publication Date Title
CN101911507B (zh) 数据处理设备和数据处理方法
CN101911504B (zh) 数据处理设备和数据处理方法
CN101874352B (zh) 数据处理设备和数据处理方法以及编码设备和编码方法
CN101874350B (zh) 数据处理设备和数据处理方法
CN103181082B (zh) 数据处理装置和数据处理方法
CN101911506B (zh) 数据处理设备、数据处理方法和程序
CN101874351B (zh) 数据处理设备和数据处理方法
CN103548272B (zh) 数据处理装置和数据处理方法
CN103329446B (zh) 数据处理装置和数据处理方法
CN103339862A (zh) 数据处理装置和数据处理方法
CN103339863A (zh) 数据处理装置和数据处理方法
CN105379127A (zh) 数据处理装置以及数据处理方法
CN105103455A (zh) 数据处理设备及数据处理方法
CN103210591A (zh) 数据处理设备以及数据处理方法
CN103765782A (zh) 数据处理器和数据处理方法
CN105379126A (zh) 数据处理装置以及数据处理方法
CN103404037A (zh) 数据处理装置和数据处理方法
CN103609025A (zh) 数据处理装置和数据处理方法
CN104221292A (zh) 数据处理装置和数据处理方法
CN104969477A (zh) 数据处理装置和数据处理方法
CN104205648A (zh) 数据处理装置和数据处理方法
CN105409130B (zh) 数据处理装置和数据处理方法
CN105191147A (zh) 数据处理装置和数据处理方法
CN104969478A (zh) 数据处理装置以及数据处理方法
CN105531936A (zh) 数据处理装置和数据处理方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20131016

Termination date: 20201126