CN101783109A - 显示装置的驱动器电路 - Google Patents
显示装置的驱动器电路 Download PDFInfo
- Publication number
- CN101783109A CN101783109A CN201010004009A CN201010004009A CN101783109A CN 101783109 A CN101783109 A CN 101783109A CN 201010004009 A CN201010004009 A CN 201010004009A CN 201010004009 A CN201010004009 A CN 201010004009A CN 101783109 A CN101783109 A CN 101783109A
- Authority
- CN
- China
- Prior art keywords
- voltage
- circuit
- output
- drive circuit
- selecting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
本发明涉及一种显示装置的驱动器电路。显示装置的驱动器电路包括灰阶电压电路,该灰阶电压电路生成不同的多个基准电压;第一选择器电路,该第一选择器电路选择基准电压中的一个作为第一选择的电压并且选择基准电压中的不同于第一选择的电压的一个作为第二选择的电压;放大器,该放大器基于第一选择的电压输出输出电压;以及输出电压调节器电路,该输出电压调节器电路通过使用基于第一和第二选择的电压生成的调节的电压调节输出电压的电势。输出电压调节器电路调节来自于放大器的输出电压的电势。这允许减少在灰阶电压电路中生成的基准电压的数目和连接灰阶电压电路与第一选择器电路的线的数目,能够减少驱动器电路的芯片面积。
Description
技术领域
本发明涉及一种显示装置的驱动器电路。
背景技术
朝着显示装置(液晶面板)的小型化和更高的性能的近来的进展是显著的。因此,液晶面板的驱动器电路也需要更高的性能。
液晶面板的驱动器电路包括与液晶面板的数据线的数目相对应的数目的驱动器单元,以便于将想要的电压施加于被包括在液晶面板的每个像素中的像素电极。此外,驱动器电路包括灰阶电压电路,该灰阶电压电路生成多个不同的电压以便于每个驱动器单元能够输出想要的电压。
近来,朝着较高的液晶面板的灰阶级的进展是特别显著的。因此,连接灰阶电压电路和驱动器单元的线的数目增加。线的数目的增加导致驱动器电路的芯片面积的增加(参见日本未经审查的专利申请公开No.2002-108312)。
日本未经审查的专利申请公开No.2001-34234公布了一种涉及驱动器电路的技术,该驱动器电路包括具有相同特性的两个输入端子的放大器。在此技术中,通过解码器电路平衡要被施加给两个输入端子的电压,从而减少连接灰阶电压电路和解码器电路的线的数目。然而,此技术仅能够将线的数目最大减少到大约一半。因此,该技术没有足够地抑制驱动器电路的芯片面积的增加以应对近来液晶面板的灰阶级的增加。
发明内容
发明人已经发现下述问题,针对连接灰阶电压电路和驱动器单元的线的数目的增加的趋势,很难充分地减少驱动器电路的芯片面积以应对近来的显示装置的灰阶级的增加。
本发明的实施例的第一示例性方面是一种驱动器电路,该驱动器电路包括(1)灰阶电压电路,该灰阶电压电路生成多个相互不同的基准电压;(2)第一选择器电路,该第一选择器电路选择基准电压中的任何一个作为第一选择的电压并且选择基准电压中的不同于第一选择的电压的任何一个作为第二选择的电压;(3)放大器,该放大器基于第一选择的电压输出输出电压;以及(4)输出电压调节器电路,该输出电压调节器电路通过使用基于第一选择的电压和第二选择的电压生成的调节的电压调节输出电压的电势。
本发明的实施例的第二示例性方面是一种驱动器电路,该驱动器电路包括(1)灰阶电压电路,该灰阶电压电路生成具有相互不同的电压值的多个基准电压;(2)第一选择器电路,该第一选择器电路选择多个基准电压中的任何一个作为第一选择的电压;(3)放大器,该放大器基于第一选择的电压输出输出电压;以及(4)输出电压调节器电路,该输出电压调节器电路通过使用基于基准电压中的第一和第二基准电压生成的调节的电压调节输出电压的电势。
本发明的实施例的第三方面是一种显示装置的驱动器电路,该显示装置的驱动器电路包括灰阶电压电路,该灰阶电压电路生成具有相互不同的电压值的多个基准电压;和多个单元驱动器电路,该多个单元驱动器电路通过多条线连接至灰阶电压电路,其中多个单元驱动器电路中的每一个包括(1)第一选择器电路,该第一选择器电路选择多个基准电压中的任何一个作为第一选择的电压;(2)放大器,该放大器基于第一选择的电压输出输出电压;以及(3)输出电压调节器电路,该输出电压调节器电路通过使用基于基准电压中的第一和第二基准电压生成的调节的电压调节输出电压的电势。
在根据本发明的实施例的示例性方面的驱动器电路中,输出电压调节器电路调节要从放大器输出的输出电压的电势。从而能够减少要在灰阶电压电路中生成的基准电压的数目。从而能够减少连接灰阶电压电路和第一选择器电路的线的数目,因此能够减少驱动器电路的芯片面积。因此,能够相对于连接灰阶电压电路和驱动器单元的线的数目的增加的趋势充分地减少驱动器电路的芯片面积以应对近来的显示装置的灰阶级的增加。
附图说明
结合附图,根据某些示例性实施例的以下描述,以上和其它示例性方面、优点和特征将更加明显,其中:
图1是描述根据第一示例性实施例的驱动器电路的构造的示意图;
图2是描述灰阶电压电路的构造的示意图;
图3是描述相对于施加的电压的液晶的透射率的变化的示意图;
图4是描述电压驱动器的构造的示意图;
图5是描述Vout与φ1之间的关系的图;
图6是描述示例1的表格;
图7是描述根据第二示例性实施例的驱动器电路的构造的示意图;
图8是描述跨导电路的构造的示意图;
图9是描述示例2的表格;
图10是描述灰阶电压电路与多个单元驱动器电路之间的关系的说明图;
图11是描述驱动器电路IC的构造的示意图;
图12是描述灰阶电压电路70的构造的示意图;
图13是描述驱动器电路1D的构造的示意图;以及
图14是描述灰阶电压电路71的构造的示意图。
具体实施方式
在下文中参考附图描述本发明的示例性实施例。以仅经由示出的简化的形式给出附图,并且从而不被视为限制本发明。通过相同的参考符号表示相同的元件,并且省略重复的解释。
[第一示例性实施例]
图1示出根据第一示例性实施例的驱动器电路1A的示意性构造。参考图1,驱动器电路1A包括灰阶电压电路1、第一选择器2(第一选择器电路)、放大器5、输出电压调节器电路50A、解码器电路7、以及锁存电路8。
(灰阶电压电路1)
灰阶电压电路1通过线Lv0至Lvm连接至第一选择器2。图2示出灰阶电压电路1的具体构造的示例。灰阶电压电路1包括多个电阻器R31至Rm(m是任意自然数)。从相邻的电阻器之间的节点输出多个不同的电压(基准电压)。例如,从电阻器R31和R32之间的节点输出基准电压V0。从电阻器R32和R33之间的节点输出基准电压V1。从电阻器R33和R34之间的节点输出基准电压V2。从电阻器R34和R35之间的节点输出基准电压V6。从电阻器Rm和Rm-1之间的节点输出基准电压Vm。通过灰阶电压电路1生成的基准电压(V0至Vm)从而通过各线(Lv0至Lvm)输入至第一选择器2。
从灰阶电压电路1输出的基准电压V1是比从灰阶电压电路1输出的基准电压V0高一级的电压。同样地,基准电压V6是比基准电压V2高一级的电压。基准电压Vm是比基准电压V0高m级的电压。
V1和V2之间的电势差与V0和V1之间的电势差不必相等。同样地,V6和V2之间的电势差与V1和V2之间的电势差不必相等。参考图3对其进行详细地描述。
参考图3,关于被保持在液晶面板中的液晶,存在其中相对于施加的电压的透射率的变化恒定的A-B的区域(线性特性区域)和其中该变化不是恒定的A-B外部的区域(非线性特性区域)。因此需要考虑液晶的此种特性设计用于液晶面板的驱动器电路1A。因此,从灰阶电压电路1输出的彼此之间相差一级的基准电压之间的电势差通常没有被设计为在灰阶电压电路1的输出电压的范围内是均匀的。
根据示例性实施例的驱动器电路1A包括输出电压调节器电路50A,稍后对其进行描述。从而能够减少通过灰阶电压电路1在线性特性区域中生成的基准电压的数目。因此,不仅能够减少灰阶电压电路1的尺寸而且能够减少连接灰阶电压电路1和第一选择器2的线的数目。根据关于稍后进行描述的输出电压调节器电路50A的解释,这将会变得清楚。
(第一选择器2)
再次参考图1,第一选择器2通过线L1连接至放大器5的非反相输入端子。此外,第一选择器2通过线L2连接至分压器3。基于与从被包括在解码器电路7中的高阶解码器7A提供的高阶位B1相对应的电压信号B1,第一选择器2从灰阶电压电路1输出的多个不同的基准电压中选择基准电压。然后第一选择器2通过线L1输出选择的基准电压(第一选择的电压)。此外,第一选择器2通过线L2输出选择的基准电压(第二选择的电压)。第二选择的电压是不同于第一选择的电压的基准电压。在本示例中,第二选择的电压是比第一选择的电压低一级的基准电压。
第一选择器2选择从灰阶电压电路1输出的多个不同的基准电压中的任何一个电压作为第一选择的电压。此外,第一选择器2选择从灰阶电压电路1输出的多个不同的基准电压中的不同于第一选择的电压的任何一个电压作为第二选择的电压。然后第一选择器2输出如此选择的第一选择的电压和第二选择的电压。假定在本示例中被选择作为第一选择的电压的基准电压和被选择作为第二选择的电压的基准电压彼此相差一级。从而能够简化稍后进行描述的输出电压调节器电路50A的构造。
(放大器5)
放大器5通过它的输出端输出从第一选择器2输出的第一选择的电压作为输出电压。放大器5的输出端连接至输出端口Pout。
在本示例性实施例中,当第一选择的电压处于上述非线性特性区域中时,从驱动器电路1A输出的电压Vout等于上述的输出电压。然而,当第一选择的电压处于上述线性特性区域中时,从驱动器电路1A输出的电压Vout是其中稍后描述的调节的电压被添加至上述的输出电压的电压。
注意的是,当电压接近线性特性区域和非线性特性区域之间的边界时,调节的电压不是必须被添加至电压Vout。
从驱动器电路1A输出的电压Vout通过被包括在液晶面板中的数据线施加给液晶单元的像素电极。
解码器电路7基于存储在锁存电路8中的数字数据生成控制信号。解码器电路7包括与从锁存电路8提供的数字数据的高阶位相对应的高阶解码器7A。解码器电路7还包括与从锁存电路8提供的数字数据的低阶位相对应的低阶解码器7B。在高阶解码器7A中生成的与高阶位相对应的电压信号B1被从高阶解码器7A输入至第一选择器2。在低阶解码器7B中生成的与低阶位相对应的电压信号B2被从低阶解码器7B输入至稍后描述的第二选择器4。
(输出电压调节器电路50B)
根据示例性实施例的驱动器电路1A包括输出电压调节器电路50A。输出电压调节器电路50A包括分压器3、第二选择器4、电势调节器6、以及控制电路9A。
(分压器3)
分压器3通过线L3至L6连接至第二选择器4。此外,分压器3通过线L1接收来自于第一选择器2的第一选择的电压,并且还通过线L2接收来自于第一选择器2的第二选择的电压。
图4示出分压器3的构造的示例。参考图4,分压器3包括多个缓冲器40至43以及多个电阻器(R20、R21以及R22)。分压器3通过线L3输出通过线L1输入的第一选择的电压。此外,分压器3通过线L6输出通过线L2输入的第二选择的电压。此外,分压器3通过线L4和L5输出通过划分第一选择的电压和第二选择的电压获得的电压(分压)。
在本示例中,电阻器R20、R21以及R22被设置为R20∶R21∶R22=1∶1∶2。因此,Vs2+3(Vs1-Vs2)/4的分压被设置到线L4。此外,Vs2+2(Vs1-Vs2)/4的分压被设置到线L5。
当第一选择器2的操作状态处于导通状态时,第一选择器2始终将第一选择的电压和第二选择的电压输出至分压器3。此外,当分压器3的操作状态处于导通状态时,分压器3始终将分压等等输出至稍后描述的第二选择器4。
(第二选择器4)
第二选择器4通过线L3至L6连接至分压器3。此外,与低阶位相对应的电压信号B2被从上述的低阶解码器7B输入至第二选择器4。第二选择器4还通过线L7和L8连接至电势调节器6。
第二选择器4基于从低阶解码器7B输出的电压信号B2从分压器3输出的电压中选择两个电压。然后第二选择器4通过线L7将选择的电压中的第一个输出至被包括在输出电压调节器电路50A(稍后描述其构造)中的电容器C1的一端。此外,第二选择器4通过线L8将选择的电压中的第二个输出至被包括在输出电压调节器电路50A(稍后描述其构造)中的电容器C1的另一端。因为电压信号B2对应于数字数据的低阶位,所以第二选择器4基于数字数据(具体地,数字数据的低阶位)选择从分压器3输出的多个电压当中的两个电压。
仅当第一选择的电压被包括在上述线性特性区域中时根据示例性实施例的第二选择器4进行操作。因此,当第一选择的电压没有被包括在线性特性区域中时第二选择器4不进行操作并且因此不将任何电压设置到线L7和L8。在仅当第一选择的电压被包括在线性特性区域中时第二选择器4进行操作的此种构造中,能够不管减少灰阶电压电路1和第二选择器4之间的线的数目,仍以简单的构造(尤其地,上述分压器3的简单结构)应对液晶显示装置的灰阶级的增加。
(电势调节器6)
电势调节器6通过线L7和L8连接至第二选择器4。电势调节器6还通过节点N20连接至放大器5的输出端和输出端口Pout。电势调节器6包括电容器C1,该电容器C1存储从第二选择器4输出的两个电压之间的差分电压;和多个开关SW1至SW3,该多个开关SW1至SW3使电容器C1存储差分电压或者使存储在电容器C1中的差分电压添加至从放大器5输出的输出电压。
在本示例中,开关SW1至SW3是P沟道金属氧化物半导体(MOS)晶体管。开关SW3是N沟道MOS晶体管。来自于控制电路9A的控制脉冲(φ1)被施加给每个开关的栅极(控制端子)。控制电路9A与从解码器电路7提供的电压信号B2同步地操作。
电容器C1(差分电势存储电容器)的一端连接至开关SW1。电容器C1的该端通过开关SW1和SW3电气地连接至放大器5的输出端。电容器C1的另一端连接至开关SW2。第二选择器4的第一输出端子通过线L7连接在电容器C1和开关SW1之间的节点N2。第二选择器4的第二输出端子通过线L8连接在电容器C1和开关SW2之间的节点N3。
当开关SW1和开关SW2都处于断开状态时,通过第二选择器4输出并且选择的两个电压之间的差分电压被存储在电容器C1中。当开关SW1和开关SW2都处于导通状态并且开关SW3处于断开状态时,被存储在电容器C1中的电压(调节的电压Vreg)被添加至放大器5的输出电压。基于由第二选择器4从根据低阶位从分压器3输出的多个电压中选择的两个电压之间的电势差设置调节的电压。因为分压器3基于第一选择的电压和第二选择的电压输出电压,所以基于第一选择的电压和第二选择的电压生成调节的电压。
在下文中参考图5描述从驱动器电路1A输出的电压和电势调节器6的操作之间的关系。在时间t1,开关SW1和开关SW2处于断开状态,并且开关SW3处于导通状态。这时,流过线L7的电压和流过线L8的电压之间的差分电压(调节的电压Vreg)被存储在电容器C1中。此外,从驱动器电路1A输出的电压Vout等于基于第一选择的电压从放大器5的输出端输出的输出电压。在时间t2,开关SW1和开关SW2变成导通状态,并且开关SW3变成断开状态。这时,调节的电压Vreg被添加至从驱动器电路1A输出的电压Vout。
在时间t3的操作对应于在时间t1的操作,并且在时间t4的操作对应于在时间t2的操作。从而没有对它们进行重复描述。
时间t2可以被设置为较早(即,更接近时间t1的时间)。
(示例1)
在下文中参考图6描述在基于高阶位第一选择器2选择基准电压V6作为第一选择的电压并且选择基准电压V2作为第二选择的电压的情况中的示例。假定基准电压V6是6V的电压并且基准电压V2是2V的电压。这时,V6被设置到线L1作为第一选择的电压,并且V2被设置到线L2作为第二选择的电压。在这样的情况下,分压器3将6V设置到线L3并且将2V设置到线L6。此外,分压器3基于V6和V2将5V设置到线4并且将4V设置到线L5。
第二选择器4基于低阶位选择6V、5V、4V以及2V当中的两个电压,并且然后将一个设置到线L7并且将另一个设置到线L8。
参考图6,在情况1中,第二选择器4将6V设置到线L7并且将5V设置到线L8。然后,1V的调节的电压Vreg被存储在电容器C1中。通过上述电势调节器6的操作,调节的电压Vreg(1V)被添加至从放大器5输出的输出电压(6V)。然后,从驱动器电路1A输出的电压Vout被设置到7V。
在情况2中,第二选择器4将6V设置到线L7并且将4V设置到线L8。然后,2V的调节的电压Vreg被存储在电容器C1中。通过上述电势调节器6的操作,调节的电压Vreg(2V)被添加至从放大器5输出的输出电压(6V)。然后,从驱动器电路1A输出的电压Vout被设置到8V。
在情况3中,第二选择器4将5V设置到线L7并且将2V设置到线L8。然后,3V的调节的电压Vreg被存储在电容器C1中。通过上述电势调节器6的操作,调节的电压Vreg(3V)被添加至从放大器5输出的输出电压(6V)。然后,从驱动器电路1A输出的电压Vout被设置到9V。
在情况4中,第二选择器4将0V设置到线L7并且将0V设置到线L8。然后,0V的调节的电压被存储在电容器C1中。在这样的情况下,从驱动器电路1A输出的电压Vout保持6V。还通过将被包括在电势调节器6中的开关SW1和SW2调节为断开状态能够将电压Vout设置到6V。
因为输出电压调节器电路50A以这样的方式进行操作,所以能够不管减少在灰阶电压电路1中生成的基准电压的数目而应对液晶面板的灰阶电平中的增加。具体地,能够不管减少连接灰阶电压电路1和第一选择器2的线的数目来应对液晶面板的灰阶级的增加,从而能够抑制驱动器电路1A的芯片面积的增加。
此外,在本示例性实施例中,驱动器电路1A被构造为对应于上述线性特性区域。特别地,从而能够简化灰阶电压电路1和分压器3的构造。
[第二示例性实施例]
在下文中参考图7和图8描述第二示例性实施例。根据本示例性实施例的驱动器电路1B包括输出电压调节器电路50B。当第一选择的电压处于线性特性区域中时通过将调节的电压添加至从放大器5输出的输出电压生成从驱动器电路1B输出的电压Vout。同样地在这样的情况下,能够获得与第一示例性实施例中描述的相同的优点。
输出电压调节器电路50B包括跨导电路10、电势调节器11以及控制电路9B。
(跨导电路10)
跨导电路10连接至线L1和线L2。跨导电路10还通过线L20连接至电势调节器11。
图8示出跨导电路10的构造。参考图8,跨导电路10包括与线L1相对应的放大器44和与线L2相对应的放大器45。跨导电路10还包括N沟道MOS晶体管TR5、P沟道MOS晶体管TR4、以及电阻器R23。晶体管TR5的栅极和源极被短路。节点N13连接在晶体管TR4和电阻器R23的一端之间。节点N14连接至电阻器R23的另一端。
放大器44的非反相输入端子连接至线L1,并且放大器44的反相输入端子连接至节点N13。放大器44的输出端连接至晶体管TR4的栅极。放大器45的非反相输入端子连接至L2,并且放大器45的反相输入端子连接至节点N14。放大器45的输出端也连接至节点N14。
第一选择的电压通过线L1被输入至放大器44的非反相输入端子。第二选择的电压通过线L2被输入至放大器45的非反相输入端子。然后,在被放置在节点N13和节点N14之间的电阻器R23中生成由第一选择的电压和第二选择的电压之间的电势差引起的电压。这时,晶体管TR4处于导通状态。因此,由第一选择的电压和第二选择的电压之间的电势差引起的电流(第一电流)I1流入晶体管TR5。
(电势调节器11)
电势调节器11包括N沟道MOS晶体管TR0、P沟道MOS晶体管TR1、TR2、以及TR3、开关SW4至SW7、以及电阻器R1。基于来自于控制电路9B的控制信号,开关SW4至SW7处于导通状态或者断开状态。通过控制电路9B设置开关SW4至SW7的操作状态。控制电路9B基于从低阶解码器7B提供的与低阶位相对应的电压信号B2控制开关SW4至SW7。电阻器R1的一端连接在放大器5和输出端口之间的节点N20。因此,电阻器R1的一端连接至放大器5的输出端。
晶体管TR0的栅极通过线L20连接至上述晶体管TR5的栅极。晶体管TR0和上述晶体管TR5处于镜像构造中。因此,与流过晶体管TR5的第一电流I 1相对应的电流(第二电流)I2流入晶体管TR1。通过电流镜电路连接跨导电路10和电势调节器11。
晶体管TR0的源极连接至晶体管TR1的源极。通过连接节点N6和节点N8的线短路晶体管TR1的栅极和源极。节点N6和节点N8之间的节点N7连接至开关SW4的一端。开关SW4的另一端连接至晶体管TR2的栅极。当开关SW4处于导通状态时,晶体管TR1和晶体管TR2形成电流镜电路(第一电流镜电路)。
开关SW5的一端连接至节点N8。开关SW5的另一端连接至晶体管TR3的栅极。当开关SW5处于导通状态时,晶体管TR1和晶体管TR2形成电流镜电路(第二电流镜电路)。
通过使用晶体管TR1作为输入侧晶体管形成第一电流镜电路和第二电流镜电路。另一方面,通过使用晶体管TR2作为输出侧晶体管形成第一电流镜电路,并且通过使用晶体管TR3作为输出侧晶体管形成第二电流镜电路。晶体管TR2和晶体管TR3具有不同的晶体管尺寸。因此,相对于同一输入电流的从第二电流镜电路输出的输出电流和从第一电流镜电路输出的输出电流相互不同。
当第一电流镜电路处于导通状态并且第二电流I2流入晶体管TR1时,第三电流I3流入晶体管TR2。当第二电流镜电路处于导通状态并且第二电流I2流入晶体管TR1时,第四电流I4流入晶体管TR3。在本示例中,晶体管TR1、TR2、以及TR3的晶体管尺寸被设置为TR1∶TR2∶TR3=4∶1∶2。因此,第四电流I4具有比第三电流I3大的电流值。
开关SW6的一端连接至晶体管TR2和开关SW4之间的节点。开关SW7的一端连接至晶体管TR3和开关SW5之间的节点。
当开关SW4变成断开状态时,开关SW6变成导通状态。从而晶体管TR2能够可靠地变成断开状态。同样地,当开关SW5变成断开状态时,开关SW7变成导通状态。从而晶体管TR3能够可靠地变成截止状态。
晶体管TR2和TR3的源极连接在节点N11处。节点N11连接至放大器5的输出端和输出端口Pout之间的节点N20。节点N11与节点N20之间的节点节点N12连接至放大器5的反相输入端子。
如果开关SW4和开关SW6是相同极性的晶体管,那么从控制电路9B提供到开关SW4的控制信号(φ1)和从控制电路9B提供到开关SW6的控制信号(φ2)具有相反的相位。同样地,如果开关SW5和开关SW7是相同极性的晶体管,那么从控制电路9B提供到开关SW5的控制信号(φ3)和从控制电路9B提供到开关SW7的控制信号(φ4)具有相反的相位。
(示例2)
在下文中参考图9描述在基于高阶位第一选择器2选择基准电压V6作为第一选择的电压并且选择基准电压V2作为第二选择的电压的情况中的示例。像在第一示例性实施例中一样,假定基准电压V6是6V的电压并且基准电压是2V的电压。此外,这时,V6被设置到线L1作为第一选择的电压,并且V2被设置到线L2作为第二选择的电压。
参考图9,在情况1中,开关SW4和开关SW5都处于断开状态。第一电流镜电路和第二电流镜电路都处于截止状态。因此,输出电压调节器电路50B没有操作,并且从驱动器电路1B输出的电压Vout是等于第一选择的电压的6V。
在情况2中,开关SW4处于导通状态,并且开关SW5处于断开状态。第一电流镜电路处于导通状态,并且第二电流镜电路处于截止状态。这时,与流过晶体管TR0和TR1的第二电流相对应的电流(第三电流)流入晶体管TR2。此外,在电阻器R1的两端生成与第三电流的值相对应的1V的电压(调节的电压)。然后,调节的电压(1V)被添加至从放大器5输出的输出电压(6V),从而从驱动器电路1B输出的电压Vout被设置到7V。
在情况3中,开关SW4处于断开状态,并且开关SW5处于导通状态。第一电流镜电路处于截止状态,并且第二电流镜电路处于导通状态。这时,与流过晶体管TR0和TR1的第二电流相对应的电流(第四电流)流入晶体管TR3。此外,在电阻器R1的两端生成与第三电流的值相对应的2V的电压(调节的电压)。然后,调节的电压(2V)被添加至从放大器5输出的输出电压(6V),从而从驱动器电路1B输出的电压Vout被设置到8V。
在情况4中,开关SW4处于导通状态,并且开关SW5也处于导通状态。第一电流镜电路处于导通状态,并且第二电流镜电路也处于导通状态。这时,与流过晶体管TR0和TR1的第二电流相对应的电流(第三电流和第四电流)分别流入晶体管TR2和晶体管TR3。此外,在电阻器R1的两端生成与是流过晶体管TR2的第三电流和流过晶体管TR3的第四电流的总和的电流相对应的3V的电压(调节的电压)。然后,调节的电压(3V)被添加至从放大器5输出的输出电压(6V),从而从驱动器电路1B输出的电压Vout被设置到9V。
[第三示例性实施例]
在下文中参考图10至图12描述第三示例性实施例。图10是描述灰阶电压电路和多个单元驱动器电路之间的关系的说明图。图11是描述驱动器电路1C的构造的示意图。图12是描述灰阶电压电路70的构造的示意图。
在本示例性实施例中,不同于第一示例性实施例,分压器被整合在灰阶电压电路中。同样在这样的情况下,能够获得与第一示例性实施例中所描述的相同的优点。此外,在本示例性实施例中,分压器被整合在对多个单元驱动器电路来说是公共的灰阶电压电路中,而不是被整合在与液晶显示装置的数据线的数目相对应地放置的各单元驱动器电路中,从而能够显著地减少驱动器电路的电路面积。
如图10中示意性地示出的,驱动器电路1C包括多个单元驱动器电路80。与液晶显示装置的数据线的数目相对应地放置多个单元驱动器电路80。每个单元驱动器电路80由诸如放大器5、选择器电路90、解码器电路7、锁存电路8等等的电路组成。单元驱动器电路80具有相同的构造。单元驱动器电路80的详细构造如图11中所示。
此外,如图10中示意性地示出的,灰阶电压电路70通过灰阶电压线71连接至多个单元驱动器电路80中的每一个。换言之,灰阶电压电路70将公共灰阶电压提供给多个单元驱动器电路80。
图11示出驱动器电路1C的示意性构造。根据图1和图11之间的比较明显地看出,单元驱动器电路80不包括分压器3,不同于第一示例性实施例。因此,第二选择器4通过多条线L20至L23直接地连接至灰阶电压电路70。
图12示出灰阶电压电路70的示意性构造。参考图12,在本示例性实施例中,分压器被整合在灰阶电压电路70中。然而,注意的是,缓冲器40的输入端子连接至电阻器R34和电阻器R35之间的节点。此外,缓冲器41的输入端子连接至电阻器R33和电阻器R34之间的节点。
这样,通过将分压器整合在对多个单元驱动器电路80来说是公共的灰阶电压电路70而不是将分压器整合在单元驱动器电路80中,能够显著地减少驱动器电路1C的电路面积。在图12中,通过相同的附图符号表示与图4中所示的分压器3中相同的元件。
[第四示例性实施例]
在下文中参考图13和图14描述第四示例性实施例。图13是描述驱动器电路1D的构造的示意图。图14是描述灰阶电压电路71的构造的示意图。
在本示例性实施例中,不同于第二示例性实施例,跨导电路被整合在灰阶电压电路中。同样在这样的情况中,能够获得与第二示例性实施例中描述的相同的优点。此外,在本示例性实施例中,跨导电路10被整合在对多个单元驱动器电路来说是公共的灰阶电压电路中,而不是被整合在与液晶显示装置的数据线的数目相对应地放置的各单元驱动器电路中,从而能够显著地减少驱动器电路的电路面积。
图13示出驱动器电路1D的示意性构造。如图13中所示,在本示例性实施例中单元驱动器电路81不包括跨导电路10,不同于第二示例性实施例。因此,电势调节器11的晶体管TR0的栅极通过线L20直接地连接至灰阶电压电路71。
图14示出灰阶电压电路71的示意性构造。参考图14,在本示例性实施例中,跨导电路10被整合在灰阶电压电路71中。然而,注意的是,放大器44的非反相输入端子连接至电阻器R34与电阻器R35之间的节点。此外,放大器45的非反相输入端子连接至电阻器R33与电阻器R34之间的节点。
这样,通过将跨导电路10整合在对多个单元驱动器电路81来说是公共的灰阶电压电路71中而不是将跨导电路10整合在单元驱动器电路81中,能够显著地减少驱动器电路1D的电路面积。在图14中,通过相同的附图符号表示与图8中所示的跨导电路10中相同的元件。
本发明不限于上述示例。控制电路9A和9B的构造是任意的。例如,控制电路9A可以与第二选择器4一体地形成。从驱动器电路输出的电压Vout可以具有负极性的电势。调节的电压的极性可以是正或者负。通过适当的设计变化本领域的技术人员能够执行这样的变化。
本领域的技术人员能够根据需要组合第一至第四示例性实施例。
虽然已经按照若干示例性实施例描述了本发明,但是本领域的技术人员将理解本发明可以在权利要求的精神和范围内进行各种修改的实践,并且本发明并不限于上述的示例。
此外,权利要求的范围不受到上述的示例性实施例的限制。
此外,应当注意的是,申请人意在涵盖所有权利要求要素的等同形式,即使在后期的审查过程中对权利要求进行过修改亦是如此。
Claims (18)
1.一种显示装置的驱动器电路,包括:
灰阶电压电路,所述灰阶电压电路生成相互不同的多个基准电压;
第一选择器电路,所述第一选择器电路选择所述基准电压中的任意一个作为第一选择的电压并且选择所述基准电压中的不同于所述第一选择的电压的任意一个作为第二选择的电压;
放大器,所述放大器基于所述第一选择的电压输出输出电压;以及
输出电压调节器电路,所述输出电压调节器电路通过使用基于所述第一选择的电压和所述第二选择的电压生成的调节的电压,来调节所述输出电压的电势。
2.根据权利要求1所述的显示装置的驱动器电路,其中所述输出电压调节器电路包括:
分压器,所述分压器基于所述第一选择的电压和所述第二选择的电压生成至少一个分压;
第二选择器电路,所述第二选择器电路从所述分压器输出的多个不同电压中选择至少两个电压并且输出选择的电压;以及
电势调节器,所述电势调节器存储从所述第二选择器电路输出的所述至少两个电压之间的差分电压,并且通过使用所述差分电压作为所述调节的电压来调节所述输出电压的电势。
3.根据权利要求2所述的显示装置的驱动器电路,其中根据通过所述第二选择器电路基于存储在锁存电路中的数字数据的至少一部分选择的所述至少两个电压之间的电势差,来设置存储在所述电势调节器中的所述差分电压的值。
4.根据权利要求2所述的显示装置的驱动器电路,其中通过电容器来存储被存储在所述电势调节器中的所述差分电压,其中所述电容器的一端电气地连接至所述放大器的输出端。
5.根据权利要求1所述的显示装置的驱动器电路,其中所述输出电压调节器电路包括:
跨导电路,所述跨导电路基于所述第一选择的电压和所述第二选择的电压生成第一电流;和
电势调节器,所述电势调节器通过使用基于所述第一电流获得的电压作为所述调节的电压来调节所述输出电压的电势。
6.根据权利要求5所述的显示装置的驱动器电路,其中
所述电势调节器包括:
第一电流镜电路,所述第一电流镜电路基于所述第一电流使第三电流流动;和
第二电流镜电路,所述第二电流镜电路基于所述第一电流使第四电流流动;并且
根据所述第一电流镜电路和所述第二电流镜电路中的每一个被控制为导通状态还是截止状态来设置所述调节的电压的值。
7.根据权利要求6所述的显示装置的驱动器电路,其中
所述第一电流镜电路的输入侧晶体管和所述第二电流镜电路的输入侧晶体管是公共晶体管,并且
所述第一电流镜电路的输出侧晶体管和所述第二电流镜电路的输出侧晶体管是不同尺寸的晶体管。
8.根据权利要求5所述的显示装置的驱动器电路,其中所述电势调节器包括电阻器,并且通过使用当基于所述第一电流的电流流入所述电阻器时生成的电压作为所述调节的电压来调节所述输出电压的电势,其中所述电阻器的一端连接至所述放大器的输出端。
9.根据权利要求1所述的显示装置的驱动器电路,其中所述第一选择器电路基于存储在锁存电路中的数字数据的至少一部分,来选择所述基准电压中的任意一个作为所述第一选择的电压并且选择所述基准电压中的不同于所述第一选择的电压的任意一个作为所述第二选择的电压。
10.一种显示装置的驱动器电路,包括:
灰阶电压电路,所述灰阶电压电路生成具有相互不同的电压值的多个基准电压;
第一选择器电路,所述第一选择器电路选择所述多个基准电压中的任意一个作为第一选择的电压;
放大器,所述放大器基于所述第一选择的电压输出输出电压;以及
输出电压调节器电路,所述输出电压调节器电路通过使用基于所述基准电压中的第一和第二基准电压生成的调节的电压来调节所述输出电压的电势。
11.根据权利要求10所述的显示装置的驱动器电路,其中
所述灰阶电压电路包括分压器,所述分压器基于所述基准电压中的第一和第二基准电压生成至少一个分压;
所述输出电压调节器电路包括:
第二选择器电路,所述第二选择器电路从所述基准电压中的第一和第二基准电压、所述至少一个分压等等选择两个电压,并且输出选择的电压;和
电势调节器,所述电势调节器存储从所述第二选择器电路输出的所述两个电压之间的差分电压并且通过使用所述差分电压作为所述调节的电压,来调节所述输出电压的电势。
12.根据权利要求11所述的显示装置的驱动器电路,其中根据通过所述第二选择器电路基于存储在锁存电路中的数字数据的至少一部分选择的所述两个电压之间的电势差,来设置存储在所述电势调节器中的所述差分电压的值。
13.根据权利要求11所述的显示装置的驱动器电路,其中通过电容器来存储被存储在所述电势调节器中的所述差分电压,其中所述电容器的一端电气地连接至所述放大器的输出端。
14.根据权利要求10所述的显示装置的驱动器电路,其中
所述灰阶电压电路包括跨导电路,所述跨导电路基于所述基准电压中的第一和第二基准电压生成第一电流,并且
所述输出电压调节器电路包括电势调节器,所述电势调节器通过使用基于所述第一电流生成的电压作为所述调节的电压来调节所述输出电压的电势。
15.根据权利要求14所述的显示装置的驱动器电路,其中
所述电势调节器包括:
第一电流镜电路,所述第一电流镜电路基于所述第一电流使第三电流流动;以及
第二电流镜电路,所述第二电流镜电路基于所述第一电流使第四电流流动,并且
根据所述第一电流镜电路和所述第二电流镜电路中的每一个被控制为导通状态还是截止状态,来设置所述调节的电压的值。
16.根据权利要求15所述的显示装置的驱动器电路,其中
所述第一电流镜电路的输入侧晶体管和所述第二电流镜电路的输入侧晶体管是公共晶体管,并且
所述第一电流镜电路的输出侧晶体管和所述第二电流镜电路的输出侧晶体管是不同尺寸的晶体管。
17.根据权利要求14所述的显示装置的驱动器电路,其中所述电势调节器包括电阻器,并且通过使用当基于所述第一电流的电流流入所述电阻器时生成的电压作为所述调节的电压来调节所述输出电压的电势,其中所述电阻器的一端连接至所述放大器的输出端。
18.一种显示装置的驱动器电路,包括:
灰阶电压电路,所述灰阶电压电路生成具有相互不同的电压值的多个基准电压;和
多个单元驱动器电路,所述多个单元驱动器电路通过多条线连接至所述灰阶电压电路,其中
所述多个单元驱动器电路中的每一个包括:
第一选择器电路,所述第一选择器电路选择所述多个基准电压中的任意一个作为第一选择的电压;
放大器,所述放大器基于所述第一选择的电压输出输出电压;以及
输出电压调节器电路,所述输出电压调节器电路通过使用基于所述基准电压中的第一和第二基准电压生成的调节的电压,来调节所述输出电压的电势。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009-009670 | 2009-01-20 | ||
JP2009009670A JP2010169730A (ja) | 2009-01-20 | 2009-01-20 | 表示装置の駆動回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101783109A true CN101783109A (zh) | 2010-07-21 |
Family
ID=42336581
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010004009A Pending CN101783109A (zh) | 2009-01-20 | 2010-01-14 | 显示装置的驱动器电路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20100182300A1 (zh) |
JP (1) | JP2010169730A (zh) |
CN (1) | CN101783109A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104575415A (zh) * | 2013-10-18 | 2015-04-29 | 辛纳普蒂克斯显像装置株式会社 | 显示装置和显示驱动器 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018025664A (ja) * | 2016-08-10 | 2018-02-15 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置及び電子機器 |
JP6750382B2 (ja) * | 2016-08-10 | 2020-09-02 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置及び電子機器 |
CN106297690A (zh) * | 2016-08-11 | 2017-01-04 | 深圳市华星光电技术有限公司 | 伽马参考电压产生器、产生方法以及液晶显示装置 |
US10453404B2 (en) * | 2016-08-17 | 2019-10-22 | Semiconductor Energy Laboratory Co., Ltd. | Display method, display device, display module, and electronic device |
CN106297701B (zh) * | 2016-08-31 | 2018-12-25 | 深圳市华星光电技术有限公司 | 液晶显示器画面闪烁现象控制电路 |
JP2018041001A (ja) * | 2016-09-09 | 2018-03-15 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置、電子機器及び表示ドライバーの制御方法 |
CN110459172B (zh) * | 2018-05-08 | 2020-06-09 | 京东方科技集团股份有限公司 | 一种像素驱动电路及驱动方法、显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1120243A (zh) * | 1993-12-17 | 1996-04-10 | 株式会社日立制作所 | 半导体集成电路器件 |
JPH1124037A (ja) * | 1997-06-30 | 1999-01-29 | Nec Corp | 階調電圧発生回路 |
JP2001022325A (ja) * | 1999-07-08 | 2001-01-26 | Advanced Display Inc | 液晶表示装置 |
CN1434431A (zh) * | 2002-01-21 | 2003-08-06 | 夏普公司 | 显示驱动装置及使用它的显示装置 |
CN1632848A (zh) * | 2001-06-07 | 2005-06-29 | 株式会社日立制作所 | 显示装置及显示用驱动电路 |
CN1648984A (zh) * | 2004-01-27 | 2005-08-03 | 恩益禧电子股份有限公司 | 用于驱动lcd面板的驱动电压产生电路 |
CN1728227A (zh) * | 2004-07-27 | 2006-02-01 | 精工爱普生株式会社 | 灰阶电压发生电路、驱动电路及光电装置 |
CN1734548A (zh) * | 2004-08-10 | 2006-02-15 | 精工爱普生株式会社 | 阻抗变换电路、驱动电路及控制方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3718607B2 (ja) * | 1999-07-21 | 2005-11-24 | 株式会社日立製作所 | 液晶表示装置及び映像信号線駆動装置 |
JP3813463B2 (ja) * | 2000-07-24 | 2006-08-23 | シャープ株式会社 | 液晶表示装置の駆動回路及びそれを用いた液晶表示装置並びにその液晶表示装置を用いた電子機器 |
-
2009
- 2009-01-20 JP JP2009009670A patent/JP2010169730A/ja active Pending
- 2009-12-17 US US12/654,352 patent/US20100182300A1/en not_active Abandoned
-
2010
- 2010-01-14 CN CN201010004009A patent/CN101783109A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1120243A (zh) * | 1993-12-17 | 1996-04-10 | 株式会社日立制作所 | 半导体集成电路器件 |
JPH1124037A (ja) * | 1997-06-30 | 1999-01-29 | Nec Corp | 階調電圧発生回路 |
JP2001022325A (ja) * | 1999-07-08 | 2001-01-26 | Advanced Display Inc | 液晶表示装置 |
CN1632848A (zh) * | 2001-06-07 | 2005-06-29 | 株式会社日立制作所 | 显示装置及显示用驱动电路 |
CN1434431A (zh) * | 2002-01-21 | 2003-08-06 | 夏普公司 | 显示驱动装置及使用它的显示装置 |
CN1648984A (zh) * | 2004-01-27 | 2005-08-03 | 恩益禧电子股份有限公司 | 用于驱动lcd面板的驱动电压产生电路 |
CN1728227A (zh) * | 2004-07-27 | 2006-02-01 | 精工爱普生株式会社 | 灰阶电压发生电路、驱动电路及光电装置 |
CN1734548A (zh) * | 2004-08-10 | 2006-02-15 | 精工爱普生株式会社 | 阻抗变换电路、驱动电路及控制方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104575415A (zh) * | 2013-10-18 | 2015-04-29 | 辛纳普蒂克斯显像装置株式会社 | 显示装置和显示驱动器 |
CN104575415B (zh) * | 2013-10-18 | 2019-08-16 | 辛纳普蒂克斯日本合同会社 | 显示装置和显示驱动器 |
Also Published As
Publication number | Publication date |
---|---|
JP2010169730A (ja) | 2010-08-05 |
US20100182300A1 (en) | 2010-07-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101783109A (zh) | 显示装置的驱动器电路 | |
TW397966B (en) | Driver circuits of LCD with low power consumption and accurate voltage output | |
US6225992B1 (en) | Method and apparatus for generating bias voltages for liquid crystal display drivers | |
US7880501B2 (en) | Integrated circuit devices having level shifting circuits therein | |
CN105374313B (zh) | 数据驱动器和驱动数据驱动器的方法 | |
CN101369803B (zh) | 差分放大器电路及使用其的液晶显示单元的驱动电路 | |
US7411585B2 (en) | Driving voltage generation device and method for controlling driving voltage generation device | |
CN1992526B (zh) | 电平移动电路以及使用该电平移动电路的驱动电路 | |
JP3812130B2 (ja) | デジタル−アナログ変換器、回路基板、電子機器及び液晶表示装置 | |
TW301077B (zh) | ||
CN105590598A (zh) | 驱动器以及电子设备 | |
CN100392482C (zh) | 驱动电压控制装置、显示装置和驱动电压控制方法 | |
TW201235812A (en) | Voltage regulator and voltage regulation method | |
CN105590596A (zh) | 驱动器以及电子设备 | |
CN100527624C (zh) | 电平变换电路 | |
US10964383B2 (en) | Memory driving device | |
KR20060042401A (ko) | 부하용량 구동회로 및 액정 구동회로 | |
US8115756B2 (en) | Display driver integrated circuit using ping-pong type sample and hold circuit | |
CN101540549A (zh) | 电压调节式电荷泵 | |
JPH11259052A (ja) | 液晶表示装置の駆動回路 | |
CN104347024A (zh) | 扫描电路和显示装置 | |
US6317344B1 (en) | Electrical device with booster circuit | |
CN100414645C (zh) | 包含二极管缓冲器的随机存取存储器设备 | |
JP3573055B2 (ja) | 表示体駆動装置、表示装置及び携帯電子機器 | |
US8493290B2 (en) | Integrated circuit device, electro optical device and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20100721 |
|
WD01 | Invention patent application deemed withdrawn after publication |