CN101561888B - 一种实时加密sd卡及高速加解密方法 - Google Patents
一种实时加密sd卡及高速加解密方法 Download PDFInfo
- Publication number
- CN101561888B CN101561888B CN 200910027570 CN200910027570A CN101561888B CN 101561888 B CN101561888 B CN 101561888B CN 200910027570 CN200910027570 CN 200910027570 CN 200910027570 A CN200910027570 A CN 200910027570A CN 101561888 B CN101561888 B CN 101561888B
- Authority
- CN
- China
- Prior art keywords
- fifo buffer
- buffer area
- logical address
- data
- control bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Storage Device Security (AREA)
Abstract
一种实时加密SD卡及高速加解密方法,SD卡包括SD接口(106)、SD卡应用模块、SD卡控制器、SD卡数据通道、加密算法模块(102)、内部存储器(103)、CPU(104)、FIFO缓存器、FIFO控制器(101)。本发明利用FIFO控制器(101)中第二控制位(202)和第三控制位(203)的交替使能来切换SD接口(106)、加密算法模块(102)和SD卡应用模块的逻辑地址,与第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111)的物理地址之间的映射关系,使第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111)轮流跟随SD接口(106)、加密算法模块(102)和SD卡应用模块并行工作,在SD主设备(20)与SD卡应用模块之间传递数据批次,从而提高了数据的加解密速度。
Description
技术领域
本发明涉及一种实时加密SD卡及高速加解密方法,特别涉及SD卡加解密芯片的设计以及提高芯片数据加解密速度的方法,属于信息安全加密技术领域。
背景技术
目前消费类电子设备被广泛应用,SD卡(本文泛指接口符合SD规范的各种规格的卡)因其储量大、尺寸小、速度快、成本低的特点,在手机、数码摄像机、数码相机、PDA等电子产品中被大量使用。根据SD卡的应用,SD卡可以分为SD存储卡、SDIO卡和SD Combo卡三种。其中SD存储卡用于数据的存储,比如手机、数码摄像机、数码相机、PDA等电子产品中大量使用SD存储卡;SDIO卡用于功能实现,比如通过SD接口实现摄像功能、电视功能、GPS功能等等;SD Combo卡同时实现了SD Memory和SDIO功能,既可以进行数据存储,又可以实现特定功能。
随着电子信息安全需求的快速增长,有效保障数字资产信息的安全,使其不被非法用户获取,这已经成为用户和业界的一种共识。作为存储和传输数字信息的SD卡,面临同样的信息安全问题。
由于多媒体和互联网等技术的快速发展,如今的存储数据量和数据处理量都以指数级增加,SD存储卡面对的存储数据量和SDIO卡面临的数据流处理量也在同比增长,这一方面对SD卡的加密手段和方式提出更高要求,同时也对SD卡的加解密速度提出了严峻挑战。
目前SD卡数据流加密速度慢的原因主要在于,现有SD卡加密在系统结构上没有做到数据流读写过程与加解密过程的并行处理,因此在闪存的数据线上或SDIO应用功能的数据流通道上体现为数据流有“断流”的情况。在加密方式和手段上,现有数据加密方法多偏重于软件管理方法,软件管理方法的缺点在于保存在闪存上的数据和SDIO应用功能的数据流通道上的数据并未真正加密或只是经过简单加密,一旦闪存被从SD卡中取出或数据流通道上的数据被截取,可以通过技术方法读取或破解其中的数据内容。
发明内容
本发明提供一种实时加密SD卡及高速加解密方法,目的旨在解决现有SD卡数据流加解密速度慢、数据加密方式简单、加密手段有限等技术缺陷。
为达到上述目的,本发明实时加密SD卡采用的技术方案是:一种实时加密SD卡,包括:
SD接口,该接口为用于连接SD主设备的符合SD规范的接口,实现从SD主设备读出数据或向SD主设备写入数据;
SD卡应用模块,用于实现SD卡的数据存储或/和数据处理功能;
SD卡控制器,用于控制所述SD卡与SD主设备之间的信息通讯;
SD卡数据通道,用于传输SD主设备与SD卡应用模块之间的数据;
内部存储器,用于存储SD卡的固件或开机引导程序BootLoader;
CPU,用于执行存储于内部存储器上的固件输入的指令,完成对SD卡的控制和管理;
加密算法模块,用于加密从SD主设备读出的原文数据以及解密从SD卡应用模块读出的密文数据,实现数据流的加解密;
FIFO缓存器,该缓存器具有第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区,在SD卡初始化时,SD接口的逻辑地址分配给第一FIFO缓存区,加密算法模块的逻辑地址分配给第二FIFO缓存区,SD卡应用模块的逻辑地址分配给第三FIFO缓存区;
FIFO控制器,由寄存器构成,该寄存器设有三个控制位,其中,第一控制位使能后使得SD接口的逻辑地址与SD卡应用模块的逻辑地址进行交换,第二控制位使能后使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,第三控制位使能后使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换;
CPU分别与加密算法模块、FIFO控制器、内部存储器、FIFO缓存器、SD接口、SD卡控制器和SD卡应用模块通过总线连接。
为达到上述目的,本发明实时加密SD卡的高速加解密方法采用的技术方案是:一种实时加密SD卡的高速加解密方法,在SD主设备向SD卡应用模块进行写操作或读操作过程中,利用FIFO控制器中第二控制位和第三控制位的交替使能来切换SD接口、加密算法模块和SD卡应用模块的逻辑地址,与第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区的物理地址之间的映射关系,使第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区轮流跟随SD接口、加密算法模块和SD卡应用模块并行工作,在SD主设备与SD卡应用模块之间传递数据批次,其中,写操作时所述第二控制位和第三控制位的交替使能从第二控制位开始,读操作时所述第二控制位和第三控制位的交替使能从第三控制位开始。该方法在SD卡初始化时,第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区都为空;
当SD主设备向SD卡应用模块进行写操作时按以下步骤进行工作:
步骤一:SD主设备通过SD接口向第一FIFO缓存区输入第一批原文数据;
步骤二:第二控制位使能,使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD主设备通过SD接口向第二FIFO缓存区输入第二批原文数据,同时加密算法模块对第一FIFO缓存区中的第一批原文数据进行加密得到第一批密文数据;
步骤三:第三控制位先使能,使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换,接着第二控制位再使能,使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD主设备通过SD接口向第三FIFO缓存区输入第三批原文数据,加密算法模块对第二FIFO缓存区中的第二批原文数据进行加密得到第二批密文数据,同时第一FIFO缓存区向SD卡应用模块输出第一批密文数据;
步骤四:第三控制位先使能,使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换,接着第二控制位再使能,使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD主设备通过SD接口向第一FIFO缓存区输入第四批原文数据,加密算法模块对第三FIFO缓存区中的第三批原文数据进行加密得到第三批密文数据,同时第二FIFO缓存区向SD卡应用模块输出第二批密文数据;
步骤五:第三控制位先使能,使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换,接着第二控制位再使能,使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD主设备通过SD接口向第二FIFO缓存区输入第五批原文数据,加密算法模块对第一FIFO缓存区中的第四批原文数据进行加密得到第四批密文数据,同时第三FIFO缓存区向SD卡应用模块输出第三批密文数据;然后返回到步骤三,以此构成循环,直到最后一批密文数据输出为止;
当SD主设备向SD卡应用模块进行读操作时按以下步骤进行工作:
步骤一:SD卡应用模块向第三FIFO缓存区输入第一批密文数据;
步骤二:第三控制位使能,使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD卡应用模块向第二FIFO缓存区输入第二批密文数据,同时加密算法模块对第三FIFO缓存区中的第一批密文数据进行解密得到第一批原文数据;
步骤三:第二控制位先使能,使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,接着第三控制位再使能,使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD卡应用模块向第一FIFO缓存区输入第三批密文数据,加密算法模块对第二FIFO缓存区中的第二批密文数据进行解密得到第二批原文数据,同时第三FIFO缓存区通过SD接口向SD主设备输出第一批原文数据;
步骤四:第二控制位先使能,使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,接着第三控制位再使能,使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD卡应用模块向第三FIFO缓存区输入第四批密文数据,加密算法模块对第一FIFO缓存区中的第三批密文数据进行解密得到第三批原文数据,同时第二FIFO缓存区通过SD接口向SD主设备输出第二批原文数据;
步骤五:第二控制位先使能,使得SD接口的逻辑地址与加密算法模块的逻辑地址进行交换,接着第三控制位再使能,使得SD卡应用模块的逻辑地址与加密算法模块的逻辑地址进行交换,然后SD卡应用模块向第二FIFO缓存区输入第五批密文数据,加密算法模块对第三FIFO缓存区中的第四批密文数据进行解密得到第四批原文数据,同时第一FIFO缓存区通过SD接口向SD主设备输出第三批原文数据;然后返回到步骤三,以此构成循环,直到最后一批原文数据输出为止。
上述技术方案中的有关内容解释如下:
1、上述方案中,所述“SD卡”是背景技术中所述SD存储卡、SDIO卡和SD Combo卡的总称。所述“SD卡应用模块”对于SD存储卡来说指的是闪存控制器和闪存,用于数据的存储;对于SDIO卡来说指的是SDIO功能模块,用于实现某种特定功能,比如通过SD接口实现摄像功能、电视功能、GPS功能等等;对于SD Combo卡来说指的是数据分流控制器、闪存控制器、闪存和SDIO功能模块,既可以进行数据存储,又可以实现特定功能。所述“SD卡控制器”对于SD存储卡来说指的是SD Memory控制器;对于SDIO卡来说指的是SDIO控制器;对于SD Combo卡来说指的是SD Combo控制器。所述“SD卡数据通道”对于SD存储卡来说指的是SD Memory数据通道;对于SDIO卡来说指的是SDIO数据通道;对于SD Combo卡来说指的是SD Memory数据通道和SDIO数据通道,两者在SD Combo卡形成并列的两条数据通道。
2、上述方案中,所述“FIFO缓存器”是一种数据存储器,用于存储数据。FIFO是英文First In First Out的缩写,是一种先进先出的数据缓存器,它与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。
3、上述方案中,所述“固件”(Firmware)就是写入E2ROM或E2PROM(可编程只读存储器)中的程序,通俗的理解就是“固化的软件”。与普通软件完全不同,它是固化在集成电路内部的程序代码,负责控制和协调集成电路的功能。
4、上述方案中,所述“FIFO控制器”是用于管理SD接口、加密算法管模块和SD卡应用模块所对应的FIFO缓存器,即FIFO缓存器中的第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区,完成数据的转移。FIFO控制器中设有三个控制位,第一控制位用于SD主设备与SD卡应用模块之间透明操作,使能该控制位后SD主设备与SD卡应用模块之间的数据流操作不经过加密或解密,而是直接将SD主设备中的数据写入SD卡应用模块,或直接从SD卡应用模块中读出数据。这个控制位一般在不需要对数据进行加密的情况下使用。在需要对SD主设备与SD卡应用模块之间传输的数据进行加密或解密时需要使用第二控制位和第三控制位。
5、上述方案中,所述“加密算法模块”是用于加密原文数据或解密密文数据的模块。加密算法模块采用的算法可包括RSA、DES、3DES、SHA等或自定义的编解码方式。
总之,本发明实时加密SD卡采用硬件加密算法模块对数据流进行加密,保证了密匙与存储数据的空间隔离和对SD卡应用模块数据的完全加密;同时采用FIFO控制器切换SD接口、加密算法模块和SD卡应用模块的逻辑地址,与第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区的物理地址之间的映射关系,达到SD接口、加密算法模块、SD卡应用模块数据流的并行处理。当数据需要从SD主设备写到SD卡应用模块时,进行实时加密,并将加密后的数据写入SD卡应用模块的存储区中;当数据需要被读取或使用的时候,将根据配置调用相应的解密算法模块对需要读取的数据进行实时解密,然后传送给SD主设备端使用。
由于上述技术方案运用,本发明与现有技术相比具有下列优点和效果:
1、本发明克服了现有SD主设备与SD卡应用模块之间数据加解密速度慢、数据加密方式简单、加密手段有限等技术缺陷。特别是本发明在实时加密SD卡中利用FIFO控制器中第二控制位和第三控制位的交替使能来切换SD接口、加密算法模块和SD卡应用模块的逻辑地址,与第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区的物理地址之间的映射关系,使第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区轮流跟随SD接口、加密算法模块和SD卡应用模块并行工作,在SD主设备与SD卡应用模块之间传递数据批次,从而提高了数据的加解密速度。
2、本发明在保证数据加解密速度的同时,还可以建立三道安全屏障,其一,由于实时加解密SD卡系统需要对特定的SD命令进行解析,进而完成加解密流程,因此对于非加解密专用的SD读卡器来说,无法完成加解密的命令认证流程;其二,由于存储设备上的操作系统也被加密,破解者会认为得到的存储设备是一块没有被格式化的空盘;其三,即使非法得到存储设备和专用加解密专用SD读卡器,如果没有密钥,也无法得到存储设备中的明文数据。本发明使得信息隐藏级别高,增强了SD卡系统数据的保密性。
附图说明
附图1为实施例一实时加密SD存储卡的系统原理方框图;
附图2为实施例一实时加密SD存储卡中FIFO控制器的寄存器原理示意图;
附图3为实施例二实时加密SDIO卡的系统原理方框图;
附图4为实施例二实时加密SDIO卡中FIFO控制器的寄存器原理示意图;
附图5为实施例三实时加密SD Combo卡的系统原理方框图;
附图6为实施例三实时加密SD Combo卡中FIFO控制器的寄存器原理示意图;
附图7为实施例一实时加密SD存储卡中的数据流向闪存写入时,第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区轮流跟随SD接口、加密算法模块和闪存控制器并行工作示意图;
附图8为实施例一实时加密SD存储卡中的数据流从闪存读出时,第一FIFO缓存区、第二FIFO缓存区和第三FIFO缓存区轮流跟随SD接口、加密算法模块和闪存控制器并行工作示意图;
附图9为本发明工作流程示意图。
以上附图中:10、实时加密SD存储卡;20、SD主设备;30、实时加密SDIO卡;40、实时加密SD Combo卡;101、FIFO控制器;102、加密算法模块;103、内部存储器;104、CPU;105、SD Memory控制器;106、SD接口;107、闪存控制器;108、闪存;109、第一FIFO缓存区;110、第二FIFO缓存区;111、第三FIFO缓存区;112、SD Combo控制器;113、SDIO功能模块;114、SD Memory数据通道;115、SDIO数据通道;116、SDIO控制器;117、数据分流控制器;201、第一控制位;202、第二控制位;203、第三控制位。
具体实施方式
下面结合附图及实施例对本发明作进一步描述:
实施例一:一种实时加密SD存储卡以及高速加解密方法
当SD主设备20向实时加密SD存储卡10写入数据是加密过程,从实时加密SD存储卡10读出数据是解密过程。具体的加解密过程完全可以根据实际应用的要求,由保存在内部存储器103中的固件进行控制。
图1为本发明实时加密SD存储卡10的系统原理方框图。从图1可以看出,本发明实时加密SD存储卡10由SD接口106、SD Memory控制器105、SD Memory数据通道114、闪存控制器107、闪存108、加密算法模块102、内部存储器103、CPU 104、FIFO缓存器和FIFO控制器101组成,CPU 104分别与加密算法模块102、FIFO控制器101、内部存储器103、FIFO缓存器、SD接口106、闪存控制器107和SD Memory控制器105通过总线连接。其中:
SD接口106用于连接SD主设备20,实现从SD主设备20读出数据或向SD主设备20写入数据。SD接口106为符合SD规范的接口,它相对SD主设备20为从设。
闪存108用于存储数据。
闪存控制器107用于控制闪存108的接口信号,实现从闪存108读出数据或向闪存108写入数据。
SD Memory控制器105用于控制SD存储卡10与SD主设备20之间的信息通讯。
SD Memory数据通道114用于传输SD主设备20与闪存108之间的数据。
加密算法模块102用于加密从SD主设备20读出的原文数据以及解密从闪存108读出的密文数据。这部分内容可以采用现有技术,比如本实施例中,加密算法模块102包括:
1)算法模块组。该算法模块组由至少一种算法模块组成,各算法模块用于对数据进行不同算法的加解密运算,其中算法可包括RSA、DES、3DES、SHA等或自定义的编解码方式。
2)控制/状态寄存器组。该控制/状态寄存器组由控制寄存器和状态寄存器组成,状态寄存器用于反映加密算法模块102的状态信息;控制寄存器用于定义以下内容:
A、定义选择何种算法模块来进行加解密运算;
B、定义加解密数据量;
C、设置中断配置;
D、定义启动算法模块进行加密解运算的使能。
3)算法模块控制器。该算法模块控制器用于控制被选择算法模块的加解密过程以及控制数据读写操作,在完成数据加解密之后,将中断信号传送给中断控制器。所述算法模块控制器分别与算法模块组和控制/状态寄存器组双向连接,控制/状态寄存器组与系统总线或外围总线双向连接。
内部存储器103用于存储实时加密SD存储卡10的固件或开机引导程序BootLoader。
CPU 104作为嵌入式中央处理器用于执行存储于内部存储器103上的固件输入的指令,完成对实时加密SD存储卡10的控制和管理。
FIFO缓存器为对应SD接口106、闪存控制器107和加密算法模块102所设的数据存储器用于存储数据,FIFO是从一个固定地址读写的数据存储器。在本发明中FIFO缓存器具有第一FIFO缓存区109、第二FIFO缓存区110和第三FIFO缓存区111,在实时加密SD存储卡10初始化时,SD接口106的逻辑地址分配给第一FIFO缓存区109,加密算法模块102的逻辑地址分配给第二FIFO缓存区110,闪存控制器107的逻辑地址分配给第三FIFO缓存区111。
FIFO控制器101用于管理SD接口106、闪存控制器107和加密算法模块102所对应的FIFO缓存器,即FIFO缓存器中的第一FIFO缓存区109、第二FIFO缓存区110和第三FIFO缓存区111,完成数据的转移。FIFO控制器101由寄存器构成,参见图2所示,该寄存器设有三个控制位,其中,第一控制位201使能后使得SD接口106的逻辑地址与闪存控制器107的逻辑地址进行交换,第二控制位202使能后使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,第三控制位203使能后使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换。第一控制位201用于SD主设备20与闪存108之间透明操作,使能第一控制位201后SD主设备20与闪存108之间的数据流操作不经过加密或解密,而是直接将SD主设备20中的数据写入闪存108,或直接从闪存108中读出数据。这个控制位一般在不需要对数据进行加密的情况下使用。在需要对SD主设备20与闪存108之间传输的数据进行加密或解密时需要使用第二控制位202和第三控制位203。
本实施例实时加密SD存储卡10的高速加解密方法是:在SD主设备20向闪存108进行写操作或读操作过程中,利用FIFO控制器101中第二控制位202和第三控制位203的交替使能来切换SD接口106、加密算法模块102和闪存控制器107的逻辑地址,与第一FIFO缓存区109、第二FIFO缓存区110和第三FIFO缓存区111的物理地址之间的映射关系,使第一FIFO缓存区109、第二FIFO缓存区110和第三FIFO缓存区111轮流跟随SD接口106、加密算法模块102和闪存控制器107并行工作,在SD主设备20与闪存108之间传递数据批次,其中,写操作时所述第二控制位202和第三控制位203的交替使能从第二控制位202开始,读操作时所述第二控制位202和第三控制位203的交替使能从第三控制位203开始。
图7和图8分别给出数据流写入和读出时第一FIFO缓存区109、第二FIFO缓存区110和第三FIFO缓存区111轮流跟随SD接口106、加密算法模块102和闪存控制器107并行工作示意图。下面将对图7和图8分别进行描述:
如图7所示,在实时加密SD存储卡10初始化时,第一FIFO缓存区109指向SD接口106的逻辑地址,第二FIFO缓存区110指向加密算法模块102的逻辑地址,第三FIFO缓存区111指向闪存控制器107的逻辑地址。第一FIFO缓存区109、第二FIFO缓存区110和第三FIFO缓存区111都为空(图中分别用“空白”表示)。
当SD主设备20向实时加密SD存储卡10进行写操作时按以下步骤进行工作:
步骤一:SD主设备20通过SD接口106向第一FIFO缓存区109输入第一批原文数据(图中第一FIFO缓存区109由“空白”变为“填充斜线”);加密算法模块102不操作,第二FIFO缓存区110为空(图中用“空白”表示);闪存控制器107不操作,第三FIFO缓存区111为空(图中用“空白”表示)。
步骤二:第二控制位202使能,使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,此时,第一FIFO缓存区109指向加密算法模块102,第二FIFO缓存区110指向SD接口106,然后SD主设备20通过SD接口106向第二FIFO缓存区110输入第二批原文数据(图中第二FIFO缓存区110由“空白”变为“填充斜线”),同时加密算法模块102对第一FIFO缓存区109中的第一批原文数据进行加密得到第一批密文数据(图中第一FIFO缓存区109由“填充斜线”变为“填充黑色”)。闪存控制器107不操作,第三FIFO缓存区111为空(图中用“空白”表示)。
步骤三:第三控制位203先使能,使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换,接着第二控制位202再使能,使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,此时,第一FIFO缓存区109指向闪存控制器107,第二FIFO缓存区110指向加密算法模块102,第三FIFO缓存区111指向SD接口106,然后SD主设备20通过SD接口106向第三FIFO缓存区111输入第三批原文数据(图中第三FIFO缓存区111由“空白”变为“填充斜线”),加密算法模块102对第二FIFO缓存区110中的第二批原文数据进行加密得到第二批密文数据(图中第二FIFO缓存区110由“填充斜线”变为“填充黑色”),同时第一FIFO缓存区109通过闪存控制器107向闪存108输出第一批密文数据(图中第一FIFO缓存区109由“填充黑色”变为“空白”)。
步骤四:第三控制位203先使能,使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换,接着第二控制位202再使能,使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,此时,第一FIFO缓存区109指向SD接口106,第二FIFO缓存区110指向闪存控制器107,第三FIFO缓存区111指向加密算法模块102,然后SD主设备20通过SD接口106向第一FIFO缓存区109输入第四批原文数据(图中第一FIFO缓存区109由“空白”变为“填充斜线”),加密算法模块102对第三FIFO缓存区111中的第三批原文数据进行加密得到第三批密文数据(图中第三FIFO缓存区111由“填充斜线”变为“填充黑色”),同时第二FIFO缓存区110通过闪存控制器107向闪存108输出第二批密文数据(图中第二FIFO缓存区110由“填充黑色”变为“空白”)。
步骤五:第三控制位203先使能,使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换,接着第二控制位202再使能,使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,此时,第一FIFO缓存区109指向加密算法模块102,第二FIFO缓存区110指向SD接口106,第三FIFO缓存区111指向闪存控制器107,然后SD主设备20通过SD接口106向第二FIFO缓存区110输入第五批原文数据(图中第二FIFO缓存区110由“空白”变为“填充斜线”),加密算法模块102对第一FIFO缓存区109中的第四批原文数据进行加密得到第四批密文数据(图中第一FIFO缓存区109由“填充斜线”变为“填充黑色”),同时第三FIFO缓存区111通过闪存控制器107向闪存108输出第三批密文数据(图中第三FIFO缓存区111由“填充黑色”变为“空白”);然后返回到步骤三,以此构成循环,直到最后一批密文数据输出为止。
如图8所示,在实时加密SD存储卡10初始化时,第一FIFO缓存区109指向SD接口106的逻辑地址,第二FIFO缓存区110指向加密算法模块102的逻辑地址,第三FIFO缓存区111指向闪存控制器107的逻辑地址。第一FIFO缓存区109、第二FIFO缓存区110和第三FIFO缓存区111都为空(图中分别用“空白”表示)。
当SD主设备20向实时加密SD存储卡10进行读操作时按以下步骤进行工作:
步骤一:闪存108通过闪存控制器107向第三FIFO缓存区111输入第一批密文数据(图中第三FIFO缓存区111由“空白”变为“填充黑色”);加密算法模块102不操作,第二FIFO缓存区110为空(图中用“空白”表示);SD接口106不操作,第一FIFO缓存区109为空(图中用“空白”表示)。
步骤二:第三控制位203使能,使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换,此时,第二FIFO缓存区110指向闪存控制器107,第三FIFO缓存区111指向加密算法模块102,然后闪存108通过闪存控制器107向第二FIFO缓存区110输入第二批密文数据(图中第二FIFO缓存区110由“空白”变为“填充黑色”),同时加密算法模块102对第三FIFO缓存区111中的第一批密文数据进行解密得到第一批原文数据(图中第三FIFO缓存区111由“填充黑色”变为“填充斜线”)。SD接口106不操作,第一FIFO缓存区109为空(图中用“空白”表示)。
步骤三:第二控制位202先使能,使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,接着第三控制位203再使能,使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换,此时,第一FIFO缓存区109指向闪存控制器107,第二FIFO缓存区110指向加密算法模块102,第三FIFO缓存区111指向SD接口106,然后闪存108通过闪存控制器107向第一FIFO缓存区109输入第三批密文数据(图中第一FIFO缓存区109由“空白”变为“填充黑色”),加密算法模块102对第二FIFO缓存区110中的第二批密文数据进行解密得到第二批原文数据(图中第二FIFO缓存区110由“填充黑色”变为“填充斜线”),同时第三FIFO缓存区111通过SD接口106向SD主设备20输出第一批原文数据(图中第三FIFO缓存区111由“填充斜线”变为“空白”)。
步骤四:第二控制位202先使能,使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,接着第三控制位203再使能,使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换,第一FIFO缓存区109指向加密算法模块102,第二FIFO缓存区110指向SD接口106,第三FIFO缓存区111指向闪存控制器107,然后闪存108通过闪存控制器107向第三FIFO缓存区111输入第四批密文数据(图中第三FIFO缓存区111由“空白”变为“填充黑色”),加密算法模块102对第一FIFO缓存区109中的第三批密文数据进行解密得到第三批原文数据(图中第一FIFO缓存区109由“填充黑色”变为“填充斜线”),同时第二FIFO缓存区110通过SD接口106向SD主设备20输出第二批原文数据(图中第二FIFO缓存区110由“填充斜线”变为“空白”)。
步骤五:第二控制位202先使能,使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,接着第三控制位203再使能,使得闪存控制器107的逻辑地址与加密算法模块102的逻辑地址进行交换,此时,第一FIFO缓存区109指向SD接口106,第二FIFO缓存区110指向闪存控制器107,第三FIFO缓存区111指向加密算法模块102,然后闪存108通过闪存控制器107向第二FIFO缓存区110输入第五批密文数据(图中第二FIFO缓存区110由“空白”变为“填充黑色”),加密算法模块102对第三FIFO缓存区111中的第四批密文数据进行解密得到第四批原文数据(图中第三FIFO缓存区111由“填充黑色”变为“填充斜线”),同时第一FIFO缓存区109通过SD接口106向SD主设备20输出第三批原文数据(图中第一FIFO缓存区109由“填充斜线”变为“空白”);然后返回到步骤三,以此构成循环,直到最后一批原文数据输出为止。
图9为本发明工作流程示意图,从图9中看出本实施例实时加密SD存储卡10的工作流程分为以下步骤:
第一步:SD存储卡进行初始化。
第二步:判断是否是实时加密SD存储卡10,如果不是实时加密SD存储卡则按普通SD卡工作流程执行;如果是实时加密SD存储卡执行第三步。
第三步:进入数据加解密流程。
第四步:实时加密SD存储卡10对私有进行命令解析,对非数据操作命令进行SD卡主设备20与实时加密SD存储卡10的信息通讯。
第五步:判断是否有对数据的读写命令,如果没有发现数据读写命令,则不会启动加/解密流程;如果发现数据读写命令,执行第六步。
第六步:按以上方法对数据流进行加解密。
第七步:判断是否完成数据传送操作,如果完成,执行第八步;如果没有完成,则执行第四步。
第八步:结束本次任务。
实施例二:一种实时加密SDIO卡以及高速加解密方法
图3为实时加密SDIO卡的系统原理方框图。从图3与图1的对比中可以看出,本实施例实时加密SDIO卡30与实施例一中的实时加密SD存储卡10在结构方面的区别在于:
1、将实施例一实时加密SD存储卡10中的SD Memory控制器105改为SDIO控制器116。SDIO控制器116用于控制实时加密SDIO卡30与SD主设备20之间的信息通讯。
2、将实施例一实时加密SD存储卡10中的SD Memory数据通道114改为SDIO数据通道115。SDIO数据通道115用于传输SD主设备20与SDIO功能模块113之间的数据。
3、将实施例一实时加密SD存储卡10中的闪存控制器107和闪存108改为SDIO功能模块113。SDIO功能模块113用于实现特定功能,比如通过SD接口实现摄像功能、电视功能、GPS功能等等。
其它结构及连接关系与实施例一相同,为节省篇幅,这里不再重复描述。
图4为实时加密SDIO卡中FIFO控制器的寄存器原理示意图。从图中可以看出,FIFO控制器101的寄存器设有三个控制位,其中,第一控制位201使能后使得SD接口106的逻辑地址与SDIO模块113的逻辑地址进行交换,第二控制位202使能后使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,第三控制位203使能后使得SDIO模块113的逻辑地址与加密算法模块102的逻辑地址进行交换。第一控制位201用于SD主设备20与SDIO模块113之间透明操作,使能第一控制位201后SD主设备20与SDIO模块113之间的数据流操作不经过加密或解密,而是直接将SD主设备20中的数据写入SDIO模块113,或直接从SDIO模块113中读出数据。这个控制位一般在不需要对数据进行加密的情况下使用。在需要对SD主设备20与SDIO模块113之间传输的数据进行加密或解密时需要使用第二控制位202和第三控制位203。
本实施例实时加密SDIO卡的高速加解密方法与实施例一相同,只要在实施例一高速加解密方法的基础上将上述结构方面的区别一一替换,就可得到本实施例实时加密SDIO卡的高速加解密方法。为节省篇幅,这里不再重复描述。
实施例三:一种实时加密SD Combo卡以及高速加解密方法
SD卡是SD存储卡、SDIO卡和SD Combo卡的总称,其中SD存储卡用于数据的存储,SDIO卡用于实现某种特定功能,而SD Combo卡既可以进行数据存储,又可以实现特定功能,是SD存储卡和SDIO卡组合。
图5为实时加密SD Combo卡的系统原理方框图。从图5与图1和图3的对比中可以看出,本实施例实时加密SD Combo卡40组合了实施例一和实施例二的结构,其结构特点表现在以下几方面:
1、将图1中用于存储数据的闪存控制器107及闪存108与图2中用于实现某种特定功能的SDIO功能模块113组合。为了解决数据分流问题设置了数据分流控制器117,在数据分流控制器117的控制下数据将按照所经通道的指向分流或交换数据。
2、将图1中的SD Memory控制器105或者图2中的SDIO控制器116替换为SD Combo控制器112。实际上SD Combo控制器112就是SD Memory控制器105功能与SDIO控制器116功能的组合。
3、将图1中的SD Memory数据通道114与图2中的SDIO数据通道115并列组合。SD Memory数据通道114用于传输SD主设备20与闪存108之间的数据,SDIO数据通道115用于传输SD主设备20与SDIO功能模块113之间的数据。
其它结构及连接关系与实施例一和实施例二相同,为节省篇幅,这里不再重复描述。
图6为实时加密SD Combo卡中FIFO控制器的寄存器原理示意图。从图中可以看出,FIFO控制器101的寄存器设有三个控制位,其中,第一控制位201使能后使得SD接口106的逻辑地址与数据分流控制器117的逻辑地址进行交换,第二控制位202使能后使得SD接口106的逻辑地址与加密算法模块102的逻辑地址进行交换,第三控制位203使能后使得数据分流控制器117的逻辑地址与加密算法模块102的逻辑地址进行交换。第一控制位201用于SD主设备20与数据分流控制器117之间透明操作,使能第一控制位201后SD主设备20与数据分流控制器117之间的数据流操作不经过加密或解密,而是直接将SD主设备20中的数据写入数据分流控制器117,或直接从数据分流控制器117中读出数据。这个控制位一般在不需要对数据进行加密的情况下使用。在需要对SD主设备20与数据分流控制器117之间传输的数据进行加密或解密时需要使用第二控制位202和第三控制位203。
本实施例实时加密SD Combo卡的高速加解密方法与实施例一相同,只要在实施例一高速加解密方法的基础上将上述结构方面的区别一一替换,就可得到本实施例实时加密SD Combo卡的高速加解密方法。为节省篇幅,这里不再重复描述。
上述实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明精神实质所作的等效变化或修饰,都应涵盖在本发明的保护范围之内。
Claims (3)
1.一种实时加密SD卡,包括:
SD接口(106),该接口为用于连接SD主设备(20)的符合SD规范的接口,实现从SD主设备(20)读出数据或向SD主设备(20)写入数据;
SD卡应用模块,用于实现SD卡的数据存储或/和数据处理功能;
SD卡控制器,用于控制所述SD卡与SD主设备(20)之间的信息通讯;
SD卡数据通道,用于传输SD主设备(20)与SD卡应用模块之间的数据;
内部存储器(103),用于存储SD卡的固件或开机引导程序(BootLoader);
CPU(104),用于执行存储于内部存储器(103)上的固件输入的指令,完成对SD卡的控制和管理;其特征在于还包括:
加密算法模块(102),用于加密从SD主设备(20)读出的原文数据以及解密从SD卡应用模块读出的密文数据,实现数据流的加解密;
FIFO缓存器,该缓存器具有第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111),在SD卡初始化时,SD接口(106)的逻辑地址分配给第一FIFO缓存区(109),加密算法模块(102)的逻辑地址分配给第二FIFO缓存区(110),SD卡应用模块的逻辑地址分配给第三FIFO缓存区(111);
FIFO控制器(101),由寄存器构成,该寄存器设有三个控制位,其中,第一控制位(201)使能后使得SD接口(106)的逻辑地址与SD卡应用模块的逻辑地址进行交换,第二控制位(202)使能后使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,第三控制位(203)使能后使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换;第一控制位(201)用于SD主设备(20)与SD卡应用模块之间透明操作,使能该控制位后SD主设备(20)与SD卡应用模块之间的数据流操作不经过加密或解密,而是直接将SD主设备(20)中的数据写入SD卡应用模块,或直接从SD卡应用模块中读出数据;在需要对SD主设备(20)与SD卡应用模块之间传输的数据进行加密或解密时,利用FIFO控制器(101)中第二控制位(202)和第三控制位(203)的交替使能来切换SD接口(106)、加密算法模块(102)和SD卡应用模块的逻辑地址,与第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111)的物理地址之间的映射关系,使第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111)轮流跟随SD接口(106)、加密算法模块(102)和SD卡应用模块并行工作,在SD主设备(20)与SD卡应用模块之间传递数据批次,其中,写操作时所述第二控制位(202)和第三控制位(203)的交替使能从第二控制位(202)开始,读操作时所述第二控制位(202)和第三控制位(203)的交替使能从第三控制位(203)开始;
CPU(104)分别与加密算法模块(102)、FIFO控制器(101)、内部存储器(103)、FIFO缓存器、SD接口(106)、SD卡控制器和SD卡应用模块通过总线连接。
2.根据权利要求1所述实时加密SD卡的高速加解密方法,其特征在于:在SD主设备(20)向SD卡应用模块进行写操作或读操作过程中,利用FIFO控制器(101)中第二控制位(202)和第三控制位(203)的交替使能来切换SD接口(106)、加密算法模块(102)和SD卡应用模块的逻辑地址,与第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111)的物理地址之间的映射关系,使第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111)轮流跟随SD接口(106)、加密算法模块(102)和SD卡应用模块并行工作,在SD主设备(20)与SD卡应用模块之间传递数据批次,其中,写操作时所述第二控制位(202)和第三控制位(203)的交替使能从第二控制位(202)开始,读操作时所述第二控制位(202)和第三控制位(203)的交替使能从第三控制位(203)开始。
3.根据权利要求2所述的高速加解密方法,其特征在于:
在SD卡初始化时,第一FIFO缓存区(109)、第二FIFO缓存区(110)和第三FIFO缓存区(111)都为空;
当SD主设备(20)向SD卡应用模块进行写操作时按以下步骤进行工作:
步骤一:SD主设备(20)通过SD接口(106)向第一FIFO缓存区(109)输入第一批原文数据;
步骤二:第二控制位(202)使能,使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD主设备(20)通过SD接口(106)向第二FIFO缓存区(110)输入第二批原文数据,同时加密算法模块(102)对第一FIFO缓存区(109)中的第一批原文数据进行加密得到第一批密文数据;
步骤三:第三控制位(203)先使能,使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换,接着第二控制位(202)再使能,使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD主设备(20)通过SD接口(106)向第三FIFO缓存区(111)输入第三批原文数据,加密算法模块(102)对第二FIFO缓存区(110)中的第二批原文数据进行加密得到第二批密文数据,同时第一FIFO缓存区(109)向SD卡应用模块输出第一批密文数据;
步骤四:第三控制位(203)先使能,使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换,接着第二控制位(202)再使能,使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD主设备(20)通过SD接口(106)向第一FIFO缓存区(109)输入第四批原文数据,加密算法模块(102)对第三FIFO缓存区(111)中的第三批原文数据进行加密得到第三批密文数据,同时第二FIFO缓存区(110)向SD卡应用模块输出第二批密文数据;
步骤五:第三控制位(203)先使能,使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换,接着第二控制位(202)再使能,使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD主设备(20)通过SD接口(106)向第二FIFO缓存区(110)输入第五批原文数据,加密算法模块(102)对第一FIFO缓存区(109)中的第四批原文数据进行加密得到第四批密文数据,同时第三FIFO缓存区(111)向SD卡应用模块输出第三批密文数据;然后返回到步骤三,以此构成循环,直到最后一批密文数据输出为止;
当SD主设备(20)向SD卡应用模块进行读操作时按以下步骤进行工作:
步骤一:SD卡应用模块向第三FIFO缓存区(111)输入第一批密文数据;
步骤二:第三控制位(203)使能,使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD卡应用模块向第二FIFO缓存区(110)输入第二批密文数据,同时加密算法模块(102)对第三FIFO缓存区(111)中的第一批密文数据进行解密得到第一批原文数据;
步骤三:第二控制位(202)先使能,使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,接着第三控制位(203)再使能,使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD卡应用模块向第一FIFO缓存区(109)输入第三批密文数据,加密算法模块(102)对第二FIFO缓存区(110)中的第二批密文数据进行解密得到第二批原文数据,同时第三FIFO缓存区(111)通过SD接口(106)向SD主设备(20)输出第一批原文数据;
步骤四:第二控制位(202)先使能,使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,接着第三控制位(203)再使能,使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD卡应用模块向第三FIFO缓存区(111)输入第四批密文数据,加密算法模块(102)对第一FIFO缓存区(109)中的第三批密文数据进行解密得到第三批原文数据,同时第二FIFO缓存区(110)通过SD接口(106)向SD主设备(20)输出第二批原文数据;
步骤五:第二控制位(202)先使能,使得SD接口(106)的逻辑地址与加密算法模块(102)的逻辑地址进行交换,接着第三控制位(203)再使能,使得SD卡应用模块的逻辑地址与加密算法模块(102)的逻辑地址进行交换,然后SD卡应用模块向第二FIFO缓存区(110)输入第五批密文数据,加密算法模块(102)对第三FIFO缓存区(111)中的第四批密文数据进行解密得到第四批原文数据,同时第一FIFO缓存区(109)通过SD接口(106)向SD主设备(20)输出第三批原文数据;然后返回到步骤三,以此构成循环,直到最后一批原文数据输出为止。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910027570 CN101561888B (zh) | 2009-05-12 | 2009-05-12 | 一种实时加密sd卡及高速加解密方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910027570 CN101561888B (zh) | 2009-05-12 | 2009-05-12 | 一种实时加密sd卡及高速加解密方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101561888A CN101561888A (zh) | 2009-10-21 |
CN101561888B true CN101561888B (zh) | 2011-07-13 |
Family
ID=41220683
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200910027570 Active CN101561888B (zh) | 2009-05-12 | 2009-05-12 | 一种实时加密sd卡及高速加解密方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101561888B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102023937A (zh) * | 2010-11-19 | 2011-04-20 | 苏州国芯科技有限公司 | 一种用于usb储存设备的数据流加密方法 |
CN102831081A (zh) * | 2012-09-03 | 2012-12-19 | 郑州信大捷安信息技术股份有限公司 | 透明加解密sd卡及其实现方法 |
CN103067160B (zh) * | 2013-01-14 | 2018-05-15 | 江苏智联天地科技有限公司 | 一种加密sd卡的动态密钥生成的方法及系统 |
CN103413164B (zh) * | 2013-07-10 | 2017-08-25 | 上海新储集成电路有限公司 | 一种在智能卡芯片内用嵌入式可编程逻辑门阵列实现数据加解密功能的方法 |
CN103903042B (zh) * | 2014-03-25 | 2017-02-01 | 杭州晟元数据安全技术股份有限公司 | 一种数据流加密sd卡 |
CN104657288B (zh) * | 2015-03-03 | 2017-11-10 | 山东华芯半导体有限公司 | 一种spi flash加密接口及加密数据的读写方法 |
CN107102818A (zh) * | 2017-03-16 | 2017-08-29 | 山东大学 | 一种基于sd卡的高速数据存储方法 |
-
2009
- 2009-05-12 CN CN 200910027570 patent/CN101561888B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN101561888A (zh) | 2009-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101561888B (zh) | 一种实时加密sd卡及高速加解密方法 | |
CN101510245B (zh) | 高速加解密usb桥接芯片以及芯片高速加解密方法 | |
CN101540191B (zh) | 实时加密u盘及高速加解密方法 | |
CN202650015U (zh) | 用于经加密存储器存取的系统 | |
CN100365608C (zh) | 数据处理装置 | |
CN107103472B (zh) | 一种用于区块链的算法处理模块 | |
US20140164793A1 (en) | Cryptographic information association to memory regions | |
CN101551784B (zh) | 一种usb接口的ata类存储设备中数据的加密方法及装置 | |
CN1878055B (zh) | 一种分离式大数据量加/解密设备及实现方法 | |
CN112329038B (zh) | 一种基于usb接口的数据加密控制系统及芯片 | |
CN101561751A (zh) | 一种usb加解密桥接芯片 | |
CN109447225B (zh) | 一种高速安全加密Micro SD卡 | |
CN107256363A (zh) | 一种由加解密模块阵列组成的高速加解密装置 | |
CN108075882A (zh) | 密码卡及其加解密方法 | |
CN101685425A (zh) | 移动存储设备及实现移动存储设备加密的方法 | |
CN108011716A (zh) | 一种密码装置及实现方法 | |
CN101321065B (zh) | 一种具有双因素身份验证功能的usb数据安全传输方法 | |
CN102663326A (zh) | 用于SoC的数据安全加密模块 | |
CN1304915C (zh) | 计算机硬盘数据加密方法及其装置 | |
CN103336920B (zh) | 用于无线传感网络soc芯片的安全系统 | |
CN114401081A (zh) | 数据加密传输方法、应用及系统 | |
CN101883357A (zh) | 一种终端与智能卡之间的相互认证方法、装置及系统 | |
CN101482909B (zh) | 加密算法模块加速器及其数据高速加解密方法 | |
KR101070766B1 (ko) | 메모리 기능과 보안토큰 기능을 구비한 usb 복합장치 | |
CN103077362A (zh) | 具有安全机制的gpio ip核 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder |
Address after: Room C2031, Suzhou Pioneer Park, 209 Zhuyuan Road, Suzhou High-tech Zone, Jiangsu Province Patentee after: Suzhou Guoxin Technology Co., Ltd. Address before: Room C2031, Suzhou Pioneer Park, 209 Zhuyuan Road, Suzhou High-tech Zone, Jiangsu Province Patentee before: C*Core Technology (Suzhou) Co., Ltd. |
|
CP01 | Change in the name or title of a patent holder |