CN101398451A - 一种用于测试背板的快速检测方法 - Google Patents

一种用于测试背板的快速检测方法 Download PDF

Info

Publication number
CN101398451A
CN101398451A CNA2007100467324A CN200710046732A CN101398451A CN 101398451 A CN101398451 A CN 101398451A CN A2007100467324 A CNA2007100467324 A CN A2007100467324A CN 200710046732 A CN200710046732 A CN 200710046732A CN 101398451 A CN101398451 A CN 101398451A
Authority
CN
China
Prior art keywords
network
backboard
testing
networks
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007100467324A
Other languages
English (en)
Inventor
赵云杰
朱凌燕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHANGHAI XIECHANG ELECTRIC TECHNOLOGY Co Ltd
Original Assignee
SHANGHAI XIECHANG ELECTRIC TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHANGHAI XIECHANG ELECTRIC TECHNOLOGY Co Ltd filed Critical SHANGHAI XIECHANG ELECTRIC TECHNOLOGY Co Ltd
Priority to CNA2007100467324A priority Critical patent/CN101398451A/zh
Publication of CN101398451A publication Critical patent/CN101398451A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明涉及一种用于测试背板的快速检测方法,该方法包括以下步骤:以特定规则将背板上的待测网络分成不同类型的组;将激励信号源加载到其中一组的所有网络上;扫描网络对激励信号所作出的响应信号;对响应信号进行分析,从中得到状态确定的网络;将状态确定的网络从待测网络中剔除;检测待测网络是否为空,若是,则根据背板上所有网络的确定状态,分析出背板是否有错误,以及错误的位置。与现有技术相比,本发明的方法对背板进行扫描测试,减少了测试的次数,缩短了扫描的时间,有效地提高了背板扫描和测试的速度;并且,当网络个数越多的情况下,扫描速度的提升效果就越明显。

Description

一种用于测试背板的快速检测方法
技术领域
本发明涉及交换机背板的检测技术,特别是涉及一种用于测试背板的快速检测方法。
背景技术
复杂的通信与电路系统通常采用模块化结构,这些功能不同的“模块”通过公用的“背板”连接在一起,从而组成整个系统。
背板通常由连接器、电阻、电容以及背板PCB组成。连接器是背板上最主要的器件,约占整个背板器件的95%以上,有相当多的背板上甚至只有连接器。
对背板的测试有着非常重要的意义,无论是在设计阶段、生产阶段还是维修阶段,都需要对背板进行准确、快速的测试,来确定背板是否“正常”;如果背板工作不正常,那么,迅速地定位到错误,也是对背板测试的一个要求。
因此,对背板测试系统的基本要求有两个:一个是快速的测试;一个是对错误的定位;
测试基本原理:
从电路测试的角度来说,背板可以被抽象为一个个的“管脚(pin)”,每个连接器上的每一个“针”就是一个管脚。
对于任意两个管脚,它们之间有三种状态:短路、断路、电阻。
相互短路的管脚“短路”,就构成一个“网络(Net)”,背板测试系统的处理对象,就是“管脚”和“网络”。
测试的过程,就是检测背板上的“网络”和“管脚”是否和预期值(或者预先设定的值)一致。如果一致,则认为被测背板工作正常,反之,则认为该背板出错。
由于背板上最大数量的器件是连接器,这些连接器的管脚相互之间只有两种状态:短路和断路,因此在检测背板时,工作量最大的就是检测“管脚”和“网络”之间的短路和断路状态是否和设定值一致。
现有技术的状况:
在检测网络之间的短路和断路状态时,一个通用的做法是在某个网络上加上“激励”信号,然后检测整个背板上的所有网络,通过检测,就可以确定该网络是否与其它网络连接。以4个网络为例(分别命名为1、2、3、4):
如果四个网络彼此不相连,那么分别在1、2、3、4分别加上“激励”信号后,所得结果如下:
 
网络1 网络2 网络3 网络4
网络1 1 0 0 0
网络2 0 1 0 0
网络3 0 0 1 0
网络4 0 0 0 1
其中,1表示检测到激励信号;0表示未检测到激励信号;
如果由于某种错误,导致网络1和网络2相连(即短路),那么分别在网络1、2、3、4上增加“激励”信号之后,所得结果如下:
 
网络1 网络2 网络3 网络4
网络1 1 1 0 0
网络2 1 1 0 0
网络3 0 0 1 0
网络4 0 0 0 1
可见,无论是在网络1上加激励信号,还是在网络2上加激励信号,都能在网络1和网络2上检测到激励信号。通过分析,就可以得到结论:网络1和网络2短路。
这种方法,比较直观,也比较简单。不过这种方法存在着一个非常大的缺点:测试速度慢。
以2000个网络为例。当系统当中存在2000个网络时(这在通信系统当中也是比较常见的),按照上述的方法,需要进行2000次测试(我们称之为一次“扫描”),在每次测试,都要对所有网络进行测试,并返回2000个数据。
假如每次测试需要的时间为t,那么测试系统完成一次“扫描”所需要的时间是2000*t,当t=1s时,可以看到,扫描一次,需要2000s,也就是将近35分钟。这是非常费时的一种测试方法。这显然不符合之前对测试系统的“快速”的要求。
发明内容
本发明所要解决的技术问题就是为了克服上述现有技术存在的缺陷而提供一种用于测试背板的快速检测方法。
本发明的目的可以通过以下技术方案来实现:一种用于测试背板的快速检测方法,其特征在于,该方法包括以下步骤:
(1)以特定规则将背板上的待测网络分成不同类型的组;
(2)将激励信号源加载到其中一组的所有网络上;
(3)扫描步骤(2)所述的网络对激励信号所作出的响应信号;
(4)对响应信号进行分析,从中得到状态确定的网络;
(5)将状态确定的网络从待测网络中剔除;
(6)检测待测网络是否为空,若为否,则返回步骤(1);
(7)若步骤(6)的检测结果为是,则根据背板上所有网络的确定状态,分析出背板是否有错误,以及错误的位置。
所述的背板为至少包括一个连接器的无IC芯片的背板。
所述的特定规则为以设定网络的步长作为对待测网络分组的基准,多次分组时,以步长递增或递减作为对待测网络分组的基准。
所述的激励信号为模拟电压信号。
与现有技术相比,本发明的方法对背板进行扫描测试,减少了测试的次数,缩短了扫描的时间,有效地提高了背板扫描和测试的速度;并且,当网络个数越多的情况下,扫描速度的提升效果就越明显,数据如下:
当代测背板有2000个网络时,假定该背板没有错误(即无网络短路状态),那么使用该方法,只需要进行12次测试即可完成扫描,而是用之前的方法,则需要2000次,也就是说,本发明的测试速度是普通方法的2000/12=166倍多。
当网络存在10个错误时,使用被方法,需要的测试次数为12+10=22次,这仍然是普通测试方法的90倍以上。
即使网络存在100个错误时,使用该方法,需要的测试次数为12+100=122次,仍然是普通测试方法的16倍以上。
在极端情况下(当所有网络全部短路时),本方法和普通方法所需要的测试次数相同,均为2000次。
由于在实际生产过程中,各种工艺的提高,使得待测背板出现大量错误的可能性非常小,因此,本发明具有非常现实的意义,能够大大提高背板错误的检测速度。
附图说明
图1为本发明的流程图;
图2为本发明的实施例1的流程图;
图3为本发明的实施例2的流程图;
图4为本发明的硬件结构示意图。
具体实施方式
下面结合附图对本发明作进一步说明。
为了缩短扫描的时间,本发明提出了一种新的快速的检测方法,该方法每次对多个网络同时加载激励信号,并对测试结果进行有效分析,达到了只需要进行少数的几次测试,就能够完成对网络的扫描工作,确定网络之间的短路和断路状态,从而大大提高了扫描的速度。
如图1所示,一种用于测试背板的快速检测方法,该方法包括以下步骤:
(1)以特定规则将背板上的待测网络分成不同类型的组;
(2)将激励信号源加载到其中一组的所有网络上;
(3)扫描步骤(2)所述的网络对激励信号所作出的响应信号;
(4)对响应信号进行分析,从中得到状态确定的网络;
(5)将状态确定的网络从待测网络中剔除;
(6)检测待测网络是否为空,若为否,则返回步骤(1);
(7)若步骤(6)的检测结果为是,则根据背板上所有网络的确定状态,分析出背板是否有错误,以及错误的位置。
其中:特定规则为以设定网络的步长作为对待测网络分组的基准,多次分组时,以步长递增或递减作为对待测网络分组的基准;激励信号为模拟电压信号;待测背板上至少包含一个连接器,且不包含IC芯片;本方法当所有网络都已经被正确分析出其目前的短路与断路状态为止;如果对于某个网络,所有其他网络在加载激励信号时,该网络都没有产生相应的反应,或者该网络确定与其它的某个网络短路,那么该网络是一个“确定”的网络,这同时也表明,对该网络的测试已经完成,在下一次测试当中可以不需要对该网络再进行测试,于是,该网络就被从“待测网络”当中剔除,并且进行新的分组,继续进行测试,直到确定了所有的网络短路与断路状态为止,这样待测网络是否有错误,错误的位置和网络都会被测试出来。
实施例1
如图2所示,在起始状态,首先设定步长值为N/2(N表示待测网络的个数),如图中的步骤A;然后对前面的一半待测网络加载激励信号,如步骤B所描述的那样;在经历了设定的延迟之后,对待测背板进行扫描,返回测试的结果,如步骤C所述;在步骤D当中,对测试结果进行分析,找到能确定为断路或者短路的网络;在步骤E当中,这些已经确定状态的网络(确定点),将会被排除出待测网络之外;同时,判断是否还有未确定状态的网络,如果有,将步长值调整为原来的一半,如步骤G所示,返回到步骤A,继续进行测试,如果所有网络的状态都已经确定,那么进入诊断模块,分析出待测背板是否存在短路和断路的错误,并返回测试结果(步骤H和I)。
如附图3所示,是本方法的实施的另外一个流程图,与附图2不同之处,在于首先设定的步长值为2,以后每次测试时,步长值都是原来的2倍,这是一种步长递加。
如图4所示,所述的PCI接口电路110,用于和MCU(微型控制单元)100进行数据和命令的交换,这些交换是通过PCI总线来实现的;所述的并行指令收发电路120将MCU发送的PCI格式的命令转换为8-bit并行的命令发送出去,同时将外部发送的数据转换为PCI格式;所述的信号源控制电路210,接收并行的命令,并确定生成的信号源的类型;所述的信号源产生电路220,用于生成测试所需要的电压源或者电流源;所述的扫描通路控制电路310,接收并行的命令,进行分析,确定当前需要选择的扫描电路;所述的串行命令发送电路320,用于将选择扫描电路的命令转换为串行,并发送;所述的串行命令接收电路,用于接收串行的选择扫描电路的命令,并进行分析,生成扫描电路的控制信号;所述的扫描电路420,选择背板上的管脚进行测试;所述的比较电路440,用于对测试管脚和设定的信号进行比较,以确定这个管脚所处的状态(短路还是断路);所述的串行命令发送电路430,用于将比较的结果变为串行信号,并发送;所述的串行命令接收电路340,用于接收串行的比较结果,并进行分析;所述的串并转换电路330,用于将比较结果变为并行,并发送出去,经过并行指令收发电路120转换为PCI命令发送到MCU进行分析。

Claims (4)

1.一种用于测试背板的快速检测方法,其特征在于,该方法包括以下步骤:
(1)以特定规则将背板上的待测网络分成不同类型的组;
(2)将激励信号源加载到其中一组的所有网络上;
(3)扫描步骤(2)所述的网络对激励信号所作出的响应信号;
(4)对响应信号进行分析,从中得到状态确定的网络;
(5)将状态确定的网络从待测网络中剔除;
(6)检测待测网络是否为空,若为否,则返回步骤(1);
(7)若步骤(6)的检测结果为是,则根据背板上所有网络的确定状态,分析出背板是否有错误,以及错误的位置。
2.根据权利要求1所述的一种用于测试背板的快速检测方法,其特征在于,所述的背板为至少包括一个连接器的无IC芯片的背板。
3.根据权利要求2所述的一种用于测试背板的快速检测方法,其特征在于,所述的特定规则为以设定网络的步长作为对待测网络分组的基准,多次分组时,以步长递增或递减作为对待测网络分组的基准。
4.根据权利要求3所述的一种用于测试背板的快速检测方法,其特征在于,所述的激励信号为模拟电压信号。
CNA2007100467324A 2007-09-30 2007-09-30 一种用于测试背板的快速检测方法 Pending CN101398451A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNA2007100467324A CN101398451A (zh) 2007-09-30 2007-09-30 一种用于测试背板的快速检测方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2007100467324A CN101398451A (zh) 2007-09-30 2007-09-30 一种用于测试背板的快速检测方法

Publications (1)

Publication Number Publication Date
CN101398451A true CN101398451A (zh) 2009-04-01

Family

ID=40517149

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007100467324A Pending CN101398451A (zh) 2007-09-30 2007-09-30 一种用于测试背板的快速检测方法

Country Status (1)

Country Link
CN (1) CN101398451A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107329077A (zh) * 2017-08-16 2017-11-07 苏州易美新思新能源科技有限公司 一种pcb软板漏电流测试方法和装置
CN108181572A (zh) * 2017-12-29 2018-06-19 大族激光科技产业集团股份有限公司 飞针测试机测试方法、装置、计算机设备及存储介质
CN109425796A (zh) * 2017-08-30 2019-03-05 中兴通讯股份有限公司 一种背板工装测试系统
CN109773790A (zh) * 2019-01-22 2019-05-21 北京电子工程总体研究所 一种基于机器视觉和bit技术的智能化检测系统和方法
CN113567828A (zh) * 2021-06-15 2021-10-29 中国电子科技集团公司第十三研究所 多层低温共烧陶瓷基板的无损失效检测方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107329077A (zh) * 2017-08-16 2017-11-07 苏州易美新思新能源科技有限公司 一种pcb软板漏电流测试方法和装置
CN109425796A (zh) * 2017-08-30 2019-03-05 中兴通讯股份有限公司 一种背板工装测试系统
CN109425796B (zh) * 2017-08-30 2021-09-07 中兴通讯股份有限公司 一种背板工装测试系统
CN108181572A (zh) * 2017-12-29 2018-06-19 大族激光科技产业集团股份有限公司 飞针测试机测试方法、装置、计算机设备及存储介质
CN108181572B (zh) * 2017-12-29 2020-07-10 深圳市大族数控科技有限公司 飞针测试机测试方法、装置、计算机设备及存储介质
CN109773790A (zh) * 2019-01-22 2019-05-21 北京电子工程总体研究所 一种基于机器视觉和bit技术的智能化检测系统和方法
CN109773790B (zh) * 2019-01-22 2021-04-02 北京电子工程总体研究所 一种基于机器视觉和bit技术的智能化检测系统和方法
CN113567828A (zh) * 2021-06-15 2021-10-29 中国电子科技集团公司第十三研究所 多层低温共烧陶瓷基板的无损失效检测方法

Similar Documents

Publication Publication Date Title
US8258803B2 (en) Test apparatus and test method
CN101413990B (zh) 一种现场可编程门阵列的测试方法及系统
CN106526463B (zh) 具扫描测试的集成电路及其测试方法
CN102479132A (zh) 多芯片测试系统及其测试方法
CN101398451A (zh) 一种用于测试背板的快速检测方法
CN109633417B (zh) 多芯片同测结构及方法
CN101303708B (zh) 一种芯片引脚复用的代码编码的方法及装置
CN102142911A (zh) 通信设备和通信测试方法
KR102273138B1 (ko) 스캔 체인 내 다중 고장을 진단하기 위한 장치 및 방법
KR20170038050A (ko) 디바이스의 검사 방법, 프로브 카드, 인터포저 및 검사 장치
KR100891328B1 (ko) 병렬 타입 반도체 집적회로 테스트 시스템 및 병렬 타입반도체 집적회로 테스트 방법
CN104903736B (zh) 用于动态分配扫描测试资源的电路和方法
US7308631B2 (en) Wrapper serial scan chain functional segmentation
CN114461579A (zh) Pattern文件并行读取和动态调度的处理方法、系统及ATE设备
CN110412496B (zh) 集成电路多参数测试仪的测试功能快速自检电路及方法
US20100332932A1 (en) Test method, test control program and semiconductor device
KR100974669B1 (ko) 룩업 테이블을 내장한 보스트 회로 장치 또는 패턴 생성 장치, 및 이를 이용한 테스트 대상 디바이스에 대한 테스트 데이터 출력 방법
US7849375B2 (en) Semiconductor test system
CN112630630B (zh) 芯片测试方法和计算芯片
US20230184831A1 (en) Server jtag component adaptive interconnection system and method
US7500165B2 (en) Systems and methods for controlling clock signals during scan testing integrated circuits
CN112462246A (zh) 边界扫描测试系统及其方法
CN110118922B (zh) 集成电路输出端测试装置及集成电路
CN111737944B (zh) 芯片及其可测试性设计方法、装置
US8258802B2 (en) Test apparatus and test method

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20090401