CN101364805A - 高频双调谐压控环形振荡器 - Google Patents

高频双调谐压控环形振荡器 Download PDF

Info

Publication number
CN101364805A
CN101364805A CNA2008102001658A CN200810200165A CN101364805A CN 101364805 A CN101364805 A CN 101364805A CN A2008102001658 A CNA2008102001658 A CN A2008102001658A CN 200810200165 A CN200810200165 A CN 200810200165A CN 101364805 A CN101364805 A CN 101364805A
Authority
CN
China
Prior art keywords
connects
input pipe
grid
tuning
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008102001658A
Other languages
English (en)
Other versions
CN101364805B (zh
Inventor
李宁
邓晶晶
任俊彦
李巍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fudan University
Original Assignee
Fudan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fudan University filed Critical Fudan University
Priority to CN2008102001658A priority Critical patent/CN101364805B/zh
Publication of CN101364805A publication Critical patent/CN101364805A/zh
Application granted granted Critical
Publication of CN101364805B publication Critical patent/CN101364805B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Abstract

本发明属于射频集成电路技术领域,具体为一种实现粗、细双调谐适用于高频应用的低功耗CMOS压控环形振荡器,它由4级相同的差分延迟单元构成环形振荡环路。该压控环形振荡器利用不同相位的振荡信号驱动粗、细调谐输入管,其粗、细调谐均是采用在输入信号与调谐输入管栅极之间插入一个NMOS传输管控制输入信号耦合到调谐输入管栅极的程度。本发明可以在实现粗、细双调谐功能的同时提高电路的振荡频率,并改善振荡信号相位噪声性能,减小电路功耗。

Description

高频双调谐压控环形振荡器
技术领域
本发明属于射频集成电路技术领域,具体为一种实现粗、细双调谐适用于高频应用的低功耗CMOS压控环形振荡器。
背景技术
在射频接收机和发送机芯片内部都存在一个重要的模块:频率综合器。频率综合器的作用是为收发机提供本振信号,通过混频器将接收到的射频信号搬移到基带频段或者是将基带产生的信号搬移到射频频段。一些已存在的无线电连接技术要求本振信号振荡频率达到上千兆赫兹,例如超宽带无线通信技术要求本振信号从3.5GHz到10GHz,这就对频率综合器设计在频率上提出了新的挑战。作为频率综合器的核心电路压控振荡器是实现高频、高性能的关键,同时压控振荡电路功耗在整个频率综合器模块功耗中占极大比重,低功耗设计也是压控振荡器设计的关键。
在已经存在的压控振荡器电路技术中,电感电容谐振腔振荡器和环形振荡器广泛应用在各种频率综合器模块中,其中电感电容振荡器由于电感电容负载高品质因数特性可以产生高纯度的振荡信号频谱,但是其存在不可克服的缺点是电感的面积过大并且电感的制造不适合集成在普通的数字CMOS工艺中;而较小的版图面积和高集成度正是环形振荡器的优点,此外环形振荡器振荡信号频率不高,相位噪声差的缺点可以通过电路设计得到改善。
由于环形振荡器使用的是有源MOS管,尤其是工作在高频情况下,振荡频率受到温度和工艺影响更大,这就要求振荡器有相当大的调谐频率(ftune)(约为振荡频率的20%~30%)。但是为了抑制压控振荡器电压控制线抖动对振荡器相位噪声的影响,并减小参考时钟杂散,要求振荡器频率增益(KVCO)不能过大。在普通的压控振荡器设计中,频率调谐范围由KVCO和调谐电压(ΔV)乘积决定,如果KVCO取值较小就会限制ftune,如果ftune取值保证克服温度、工艺变化影响就会使KVCO取值过大影响频率综合器性能。为了解决这个矛盾可以使用粗细双调谐结构,在这种结构中使用多个有交叠的频率调谐子带覆盖所要求的频率范围,其中每条频率子带的调谐范围由KVCO和ΔV乘积决定。工作时使用粗调谐控制端选择振荡器工作的频率子带,使用细调谐控制端在频率子带上找到精确的振荡频率。公开号CN 1815877A[1]、CN1815878A[2]以及ISSCC 2003文献[3]、CICC 2006文献[4]为了实现振荡器双调谐功能均提出了一些电路结构。
图1是已有的实现粗、细双调谐功能的延迟单元电路[1~4]。环形振荡器振荡频率由公式I/(C·VPP)决定,其中I是周期内延迟单元输出节点流过的电流均方根值,C是输出节点等效电容,VPP是输出电压峰峰值。在VPP值和等效电容C变化忽略不计情况下,改变I的大小就改变了振荡频率。M1~M6是无尾电流源、全摆幅输出结构的延迟单元。Vcc控制M5、M6注入输出结点23、24的电流值实现频率粗调谐。为了实现频率细调谐,增加细调谐输入管M7、M8,Vcf控制M7、M8管栅极电压改变M7、M8管注入结点23、24的电流I3、I4。图2示出了输出节点23和细调谐电压的时域波形图。当结点23处于上升沿时,延迟单元左半边电路对结点23处的等效电容充电;当结点23处于下降沿时,延迟单元左半边电路对结点23处等效电容放电。但是细调谐输入管M7在整个周期都是对输出结点充电,这就是说增加细调谐输入管M7阻碍了输出结点的放电过程,导致结点23输出信号上升下降沿不对称,不利于抑制1/fn噪声,恶化了振荡器相位噪声。虽然I3、I4使I值增大,但是作为细调谐电流I3、I4取值很小,一方面增加的M7、M8管使输出结点上的等效电容和电阻增大,另一方面占主导负面作用的是使得电路振荡频率降低。这些已存在的技术是以在一定功耗下减小振荡频率为代价增加粗、细双调协功能,不适合应用在高频设计中。
参考文献:
[1]中国科学院半导体研究所.具有工艺温度补偿的数模混合信号环路压控振荡器:中国,200510011294.9[P].2006-08-09
[2]中国科学院半导体研究所.高精度高线性度数模混合信号环路压控振荡器:中国,200510011295.3[P].2006-08-09
[3]Gu-Yeon Wei,John T.Stonick,Dan Weinlader,Jeff Sonntag,Shawn Searles.A 500MHz MP/DLL clock generator for a 5 Gb/s backplane transceiver in 0.25μmCMOS[J].IEEE ISSCC,2003,session 26,paper 26.4
[4]Amber Han-Yuan Tan and Gu-Yeon Wei.Adaptive-bandwidth mixingPLL/DLL based multi-phase clock generator for optimal jitter performance[J].IEEE CICC,2006,749-752
发明内容
本发明的目的是在已有技术基础上,提高输出频率、降低电路功耗,提供一种能够粗、细双调谐适用于高频应用的低功耗CMOS压控环形振荡器。
为实现上述目的,本发明的技术方案是:一种压控环形振荡器,由4级相同的差分延迟单元构成环形振荡环路,其中前一级差分延迟单元的输出端与后一级差分延迟单元的输入端相连;环路的4个差分延迟单元的4组差分输入端分别是8个振荡信号源Vi(i为八进制数,i=0、1、…、7),i取值为n-4(=n+4)、n-3、n-2、n-1、n、n+1、n+2、n+3(n为差分延迟单元的级号,n=1、2、3、4);8个振荡信号源的相位依次相差1/8周期,相位相差1/2周期的两个振荡信号源组成一对差分信号;这8个相位的振荡信号均来自环形振荡器的振荡环路。
所述差分延迟单元包含12个MOS管,呈对称分布,具有一组差分输出信号端Vn和Vn+4、四组差分输入信号端、一个粗频率调谐电压控制端Vc和一个细频率调谐电压控制端Vf
在差分延迟单元的左半边,从环形振荡器环路中取不同相位的振荡信号Vn-1、Vn-2、Vn-3和Vn-4作为输入信号,其中:Vn-1连接主输入管M10的栅极;Vn-2连接副输入管M12的栅极;Vn-3连接粗调谐控制管M18的源极,M18的漏极连接粗调谐输入管M14的栅极,粗调谐电压Vc连接M18的栅极;Vn-4连接细调谐控制管M20的源极,M20的漏极连接细调谐输入管M16的栅极,细调谐电压Vf连接M20的栅极;正输出信号端Vn连接主输入管M10和M12、M14、M16的漏极公共结点。
在差分延迟单元的右半边,从环形振荡器环路中取不同相位的振荡信号Vn+3、Vn+2、Vn+1和Vn作为输入信号,其中:Vn+3连接主输入管M11的栅极;Vn+2连接副输入管M13的栅极;Vn+1连接粗调谐控制管M19的源极,M19的漏极连接粗调谐输入管M15的栅极,粗调谐电压Vc连接M19的栅极;Vn连接细调谐控制管M21的源极,M21的漏极连接细调谐输入管M17的栅极,细调谐电压Vf连接M21的栅极;负输出信号端Vn+4连接主输入管M11和M13、M15、M17的漏极公共结点。
电源VDD连接M12、M14、M16、M13、M15、M17的源极公共结点;主输入管M10、M11的源极共同接地。
所述主输入管M10、M11和粗、细调谐控制管M18~M21均为NMOS管,所述副输入管M12、M13和粗、细调谐输入管M14~M17均为PMOS管。
所述环路设有粗频率调谐电压控制端口Vc和细频率调谐电压控制端口Vf,这两个控制端口分别与每个延迟单元的相应Vc和Vf端口相连;粗、细调谐分别由控制电压Vc和Vf通过调谐控制管M18~M21控制输入信号耦合到调谐输入管M14~M17栅极的程度。
与现有技术相比,本发明压控环形振荡器的优点在于:
1.能够产生高频振荡信号。增加的粗、细双调谐输入管可使用粗调谐控制端选择振荡器工作的频率子带,使用细调谐控制端在频率子带上找到精确的振荡频率;同时粗、细双调谐输入管还能起到增加频率的作用,确保高频输出,实现第二方面的作用。应用在多频带OFDM-UWB第一个频谱子带(3432MHz~4488MHz)收发机芯片中的环形振荡器要实现粗、细双调谐功能就需要使用本发明提出的电路设计思想和结构。
2.减小功耗。与现有技术相比,产生同样频率的振荡信号所消耗的功耗减小;消耗同样功耗,能够产生更高的振荡频率信号。
3.提高相位噪声抑制性能。与现有技术相比,由于振荡信号更好的对称性,对MOS管1/fn噪声抑制更好。
4.更广的应用。粗、细双调谐控制端都是模拟连续电压可调,使用在频率综合器电路时,两个控制端既可直接用模拟电压控制,也可以用数字电路产生静态电压间接控制。由于电路的粗、细双调谐均是模拟电压连续可调,本发明环形振荡器可以广泛应用于各种结构的频率综合器(包含锁相环)中:一是双环路锁相环,要求粗、细双调谐电压均为模拟电压,两条环路分别使用粗细控制端锁住各自的环路;二是两控制端结构的锁相环,环路内部使用细调谐控制端锁住环路,环路外围采用数字模块自动寻找粗调谐电压。
附图说明
图1是现有技术的实现粗、细双调谐功能的延迟单元电路图;
图2是现有技术延迟单元输出波形和细调谐电压波形图;
图3是本发明压控环形振荡器结构示意图;
图4是本发明压控环形振荡器具有粗、细双调谐功能的差分延迟单元电路图;
图5是本发明压控环形振荡器延迟单元电路等效原理示意图;
图6是本发明压控环形振荡器在振荡频率为4488MHz时的频率仿真曲线图;
图7是本发明压控环形振荡器在振荡频率为4488MHz时的相位噪声仿真曲线图。
具体实施方式
下面结合附图3~7对本发明作详细描述。
图3是4级压控环形振荡器结构示意图,Vc是粗调谐电压,Vf是细调谐电压,C1~C4是4个差分延迟单元,V0~V7是环形振荡器输出的8个相位。图4是本发明提出的粗、细双调谐功能的差分延迟单元电路,也即图3中差分延迟单元C1~C4内部电路图。结点Vi中下标i是8进制数(0~7),i取值为n-4(=n+4)、n-3、n-2、n-1、n、n+1、n+2、n+3(n为差分延迟单元的级号,n=1、2、3、4)。Vi表示该输出结点振荡信号相位为(i·π)/8。I5、I6是主输入管电流,I7、I8是副输入管电流、I9、I10是粗调谐输入管电流,I11、I12是细调谐输入管电流。由于该差分延迟单元具有全对称结构,下文仅分析半边电路即可得到电路性能。从环形振荡器环路中取不同相位的振荡信号Vn-1、Vn-2、Vn-3、Vn-4,Vn-1作为主输入管M10栅极电压;Vn-2作为副输入管M12栅极电压;Vn-3连接粗调谐控制管M18的源极,M18漏极连接粗调谐输入管M14栅极,粗调谐电压控制M18栅极;Vn-4连接细调谐控制管M20的源极,M20漏极连接细调谐输入管M16栅极,细调谐电压控制M20栅极。
图5是本发明提出的延迟单元电路等效原理示意图,它是延迟单元的一阶线性模型。根据振荡器闭合环路幅频特性在频域范围内分析振荡器振荡频率、粗细频率调谐线性度、振荡器起振要求。图中C、R分别为输出结点等效电容、电阻,Gm1表示主输入管M10等效跨导,Gm2为副输入管M12等效跨导,Gm3为粗调谐输入管M14等效跨导,Gm4为细调谐输入管M16等效跨导,Gm1~Gm4均是指周期内MOS管跨导的均方根值;图中
i5=Vn·Gm1·ejπ/4,i7=Vn·Gm2·ejπ/2
i9=Vn·Gm3·ej3π/4,i11=Vn·Gm4·e
根据各个输入端信号与输出端信号相位关系可以得到:
V n = R 1 + jωRC ( V n - 1 G m 1 + V n - 2 G m 2 + V n - 3 G m 3 + V n - 4 G m 4 ) =
R 1 + jωRC · ( V n - 1 G m 1 + e jπ / 2 V n G m 2 + e 3 jπ / 4 V n G m 3 + e jπ V n G m 4 ) ,
由数学推导有:
V n V n - 1 = RG m 1 ( 1 + 2 2 RG m 3 + RG m 4 ) + j ( ωRC - RG m 2 - 2 2 RG m 3 ) ,
tan ( V n V n - 1 ) = ωRC - RG m 2 - 2 2 RG m 3 1 + 2 2 RG m 3 + RG m 4 = 1 ,
所以振荡角频率为:
ω = 1 RC + G m 2 C + 2 G m 3 C + G m 4 C . - - - ( 1 )
巴克豪森判据起振条件要求:
| V n V n - 1 | = ( RG m 1 ) 2 ( 1 + 2 2 R G m 3 + RG m 4 ) 2 + ( ωRC - RG m 2 - 2 2 RG m 3 ) 2 ≥ 1 ,
即: ( 2 2 G m 1 - 2 2 G m 3 - G m 4 ) R ≥ 1 . - - - ( 2 )
通过上述分析可以看出压控振荡器的振荡频率与Gm2、Gm3、Gm4是线性正比关系。改变电路的这三个参数就可以线性调谐频率。正是利用这个特性,电路实现了增加粗、细调谐功能的同时增加了振荡频率,克服了已存在技术的缺陷。此外注意到电路的起振条件:式(2)与Gm2无关,较大的Gm2值不会导致振荡器不起振,为了得到高频振荡信号,Gm2取最大值(虽然起振条件对Gm2没有上限要求,但是环形振荡器环路各个延迟单元输出结点相位是由主输入管决定,根据仿真经验Gm2最大取值是Gm1的1/3,否则输出相位将产生混乱),作为副输入管M12的功能设定为增加频率而不用来进行频率调节;根据式(1)振荡频率对Gm3的比例系数是Gm4
Figure A200810200165D00111
倍,并且(2)式也表明Gm4受到起振条件束缚大于Gm3受到起振条件的制约,所以Gm3这个电路参数对频率影响更大,取值变化上限更大,将Gm3作为粗调谐参数是合理的;将另外一个与频率呈线性关系的电路参数Gm4作为细调谐参数。
粗、细调谐均是采用在输入信号(Vn-3、Vn-4)与调谐输入管栅极之间插入一个NMOS传输管(M18、M20)控制输入信号耦合到调谐输入管(M14、M16)栅极的程度。调谐电压(Vc、Vf)控制传输管栅极,这个调谐电压决定了Vn-3、Vn-4传输到调谐输入管(M14、M16)栅极的最大电压为Vc-Vth、Vf-Vth,改变调谐输入管(M14、M16)的最大栅压相当于改变一个周期内栅压的均方根值,也即改变了调谐输入管(M14、M16)跨导均方根值Gm3、Gm4。例如当Vc、Vf取值减小,M14、M16栅极电压周期内均方根值线性地随之减小,Gm3、Gm4线性增大,压控振荡器频率线性增加;当Vc、Vf取值增大,M14、M16栅极电压周期内均方根值线性地随之增大,Gm3、Gm4线性减小,压控振荡器频率线性减小。根据电路性能选定压控振荡器的调谐频率范围ftune和频率增益KVCO(调节电压范围为ΔV),Gm3、Gm4的关系是:
f tune K VCO · ΔV = 3 · G m 3 G m 4 .
图4示出主输入管使用NMOS管,副输入管和粗、细调谐输入管采用PMOS管,利用电流复用技术达到减小功耗目的。此外,(1)式示出较小的粗细调谐输入管跨导即可增加上千兆的频率,一方面保证了振荡器大的频率调谐范围,另一方面对于一定的振荡频率降低了电路的功耗或者说在一定工艺下提高了环形振荡器可以振荡的极限频率。
下面给出了一个具体实现的例子。
振荡器设计工作在4488MHz。电路的仿真基于JAZZ 0.18μm RF工艺,采用Cadence SpectreRF工具。电源电压为1.6V,此示例电路消耗电流为14.2mA,在频偏1MHz处,相位噪声-107.4dBc/Hz,频率变化范围是4.1~5.3GHz,频率调谐范围27%,频率增益KVCO值为140.8MHz/V。使用通用的环形振荡器FOM计算公式
FOM = L ( Δω ) + 10 ( log ( Δf f 0 ) 2 P VCO × 1 GHz f 0 )
式中f0是VCO的输出频率,L(Δω)表示Δf处单边带相位噪声,Pvco是VCO工作在输出频点时的功耗,单位为mW,VCO在频偏1MHz处FOM=173.4。图6是粗、细频率调谐图,图中示出了频率调谐子带由粗调谐电压从0.6V每步长0.1V变化到1.8V的情况,图7是相位噪声曲线。这些结果表明:该结构在高频输出时仍能达到低功耗、粗细双调谐、低相位噪声的性能。
值得说明的是,为了阐述发明采用了4级差分延迟单元结构的环形振荡器环振进行说明。这并不意味着该发明提出的粗细双调谐结构仅能应用在4级差分环振结构中。事实上,多于4级差分环振的结构应用本发明的设计思想和理论分析同样可以提高振荡频率和实现粗细双调协功能。

Claims (3)

1.一种高频双调谐压控环形振荡器,由4级相同的差分延迟单元构成环形振荡环路,其中前一级差分延迟单元的输出端与后一级差分延迟单元的输入端相连,其特征在于:
a.所述环形振荡环路的4个差分延迟单元的4组差分输入端分别是8个振荡信号源Vi,i为八进制数(0、1、…、7),i取值为n-4(=n+4)、n-3、n-2、n-1、n、n+1、n+2、n+3,n为差分延迟单元的级号(n=1、2、3、4);所述8个振荡信号源的相位依次相差1/8周期,相位相差1/2周期的两个振荡信号源组成一对差分信号,这8个相位的振荡信号均来自环形振荡器的振荡环路;
b.所述差分延迟单元包含12个MOS管,呈对称分布,具有一组差分输出信号端Vn和Vn+4、四组差分输入信号端、一个粗频率调谐电压控制端Vc和一个细频率调谐电压控制端Vf
在差分延迟单元的左半边,从环形振荡器环路中取不同相位的振荡信号Vn-1、Vn-2、Vn-3和Vn-4作为输入信号,其中:Vn-1连接主输入管M10的栅极;Vn-2连接副输入管M12的栅极;Vn-3连接粗调谐控制管M18的源极,M18的漏极连接粗调谐输入管M14的栅极,粗调谐电压Vc连接M18的栅极;Vn-4连接细调谐控制管M20的源极,M20的漏极连接细调谐输入管M16的栅极,细调谐电压Vf连接M20的栅极;正输出信号端Vn连接主输入管M10和M12、M14、M16的漏极公共结点;
在差分延迟单元的右半边,从环形振荡器环路中取不同相位的振荡信号Vn+3、Vn+2、Vn+1和Vn作为输入信号,其中:Vn+3连接主输入管M11的栅极;Vn+2连接副输入管M13的栅极;Vn+1连接粗调谐控制管M19的源极,M19的漏极连接粗调谐输入管M15的栅极,粗调谐电压Vc连接M19的栅极;Vn连接细调谐控制管M21的源极,M21的漏极连接细调谐输入管M17的栅极,细调谐电压Vf连接M21的栅极;负输出信号端Vn+4连接主输入管M11和M13、M15、M17的漏极公共结点;
电源VDD连接M12、M14、M16、M13、M15、M17的源极公共结点;主输入管M10、M11的源极共同接地;
c.所述环路设有粗频率调谐电压控制端口Vc和细频率调谐电压控制端口Vf,这两个控制端口分别与每个延迟单元的相应Vc和Vf端口相连。
2.根据权利要求1所述的压控环形振荡器,其特征在于:所述主输入管M10、M11和粗、细调谐控制管M18~M21均为NMOS管,所述副输入管M12、M13和粗、细调谐输入管M14~M17均为PMOS管。
CN2008102001658A 2008-09-19 2008-09-19 高频双调谐压控环形振荡器 Expired - Fee Related CN101364805B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008102001658A CN101364805B (zh) 2008-09-19 2008-09-19 高频双调谐压控环形振荡器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008102001658A CN101364805B (zh) 2008-09-19 2008-09-19 高频双调谐压控环形振荡器

Publications (2)

Publication Number Publication Date
CN101364805A true CN101364805A (zh) 2009-02-11
CN101364805B CN101364805B (zh) 2011-11-02

Family

ID=40391006

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008102001658A Expired - Fee Related CN101364805B (zh) 2008-09-19 2008-09-19 高频双调谐压控环形振荡器

Country Status (1)

Country Link
CN (1) CN101364805B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102739245A (zh) * 2011-04-14 2012-10-17 北京中电华大电子设计有限责任公司 一种多程环振荡器的离散频率调节方法
CN109995363A (zh) * 2019-02-28 2019-07-09 南京邮电大学 一种自偏置结构的环形压控振荡器
CN113267989A (zh) * 2020-04-30 2021-08-17 北京一径科技有限公司 时间数字转换电路、方法和时间测量装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5976392B2 (ja) * 2012-05-16 2016-08-23 ルネサスエレクトロニクス株式会社 半導体集積回路およびその動作方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6166592A (en) * 1998-07-31 2000-12-26 Lucent Technologies Inc. Linear CMOS transconductor with rail-to-rail compliance
US6657502B2 (en) * 2001-10-01 2003-12-02 Motorola, Inc. Multiphase voltage controlled oscillator
US20070018701A1 (en) * 2005-07-20 2007-01-25 M/A-Com, Inc. Charge pump apparatus, system, and method
CN101098142B (zh) * 2007-06-14 2011-05-04 复旦大学 多边带正交频分复用超宽带系统射频收发机的频率综合器

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102739245A (zh) * 2011-04-14 2012-10-17 北京中电华大电子设计有限责任公司 一种多程环振荡器的离散频率调节方法
CN109995363A (zh) * 2019-02-28 2019-07-09 南京邮电大学 一种自偏置结构的环形压控振荡器
CN109995363B (zh) * 2019-02-28 2022-10-14 南京邮电大学 一种自偏置结构的环形压控振荡器
CN113267989A (zh) * 2020-04-30 2021-08-17 北京一径科技有限公司 时间数字转换电路、方法和时间测量装置
CN113267989B (zh) * 2020-04-30 2022-01-14 北京一径科技有限公司 时间数字转换电路、方法和时间测量装置

Also Published As

Publication number Publication date
CN101364805B (zh) 2011-11-02

Similar Documents

Publication Publication Date Title
Jalil et al. CMOS differential ring oscillators: Review of the performance of CMOS ROs in communication systems
Cheng et al. A 0.5-V 0.4–2.24-GHz inductorless phase-locked loop in a system-on-chip
CN100492877C (zh) 使用背靠背串联型mos变容管的低噪声数控lc振荡器
CN103095217B (zh) 低相位噪声压控振荡器
CN101379693B (zh) 振荡器增益均衡
US9490745B1 (en) Voltage-controlled oscillator
Sheu et al. A 1-V 4-GHz wide tuning range voltage-controlled ring oscillator in 0.18 μm CMOS
TWI482426B (zh) 電壓控制振盪器模組以及振盪訊號產生方法
CN101364805B (zh) 高频双调谐压控环形振荡器
Yi et al. A 93.4–104.8-GHz 57-mW Fractional-${N} $ Cascaded PLL With True In-Phase Injection-Coupled QVCO in 65-nm CMOS Technology
Salem et al. The design and analysis of dual control voltages delay cell for low power and wide tuning range ring oscillators in 65 nm CMOS technology for CDR applications
Lim et al. Small VCO-gain variation adding a bias-shifted inversion-mode MOS varactor
Sharroush A voltage-controlled ring oscillator based on an FGMOS transistor
US9929699B2 (en) Power amplifier circuit
Wei et al. An amplitude-balanced current-reused CMOS VCO using spontaneous transconductance match technique
CN203039669U (zh) 内置振荡电路
CN112653455A (zh) 一种高频低功耗自混频毫米波压控振荡器
Gorji et al. A 2.7 to 4.6 GHz multi-phase high resolution and wide tuning range digitally-controlled oscillator in CMOS 65nm
De Paula et al. A wide band CMOS differential voltage-controlled ring oscillator
Yang et al. A 3GHz Phase-Locked Loop Design for SerDes Application
Lai et al. Analysis and implementation of a frequency synthesizer with low phase noise and wide tuning range for health care applications
Sun et al. A new technique for the design of multi-phase voltage controlled oscillators
Wang et al. Wideband Q-VCO using tail-current shaping based automatic amplitude control
Chen et al. A 92 fsrms jitter frequency synthesizer based on a multicore class-C voltage-controlled oscillator with digital automatic amplitude control
Liu et al. A Single-Switch 3.1-4.7 GHz 194.52-dB FoM Class-D VCO With 495μW Power Consumption

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20111102

Termination date: 20130919