CN101000750A - 液晶显示器 - Google Patents

液晶显示器 Download PDF

Info

Publication number
CN101000750A
CN101000750A CNA2006101672660A CN200610167266A CN101000750A CN 101000750 A CN101000750 A CN 101000750A CN A2006101672660 A CNA2006101672660 A CN A2006101672660A CN 200610167266 A CN200610167266 A CN 200610167266A CN 101000750 A CN101000750 A CN 101000750A
Authority
CN
China
Prior art keywords
signal
pixel data
output
data signal
latch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2006101672660A
Other languages
English (en)
Inventor
朴东园
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN101000750A publication Critical patent/CN101000750A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

在一种液晶显示器中,定时控制器将对应于当前驱动栅极线的当前像素数据信号与对应于先前驱动栅极线的先前像素数据信号进行比较,以输出控制信号,并且有选择地输出对应于当前驱动栅极线的输出像素数据信号。数据驱动器响应于控制信号和输出像素数据信号来驱动数据线。因而,减小了从定时控制器提供给数据驱动器的像素数据信号的大小,从而减小了功率消耗和EMI。

Description

液晶显示器
相关申请的交叉参考
基于35 U.S.C.§119,本发明要求于2006年1月10日提交的韩国专利申请第10-2006-0002880号的优先权,其全部内容结合于此作为参考。
技术领域
本发明涉及一种液晶显示器。更具体地,本发明涉及一种能够减少功率消耗的液晶显示器。
背景技术
通常,液晶显示器代表了一种类型的便携式平板显示器。使用薄膜晶体管(“TFT”)作为开关元件的薄膜晶体管-液晶显示器(“TFT-LCD”)已被广泛用于液晶显示器中。
在TFT-LCD中,通常对应于以矩阵配置排列的多个像素来形成薄膜晶体管。在像素中分别形成在薄膜晶体管的控制下施加图像信号的像素电极。薄膜晶体管基板形成有栅极线与数据线,其中栅极线连接至栅极驱动集成电路的输出端,用于提供栅极信号来控制像素,以及数据线连接至数据驱动集成电路的输出端,用于将图像信号提供给像素电极。将栅极线排列为与数据线交叉,从而以矩阵形式限定像素。上述栅极线与数据线通过各个像素的像素电极和薄膜晶体管来彼此连接。
具有上述布置的TFT基板以如下方式运行。当栅极线被连续选择时,脉冲形式的选通电压被施加至所选择的栅极线,然后将对应于像素数据的电压施加至数据线,以驱动液晶面板的所有像素。
近来,随着液晶显示器分辨率的改进,构成液晶面板的像素的数量以及显示一个帧所需的数据的大小都有所增加。但是,当在液晶显示器的内电路中所传送的数据量变大时,功率消耗和电磁干扰(“EMI”)也相应地增加了。
发明内容
本发明提供了一种能够减少在液晶显示器的内电路中所传送的数据量的液晶显示器。
在本发明的一个示例性实施例中,液晶显示器包括液晶面板、定时控制器以及数据驱动器。液晶面板包括多条栅极线,与多条栅极线交叉排列的多条数据线,以及在由栅极线和数据线所限定的区域内排列的多个像素。定时控制器将对应于当前驱动栅极线的当前像素数据信号与对应于先前驱动栅极线的先前像素数据信号进行比较来产生比较结果,根据比较结果输出控制信号,以及有选择地输出对应于当前驱动栅极线的输出像素数据信号。数据驱动器响应于控制信号和输出像素数据信号来驱动数据线。
定时控制器包括:线存储器,用于输出先前像素数据信号并存储当前像素数据信号;输出控制器,用于将当前像素数据信号和先前像素数据信号进行比较,然后根据比较结果产生输出控制信号;输出电路,用于响应于输出控制信号来有选择地输出当前像素数据信号作为输出像素数据信号,并产生对应于输出控制信号的OP码;以及反相信号发生器,用于将当前像素数据信号与先前像素数据信号进行比较,并根据比较结果产生反相信号。
在当前像素数据信号与先前像素数据信号彼此不一致且彼此不具有反相关系时,输出控制器将输出控制信号设置为第一电平,而当输出控制信号是第一电平时,输出电路产生具有第一值的OP码。
当前像素数据信号和先前像素数据信号是排列在液晶面板中的一条水平线的像素的像素数据信号。
当所有的当前像素数据信号和先前像素数据信号彼此一致时,或者在一部分像素的当前像素数据信号和先前像素数据信号彼此一致并且当剩余像素的当前像素数据信号和先前像素数据信号彼此具有反相关系时,输出控制器将输出控制信号设置为第二电平,而当输出控制信号是第二电平时,输出电路产生具有第二值的OP码。
数据驱动器包括:移位寄存器,用于提供连续采样信号;数据寄存器,用于响应于采样信号,存储来自输出电路的输出像素数据信号;锁存器,用于响应于OP码和反相信号,锁存从数据寄存器输出的输出像素数据信号;数字-模拟转换器,用于将从锁存器中输出的输出像素数据信号转换成模拟像素数据信号;以及输出缓冲器,用于将来自数据-模拟转换器的模拟像素数据信号提供至数据线。
当OP码具有第一值时,锁存器锁存从数据寄存器输出的输出像素数据信号,而当OP码具有第二值时,其不锁存从数据寄存器输出的输出像素数据信号。
当各个像素的当前像素数据信号和先前像素数据信号彼此具有互补关系时,反相信号发生器产生具有第一电平的反相信号,而当各个像素的当前像素数据信号和先前像素数据信号彼此不具有互补关系时,反相信号发生器产生具有第二电平的反相信号。
锁存器使已被锁存的输出像素数据信号反相,以输出反相的输出像素数据信号,并且当各个像素的反相信号具有第一值时,不从数据寄存器接收新输入的输出像素数据信号,而当各个像素的反相信号具有第二值时,锁存器重新锁存来自数据寄存器的输出像素数据信号。
从定时控制器输出的控制信号包括锁存信号,且锁存器和输出缓冲器与锁存信号同步地运行。
输出电路包括:OP码发生器,用于接收并传送当前像素数据信号作为其输出信号,然后产生对应于输出控制信号的OP码;开关电路,用于响应于输出控制信号,输出OP码发生器的输出信号作为输出像素数据信号。
定时控制器还输出栅极驱动控制信号,以及液晶显示器还包括栅极驱动器,用于响应于栅极驱动控制信号来连续驱动栅极线。
附图说明
下文中,将结合附图进行详细描述,从而使本发明的上述和其他优点变得显而易见,其中:
图1是示出了根据本发明的示例性实施例的液晶显示器的示意图;
图2是示出了设置在图1中示出的定时控制器中的像素数据信号发生器的示意图;
图3是示出了图2中示出的源极驱动器的示意图;以及
图4至图7是示出了在图2和图3中示出的像素数据信号发生器和源极驱动器中所使用的信号的时序图。
具体实施方式
下文中,将参照附图详细地说明本发明,其中,附图示出了本发明的优选实施例。然而,本发明不限于下文中示出的示例性实施例,并且引入优选实施例只是为了提供对本发明的范围和精神的更加简单以及全面的了解。因此,本发明不应受到此处所述的示例性实施例所限。附图中相同的参考数字表示相同的元件。
在此使用的术语仅用于描述特定实施例而不是限制本发明。正如在此使用的,单数形式的“一个”、“这个”也包括复数形式,除非文中有其它明确指示。应当进一步理解,当在本申请文件中使用术语“包括”和/或“包含”时,是指存在所声称的特征、整数、步骤、操作、元件、和/或部件,但是并不排除还存在或附加一个或多个其它的特征、整数、步骤、操作、元件、部件、和/或其组合。
除非特别限定,在此所采用的所有的术语(包括技术和科技术语)具有与本发明所属领域的普通技术人员通常所理解的意思相同的解释。而该术语的进一步理解,例如,字典中通常采用的限定意思应该被解释为与相关技术上下文中的意思相一致,并且除非在此进行特别限定,其不应被解释为理想的或者过于正式的解释。
图1是示出了根据本发明的示例性实施例的液晶显示器的示意图。
根据图1所示,液晶显示器100包括定时控制器110、栅极驱动器120、源极驱动器130、液晶面板140以及灰度级电压发生器150。
液晶显示面板140包括:多条栅极线G1-Gn、与多条栅极线G1-Gn交叉排列的多条数据线D1-Dm、以及排列在由栅极线G1-Gn和数据线D1-Dm所限定的区域中的多个像素。每个像素均包括:薄膜晶体管T1,设置有分别连接至对应栅极线和对应数据线的栅电极和源电极;连接至薄膜晶体管T1的漏电极的液晶电容器CLC以及存储电容器CST。在这样的像素结构中,栅极驱动器120顺序选择栅极线G1-Gn,并且当将脉冲形式的选通电压施加至所选择的栅极线时,连接至相应栅极线的薄膜晶体管T1导通,然后,包括像素信息的电压从源极驱动器130施加至数据线D1-Dm。通过对应像素的薄膜晶体管将该电压施加至液晶电容器CLC和存储电容器CST,因此驱动了液晶电容器CLC和存储电容器CST,以执行特定的显示操作。
定时控制器110接收来自外部设备的当前像素数据信号RGB、水平同步信号H_SYNC、垂直同步信号V_SYNC、时钟信号MCLK以及数据使能信号DE。定时控制器110将输出像素数据信号RGB’(其数据格式被转换成与源极驱动器130的接口规格相匹配)与控制信号输出到源驱动器130。从定时控制器110提供至源驱动器130的控制信号可以包括锁存信号LOAD、起始水平同步信号STH、反相信号DPOL以及时钟信号HCLK。
此外,定时控制器110将诸如起始垂直同步信号、输出使能信号以及栅极时钟信号的控制信号CTRL输出到栅极驱动器120。
响应于由定时控制器110提供的控制信号CTRL,栅极驱动器120连续扫描液晶面板140的栅极线G1-Gn。此处,通过顺序地将选通电压VON施加至每条栅极线G1-Gn,扫描过程使已施加有选通电压VON的栅极线的像素处于数据可记录状态。
灰度级电压发生器150将对应于输出像素数据信号RGB’的灰度级电压提供给源极驱动器130。
响应于由定时控制器110提供的控制信号LOAD、STH、DPOL以及HCLK,源极驱动器130使用由灰度级电压发生器150产生的灰度级电压中对应于输出像素数据信号RGB’的灰度级电压来驱动液晶面板140的数据线D1-Dm。通常,源极驱动器130包括多个集成电路。
图2是示出了图1中所示的根据本发明示例性实施例的定时控制器110中所设置的像素数据信号发生器200的示意图。
参考图2,像素数据信号发生器200包括输出电路210、线存储器220、输出控制器230以及反相信号发生器240。输出电路210包括OP码发生器212以及三态缓冲器214。
将根据当前驱动栅极线Gk从外部源输入的当前像素数据信号RGBk传送给OP码发生器212以及线存储器220。对应于当前驱动栅极线Gk的当前像素数据信号RGBk指的是被提供给连接至栅极线Gk的m个像素的像素数据信号,其中,栅极线已被施加有选通电压。
线存储器220将对应于当前驱动栅极线Gk的当前像素数据信号RGBk与对应于先前驱动栅极线Gk-1的先前像素数据信号RGBk-1进行比较,然后将输出控制信号OUT_CTRL输出。当必须将输出像素数据信号RGBk’作为像素数据信号RGBk与RGBk-1之间的比较结果而输出时,将输出控制信号OUT_CTRL设置为低电平。相反,当不需要输出该输出像素数据信号RGBk’时,将输出控制信号OUT_CTRL设置为高电平。
当输出控制信号OUT_CTRL为低电平时,OP码发生器212产生具有第一值的OP码,而当输出控制信号OUT_CTRL为高电平时,产生具有第二值的OP码。
响应于来自输出控制器230的输出控制信号OUT_CTRL,三态缓冲器214输出OP码发生器212的输出信号,作为输出像素数据信号RGBk’。输出像素数据信号RGBk’包括当前像素数据信号RGBk和OP码,或者仅包括OP码。
反相信号发生器240将从外部输入的当前像素数据信号RGBk与从线存储器220输出的先前像素数据信号RGBk-1进行比较,并根据比较结果输出反相信号DPOL。仅当各个像素的当前像素数据信号RGBk和像素数据信号RGBk-1彼此具有互补的关系时,反相信号发生器240输出具有高电平的反相信号DPOL,否则,反相信号发生器240输出具有低电平的反相信号DPOL。
图3是示出了根据本发明的示例性实施例的图2所示出的源极驱动器130的示意图。
参考图3,源极驱动器130包括移位寄存器310,用于提供连续采样信号;数据寄存器320,用于响应于采样信号来存储当前像素数据;锁存器330,用于锁存从数据寄存器320输出的数据;数字-模拟转换器340,用于将从锁存器330中输出的数字像素数据转换为模拟信号;以及输出缓冲器350。
移位寄存器310根据时钟信号HCLK,连续地将来自定时控制器110的起始水平同步信号STH进行移位,并且将经过移位的起始水平同步信号STH输出,作为采样信号。
响应于来自移位寄存器310的采样信号,数据寄存器320以指定单位对来自定时控制器110的输出像素数据信号RGB’进行顺序地采样,然后将其存储。在该示例性实施例中,数据寄存器320的尺寸被设置为“水平像素数×各个像素数据的比特数”。
响应于来自定时器110的输出像素数据信号RGB’、反相信号DPOL以及锁存信号LOAD中所包括的OP码,锁存器330锁存来自数据寄存器320的输出像素数据信号,然后输出所锁存的像素数据。由于来自定时控制器110的反相信号DPOL被以像素为单元设置成高电平或低电平,锁存器330使输出像素数据信号反相,在所锁存的像素信号中,输出像素数据信号的对应反相信号DPOL处于高电平。
另外,如果输出像素数据信号RGB’中所包括的OP码具有第一值,那么当锁存信号LOAD被激活时,锁存器330重新锁存来自数据寄存器320的输出像素数据信号。相反,如果输出像素数据信号RGB’中所包括的OP码具有第二值,那么锁存器330就不重新锁存来自数据寄存器320的输出像素数据信号,但是当锁存信号LOAD被激活时,锁存器保存所存储的值。
数字-模拟转换器340使用灰度级电压V0-V11,将来自锁存器330的输出像素数据信号转换成模拟像素信号。通过灰度级电压发生器150产生灰度级电压V0-V11。输出缓冲器350存储从数字-模拟转换器340输出的模拟信号,然后与锁存信号LOAD同步地将所存储的模拟像素信号提供给液晶面板140的数据线D1-Dm。例如,在锁存信号LOAD的上升沿时,锁存器330将来自数据寄存器320的输出像素数据信号输出到数字-模拟转换器340,而在锁存信号LOAD的下降沿时,输出缓冲器350将数字-模拟转换器340的输出传送到数据线D1-Dm。
以下,将参考图4至图7中示出的时序图详细解释图2和图3中示出的像素数据信号发生器200和源极驱动器130的操作。
参考图4至图7,当第(k-1)条栅极线Gk-1被驱动时,根据对应于第(k-2)条栅极线Gk-2的像素数据信号RGBk-2与对应于第(k-1)条栅极线Gk-1的像素数据信号RGBk-1的比较结果来确定控制信号OUT_CTRL、RGBk’以及DPOL。然而,为了集中在分别对应于第(k-1)条栅极线Gk-1和第k条栅极线Gk的像素数据信号RGBk-1与RGBk之间的关系上,下文的描述将假设第(k-1)条栅极线Gk-1是一帧的第一条栅极线G1,并且对应于第(k-2)条栅极线Gk-2的像素数据信号RGBk-2不同于对应于第(k-1)条栅极线Gk-1的像素数据信号RGBk-1,所以它们彼此之间不具有反相关系。
图4是当先前像素数据信号RGBk-1与当前像素数据信号RGBk彼此完全一致时,从定时控制器110输出的信号的时序图。
参考图4,如果在先前像素数据信号RGBk-1和当前像素数据信号RGBk彼此一致的情况下驱动栅极线Gk,则输出控制信号OUT_CTRL被设置为高电平,OP码具有第二值,并且通过图2示出的像素数据信号发生器来将反相信号DPOL设置为低电平。
因此,从图2中像素数据信号发生器200输出的输出像素数据信号RGBk’不包括像素数据信号,而仅包括OP码。同样,图3中示出的锁存器330不从数据寄存器320接收新输出的像素数据信号,但是在锁存信号LOAD的上升沿时,将所锁存的输出像素数据信号输出到数字-模拟转换器340。
图5是当对应于两个邻近的栅极线Gk-1和Gk的像素数据信号RGBk-1和RGBk的一些数据信号彼此一致,并且其剩余数据信号彼此具有反相关系时,从图1示出的定时控制器110输出的信号的时序图。
如图5所示,像素数据信号RGBk-1为“FF0F0...FF”,以及当前像素数据信号RGBk为“FFFFF...FF”。因此,如果将像素数据信号“0”反相成像素数据信号“F”,则这两个像素数据信号RGBk-1和RGBk就会变得彼此相同。
因此,当驱动栅极线Gk时,将输出控制信号OUT_CTRL设置为高电平,以及OP码具有第二值。同样,在像素数据信号RGBk-1和RGBk彼此一致的期间内,反相信号DPOL被设置为低电平,而在像素数据信号彼此具有反相关系的期间内,反相信号DPOL被设置为高电平。
在此情况下,图2中的像素数据信号发生器200不输出该输出像素数据信号RGBk’,而在锁存信号LOAD的上升沿,图3示出的锁存器330不会从数据寄存器320接收新的输出像素数据信号。同样,锁存器330将对应于在所锁存的输出像素数据信号中的反相信号DPOL的低电平的输出像素信号输出到数字-模拟转换器340,而锁存器将对应于反相信号DPOL的高电平的输出像素数据信号反相,以将反相的输出像素数据信号输出到数字-模拟转换器340。
图6是当对应于两个邻近的栅极线Gk-1和Gk的像素数据信号RGBk-1和RGBk总体来说彼此具有反相关系时,从图1示出的定时控制器110输出的信号的时序图。
参考图6所示,像素数据信号RGBk-1为“FFFFF...FF”,以及当前像素数据信号RGBk为“00000...00”。因此,如果像素数据信号RGBk-1被反相,则变得与像素数据信号RGBk相等。
因此,当驱动栅极线Gk时,输出控制信号OUT_CTRL被设置为高电平,OP码具有第二值,而反相信号DPOL被设置为高电平。
在此情况下,图2中的像素数据信号发生器200不输出该输出像素数据信号RGBk’,而在锁存信号LOAD的上升沿,图3中示出的锁存器330不从数据寄存器320接收新的输出像素数据信号,但是其将所锁存的输出像素数据信号反相,以将反相的像素数据信号输出到数字-模拟转换器340。
如上所述,当先前像素数据信号RGBk-1与当前像素数据信号RGBk彼此完全一致、像素数据信号中的一部分彼此一致而剩余像素数据信号彼此具有反相关系、以及像素数据信号彼此具有反相关系时,从定时控制器110传输到源极驱动器130的输出像素数据信号RGB’不包括像素数据信号,而仅包括OP码。在此情况下,从定时控制器110传送到源极驱动器130的数据的数量减小,导致功率消耗和电磁干扰(“EMI”)的减小。
图7是当对应于两个邻近的栅极线Gk-1和Gk的像素数据信号RGBk-1和RGBk彼此既不一致又不具有彼此反相关系时,从图1示出的定时控制器110输出的信号的时序图。
参考图7所示,由于像素数据信号RGBk-1为“FF0F0...FF”,而当前像素数据信号RGBk为“FF0AA...FF”,所以它们彼此不相同。
因此,当驱动栅极线Gk时,输出控制信号OUT_CTRL被设置为低电平,OP码具有第一值,而反相信号DPOL被设置为低电平“L”。
在此情况下,图2中的像素数据信号发生器200输出该输出像素数据信号RGBk’,而在锁存信号LOAD的上升沿,图3示出的锁存器330从数据寄存器320接收新的输出像素数据信号,并将新的输出像素数据信号输出到数字-模拟转换器340。
根据本发明,由定时控制器提供给源极驱动器的像素数据信号的数量减少,因而,使得功率消耗和EMI减小了。
虽然已经对本发明的优选实施例进行了详细描述,但是对于本领域的技术人员而言,在不背离本发明的精神和保护范围的前提下,可以对本发明进行各种修改和等同替换。

Claims (12)

1.一种液晶显示器,包括:
液晶面板,包括多条栅极线、与所述多条栅极线交叉排列的多条数据线、以及排列在由所述栅极线与所述数据线所限定的区域中的多个像素;
定时控制器,将对应于当前驱动栅极线的当前像素数据信号与对应于先前驱动栅极线的先前像素数据信号进行比较,产生比较结果,根据所述比较结果来输出控制信号,然后有选择地输出对应于所述当前驱动栅极线的输出像素数据信号;以及
数据驱动器,响应于所述控制信号与所述输出像素数据信号来驱动所述数据线。
2.根据权利要求1所述的液晶显示器,其中所述定时控制器包括:
线存储器,用于输出所述先前像素数据信号并存储所述当前像素数据信号;
输出控制器,用于将所述当前像素数据信号与所述先前像素数据信号进行比较,并根据比较结果产生输出控制信号;
输出电路,响应于所述输出控制信号来有选择地输出所述当前像素数据信号,作为所述输出像素数据信号,并产生对应于所述输出控制信号的OP码;以及
反相信号发生器,将所述当前像素数据信号与所述先前像素数据信号进行比较,并根据比较结果产生反相信号。
3.根据权利要求2所述的液晶显示器,其中,当所述当前像素数据信号与所述先前像素数据信号彼此不一致且彼此不具有反相关系时,所述输出控制器将所述输出控制信号设置为第一电平,以及当所述输出控制信号为所述第一电平时,所述输出电路产生具有第一值的所述OP码。
4.根据权利要求2所述的液晶显示器,其中,所述当前像素数据信号与所述先前像素数据信号是布置在所述液晶面板中的一条水平线的像素的像素数据信号。
5.根据权利要求4所述的液晶显示器,其中,当所有的所述当前像素数据信号与所述先前像素数据信号彼此一致时,或者当一部分所述像素的所述当前像素数据信号与所述先前像素数据信号彼此一致并且剩余像素的所述当前像素数据信号与所述先前像素数据信号彼此具有所述反相关系时,所述输出控制器将所述输出控制信号设置为第二电平;以及
当所述输出控制信号为所述第二电平时,所述输出电路产生具有第二值的所述OP码。
6.根据权利要求4所述的方法,其中,所述数据驱动器包括:
移位寄存器,提供连续采样信号;
数据寄存器,用于响应于所述采样信号,存储来自所述输出电路的所述输出像素数据信号;
锁存器,用于响应于所述OP码与所述反相信号,有选择地锁存从所述数据寄存器输出的所述输出像素数据信号;
数字-模拟转换器,用于将从所述锁存器输出的所述输出像素数据信号转换成模拟像素数据信号;以及
输出缓冲器,用于将来自所述数字-模拟转换器的所述模拟像素数据信号提供给所述数据线。
7.根据权利要求6所述的液晶显示器,其中,当所述OP码具有所述第一值时,所述锁存器锁存从所述数据寄存器输出的所述输出像素数据信号,并且当所述OP码具有所述第二值时,所述锁存器不锁存从所述数据寄存器输出的所述输出像素数据信号。
8.根据权利要求6所述的液晶显示器,其中,当所述各个像素的所述当前像素数据信号与所述先前像素数据信号彼此具有互补的关系时,所述反相信号发生器产生具有所述第一电平的所述反相信号,而当所述各个像素的所述当前像素数据信号与所述先前像素数据信号彼此不具有互补的关系时,所述反相信号发生器产生具有所述第二电平的所述反相信号。
9.根据权利要求8所述的液晶显示器,其中,所述锁存器将已被锁存的所述输出像素数据信号反相,以输出所述反相的输出像素数据信号,并且当所述各个像素的所述反相的信号具有所述第一值时,所述锁存器不从所述数据寄存器接收新输入的所述输出像素数据信号,而当所述各个像素的所述反相的信号具有所述第二值时,所述锁存器重新锁存来自所述数据寄存器的所述输出像素数据信号。
10.根据权利要求6所述的液晶显示器,其中,从所述定时控制器输出的所述控制信号包括锁存信号;以及
所述锁存器和所述输出缓冲器与所述锁存信号同步地操作。
11.根据权利要求2所述的液晶显示器,其中,所述输出电路包括:
OP码发生器,用于接收并传送所述当前像素数据信号作为其输出信号,然后产生对应于所述输出控制信号的所述OP码;以及
开关电路,用于响应于所述输出控制信号,输出所述OP码发生器的输出信号作为所述输出像素数据信号。
12.根据权利要求1所述的液晶显示器,其中,所述定时控制器还输出栅极驱动控制信号;以及
所述液晶显示器还包括栅极驱动器,用于响应于所述栅极驱动控制信号来连续驱动所述栅极线。
CNA2006101672660A 2006-01-10 2006-12-12 液晶显示器 Pending CN101000750A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020060002880 2006-01-10
KR1020060002880A KR20070074845A (ko) 2006-01-10 2006-01-10 액정 표시 장치

Publications (1)

Publication Number Publication Date
CN101000750A true CN101000750A (zh) 2007-07-18

Family

ID=38232352

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2006101672660A Pending CN101000750A (zh) 2006-01-10 2006-12-12 液晶显示器

Country Status (3)

Country Link
US (1) US20070159439A1 (zh)
KR (1) KR20070074845A (zh)
CN (1) CN101000750A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013075506A1 (zh) * 2011-11-22 2013-05-30 上海天马微电子有限公司 一种显示面板栅驱动电路及显示屏
CN104809972A (zh) * 2014-01-29 2015-07-29 三星电子株式会社 显示驱动集成电路、显示设备和执行该电路的操作的方法
CN107240372A (zh) * 2016-03-29 2017-10-10 三星电子株式会社 显示器驱动电路和包括显示器驱动电路的显示装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0814079D0 (en) * 2008-08-01 2008-09-10 Liquavista Bv Electrowetting system
KR102004839B1 (ko) * 2012-09-05 2019-07-29 삼성전자 주식회사 데이터 처리 장치, 이의 동작 방법, 및 이를 포함하는 장치들
CN104867474B (zh) * 2015-06-19 2017-11-21 合肥鑫晟光电科技有限公司 用于tft‑lcd的源极驱动器、驱动电路及驱动方法
TW202123211A (zh) 2019-12-06 2021-06-16 南韓商矽工廠股份有限公司 顯示裝置、定時控制器和源極驅動器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6188377B1 (en) * 1997-11-14 2001-02-13 Aurora Systems, Inc. Internal row sequencer for reducing bandwidth and peak current requirements in a display driver circuit

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013075506A1 (zh) * 2011-11-22 2013-05-30 上海天马微电子有限公司 一种显示面板栅驱动电路及显示屏
CN103137081A (zh) * 2011-11-22 2013-06-05 上海天马微电子有限公司 一种显示面板栅驱动电路及显示屏
CN103137081B (zh) * 2011-11-22 2014-12-10 上海天马微电子有限公司 一种显示面板栅驱动电路及显示屏
US9418606B2 (en) 2011-11-22 2016-08-16 Shanghai Tianma Micro-electronics Co., Ltd. Gate driving circuit of display panel and display screen with the same
CN104809972A (zh) * 2014-01-29 2015-07-29 三星电子株式会社 显示驱动集成电路、显示设备和执行该电路的操作的方法
CN107240372A (zh) * 2016-03-29 2017-10-10 三星电子株式会社 显示器驱动电路和包括显示器驱动电路的显示装置
CN107240372B (zh) * 2016-03-29 2021-05-18 三星电子株式会社 显示器驱动电路和包括显示器驱动电路的显示装置

Also Published As

Publication number Publication date
US20070159439A1 (en) 2007-07-12
KR20070074845A (ko) 2007-07-18

Similar Documents

Publication Publication Date Title
CN100437717C (zh) 显示装置
US8411012B2 (en) Liquid crystal display device with charging and discharging module
US9275754B2 (en) Shift register, data driver having the same, and liquid crystal display device
KR20050079718A (ko) 시프트 레지스터와 이를 갖는 표시 장치
US20090278779A1 (en) Lcd device based on dual source drivers with data writing synchronous control mechanism and related driving method
JP5259904B2 (ja) 表示装置
CN101000750A (zh) 液晶显示器
KR100953786B1 (ko) 데이터 처리 회로, 표시 장치 및 휴대 단말기
US20140210699A1 (en) Lcd device based on dual source drivers with data writing synchronous control mechanism and related driving method
CN101521043B (zh) 移位缓存器
US6727876B2 (en) TFT LCD driver capable of reducing current consumption
US20050285839A1 (en) Driving circuit of liquid crystal display device and method for driving the same
US8179352B2 (en) Gate driving apparatus and method for liquid crystal display panel
CN108932935B (zh) 源极驱动电路和显示装置
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
CN101312031B (zh) 显示装置及半导体装置
US8089448B2 (en) Time-division multiplexing source driver for use in a liquid crystal display device
KR20060135376A (ko) 액정표시장치의 데이터 구동장치
KR101981277B1 (ko) 액정표시장치 및 그 구동방법
KR100987677B1 (ko) 액정표시장치의 구동장치
KR20030058116A (ko) 액정표시패널
KR20030058618A (ko) 박막트랜지스터 액정표시장치의 드라이브 아이씨 회로
KR20070077354A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20070718