Connect public, paid and private patent data with Google Patents Public Datasets

微引线框封装及制造微引线框封装的方法

Info

Publication number
CN100435329C
CN100435329C CN 200480017639 CN200480017639A CN100435329C CN 100435329 C CN100435329 C CN 100435329C CN 200480017639 CN200480017639 CN 200480017639 CN 200480017639 A CN200480017639 A CN 200480017639A CN 100435329 C CN100435329 C CN 100435329C
Authority
CN
Grant status
Grant
Patent type
Prior art keywords
micro
lead
frame
package
manufacture
Prior art date
Application number
CN 200480017639
Other languages
English (en)
Other versions
CN1809923A (zh )
Inventor
戴维·吉廷
Original Assignee
大动力公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Classifications

    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer, carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer, carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48257Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1433Application-specific integrated circuit [ASIC]
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Abstract

本发明包括一种适合于接收半导体单元片和多个无源元件的引线框基片。引线框基片优选地由单片导电材料如铜形成,并且可以安装到引线框封装中或直接安装到电路板上。引线框基片包括适合于接收半导体单元片和无源元件的安装表面。安装表面通过临时和/或永久连接条链接到一起。一种制造引线框封装的方法其中包括步骤:形成引线框基片、将模制料应用到引线框基片上以将每个安装表面和连接条固定在适当位置、去除临时连接条、将半导体元件安装到引线框基片上,以及在引线框基片上应用封装材料以封装半导体元件。

Description

微引线框封装及制造微引线框封装的方法 技术领域

本发明一般地涉及微引线框设计封装及组装领域。更特别地,本 发明包括适合于接收至少一个半导体芯片和多个分立无源元件的微引 线框基片,其可安装到引线框中或直接安装到电路板上。

背景技术

在热消散和热管理方面,现今功率应用中的多芯片模组(MCM ) 面临重大挑战。连同需要以具有低热阻抗的均匀方式消散热量,还需 要减小空间和成本。封装MCM的常规方法采用焊区栅格阵列(LGA) 或球状栅格阵列(BGA)型基片形式,其包括布置在层压基片上的多 个芯片(半导体单元片)加上无源元件。基片材料按惯例具有高的热 阻抗,甚至借助热管理技术加强后仍然不能满足引线框设计的低热阻 抗。

关于功率部件安装表面,常规引线框器件具有优秀热导性和最佳 热消散。但是,常规引线框设计及制造方法限制其在封装中安装多个 无源元件的能力。制造适合于接收功率半导体芯片和无源元件的引线 框经常关联着长的制造时间、增加的费用,从而一般地不认为是高效 的制造选择。常规引线框适合于仅接收功率半导体芯片。因此,外部 元件必须连接到引线框以确保搮作有效性,这也增加成本(购买、布 局等)和客户板子的空间。

图1A-1B说明常规引线框封装10。引线框包括半导体芯片盘14 和布置在引线框10周边附近的多个引线16。制造图1A-1B中所示的 无引线半导体芯片封装的常规方法包括步骤:(l)将半导体芯片12 贴附到引线框10的单元片盘14上,其中引线框10包括布置在单元片 盘14周边附近的多个引线16; (2)将引线框10的引线焊接到半导体单元片上的焊接盘(如图lb中的线18所示);以及(3)以这样的 方式在半导体单元片12和引线框10上形成封装体20,即引线框IO 的每个引线16至少有一部分17从封装体的底部暴露。该常规引线框 封装IO仅支持单个半导体单元片12。封装10不能支持任何无源元件。 因此,无源元件(例如,电阻器和电容器)必然在封装10的外部。

发明内容

通过提供一种适合于接收分立无源元件的并可布置到微引线框 封装中或直接布置到电路板上的引线框基片,以及进一步提供一种制 造引线框的方法,所提出的发明解决这些问题中的许多。

本发明的一个方面在于提供一种成本相对低的具有相对简单结 构的并在封装中集成功率半导体单元片和无源元件的引线框封装。在

一种实施方案中,包括电连接到多个终端盘的半导体单元片盘的微引 线框基片("MLF基片")安装在引线框上。半导体单元片盘适合于接 收功率半导体单元片(例如,MOSFET)、控制器ASIC、 PWM控制 器等。终端盘适合于接收分立无源元件(例如,电阻器和电容器)或 焊线。因此所有半导体元件都位于相同封装中。

本发明的另一个方面在于提供一种可配置MLF基片以满足特定 封装要求的封装。在一种实施方案中,MLF基片中的终端盘通过临时 和永久连接条的组合链接到一起。临时连接条为MLF基片提供刚性, 并在最后被去除。临时连接条不提供最终引线框封装中的终端盘之间 的电连接。永久连接条将半导体单元片盘和终端盘电连接到一起。

本发明的又一个方面在于提供一种用于半导体封装的MLF基 片。在一种实施方案中,引线框包括具有中心盘的外壳以及在其周边 附近的引线。MLF基片安装到引线框的中心盘上,并电连接到引线。 因此,引线框封装包括分立无源元件,并节省客户板子空间。在另一 种实施方案中,MLF基片直接安装到客户板子上,使得功率半导体单 元片所产生的热量直接消散到客户板子中。在又一种实施方案中,仅 MLF基片的半导体单元片盘和引线接触客户板子。MLF基片的底面具有台阶特性,由此接触盘(例如,功率半导体单元片盘、控制器盘,

以及引线)比MLF基片的非接触部分(例如,永久连接条)厚。

本发明的再一个方面在于提供一种制造包括功率半导体单元片 和多个无源元件的引线框封装的方法。在一种实施方案中,MLF基片 从单片材料沖压出。可选地,可以通过刻蚀或激光制造方法形成MLF

基片。模制料应用到MLF基片上以支撑半导体单元片和终端盘。优 选地,在半导体元件安装到MLF基片上之前去除临时连接条。在另 一种实施方案中,在半导体元件安装到MLF基片上之后去除临时连 接条。半导体元件通过表面安装技术安装到MLF基片上。

本发明的另 一个方面在于使用上述MLF基片制造引线框封装, 包括步骤:在MLF基片上应用模制料以便为终端盘、半导体单元片 盘、临时连接条和永久连接条提供支撑。 一旦已应用模制料,可以去 除临时连接条。每个功率半导体单元片安装到半导体单元片盘上,并

且跨越特定终端盘安装无源元件。在安装好半导体元件并且终端盘和 半导体单元片焊接到引线上之后,模制料应用到MLF基片上以封装

半导体元件和焊线。

在本发明请求保护的技术方案中,提供一种引线框基片,包括: 多个连接条,包括至少一个永久连接条和至少一个临时连接条;适合 于接收半导体单元片的半导体单元片盘;通过所述多个连接条的至少 一个链接到一起并链接到所述半导体单元片盘的多个终端盘,所述多 个终端盘具有被配置以接收无源元件和焊线中至少之一的相应安装表 面,所述至少一个永久连接条提供所述终端盘中的选择的一些之间的 电连接,所述至少一个临时连接条提供所述引线框基片的临时结构集 成;以及将所述引线框基片的所述半导体单元片盘、所述多个终端盘 和所述多个连接条固定在一起的模制料,由此允许所述至少一个临时 连接条随后去除,其中所述模制料使所述多个终端盘的安装表面不被 覆盖。

根据本发明的上述引线框基片,其中所述半导体单元片盘、所述 多个终端盘和所述多个连接条具有来自共同材料件的单体结构。根据本发明的上述引线框基片,其中所述半导体单元片盘、所述 多个终端盘和所述多个连接条包括导热和导电材料。

根据本发明的上述引线框基片,其中所述导热和导电材料包括铜。

根据本发明的上述引线框基片,其中所述半导体单元片盘、所述 多个终端盘和所述多个连接条包括顶面和底面。

根据本发明的上述引线框基片,其中所述模制料不覆盖所述顶面 和底面。

根据本发明的上述引线框基片,还包括位于引线框基片周边附近 的多个引线。

根据本发明的上述引线框基片,其中所述模制料将所述多个引线 固定在所述模制料中。

根据本发明的上述引线框基片,其中所述至少一个永久连接条将 所述半导体单元片盘电连接到所述多个终端盘的至少一个。

根据本发明的上述引线框基片,其中所述至少 一个永久连接条将 所述多个终端盘中的选择的一些电连接到一起。

根据本发明的上述引线框基片,其中所述临时连接条将所述多个 终端盘固定到彼此相关的位置。

根据本发明的上迷引线框基片,其中在所述模制料将所述半导体 单元片盘、所述多个终端盘和所述多个连接条固定在一起之后从引线 框基片中去除所述临时连接条。

根据本发明的上述引线框基片,其中引线框基片包括均匀的厚度。

根据本发明的上述引线框基片,其中引线框基片被配置以安装到 电路板上。

根据本发明的上述引线框基片,引线框基片包括多个半导体单元 片盘,所述多个半导体单元片盘的每个适合于接收半导体单元片,其 中所述多个终端盘通过所述多个连接条链接到一起并链接到所述多个 半导体单元片盘,并且所述模制料将所述引线框基片的所述多个半导体单元片盘、所述多个终端盘、所述多个连接条和所述多个引线固定 在一起。

根据本发明的上述引线框基片,其中所述多个连接条将所述多个 半导体单元片盘电连接到所述多个终端盘。

根据本发明的上述引线框基片,其中所述框架、所述多个连接条、 所述多个半导体单元片盘和所述多个终端盘具有来自共同导电材料件 的单体结构。

另一方面,本发明提供一种引线框封装,包括:具有中心部分的 外壳以及位于所述外壳周边附近的多个引线;以及安装到所述中心部 分上的上述引线框基片,所述引线框基片电耦连到所述多个引线的至

少 一个。

根据本发明的上述引线框封装,其中在将所述引线框基片安装到 所述中心部分上之前可从所述引线框基片中去除所述临时连接条。

根据本发明的上述引线框封装,还包括封装材料,所述封装材料 将所迷多个连接条每个的、所述半导体单元片盘的、所述多个终端盘 每个的以及所述模制料的所述顶面封装。

另一方面,本发明提供一种引线框封装,包括:具有中心部分的

外壳以及位于所述外壳周边附近的多个引线;安装到所述中心部分上

的上述引线框基片,所述引线框基片电耦连到所述多个引线的至少一个。

根据本发明的上述引线框封装,其中所述外壳包括塑料。

另一方面,本发明提供一种引线框封装,包括:具有包括导电部 分和不导电部分的顶面的电路板;以及安装到所述电路板的所述顶面 上的上述引线框基片。

根据本发明的上述引线框封装,其中所述引线框基片的多个引线 和所述引线框基片的所述半导体单元片盘电耦连到所述电路板的所述 导电部分。

根据本发明的上迷引线框封装,其中仅所述半导体单元片盘和所 述多个引线接触电路板。另一方面,本发明提供一种制造引线框基片的方法,引线框基片

被配置以接收半导体单元片和分立无源元件,该方法包括步骤:(a) 在导电材料片中形成引线框基片,引线框基片包括至少一个半导体单 元片盘、具有相应安装表面的多个终端盘、以及将半导体单元片盘和 多个终端盘链接到一起的多个临时和永久连接条;(b)将模制料应 用到在所述步骤(a)中所形成的引线框基片,但使所述终端盘的所述 安装表面不被覆盖;以及(c)从引线框基片中去除多个临时连接条。 根据本发明的上述方法,其中:步骤(a)包括在导电材料中形 成多个引线框基片,多个引线框基片的每个包括通过多个临时连接条 和多个永久连接条链接到一起的至少一个半导体单元片盘和多个终端 盘;步骤(b)包括将模制料应用到所述步骤(a)中所形成的多个引 线框基片的每个上;以及步骤(c)包括从每个引线框基片中去除多个 临时连接条。

根据本发明的上述方法,在步骤(c)之后还包括步骤:(d)将 粘合带应用到每个引线框基片的背面;(e)将分立无源元件安装到终 端盘上;(f)将半导体单元片安装到每个半导体单元片盘上;(g) 形成焊接连接;以及(h)在所述步骤(a)中所形成的每个引线框基 片上应用封装材料,封装材料将所述步骤(e)中所安装的分立无源元 件、所述步骤(f)中所安装的半导体单元片,以及所述步骤(g)中 所形成的焊接连接封装。

根据本发明的上述方法,还包括:(i)将材料片分成独立单元, 独立单元的每个包含引线框基片。

根据本发明的上述方法,其中所述步骤(b)中应用模制料还包 括将该至少一个半导体单元片盘、多个终端盘、多个临时连接条和多 个永久连接条固定在模制料中。

根据本发明的上述方法,其中所述步骤(a)中形成每个引线框 基片通过冲压处理来实现。

根据本发明的上述方法,其中所述步骤(a)中形成每个引线框 基片通过刻蚀处理来实现。根据本发明的上述方法,其中所述步骤(C)中去除多个临时连 接条通过沖压处理来实现。

根据本发明的上述方法,其中所述步骤(C)中去除多个临时连 接条通过刻蚀处理来实现。

根据本发明的上述方法,其中所述步骤(c)中去除多个临时连

接条通过激光切割处理来实现。

根据本发明的上述方法,其中所述步骤(c)中去除多个临时连

接条通过研磨处理来实现。

根据本发明的上述方法,在步骤(b)和(c)之间还包括步骤: (i)将粘合带应用到每个引线框基片的背面;(ii)将分立无源元件 安装到终端盘上;(iii)将半导体单元片安装到每个半导体单元片盘 上;(iv)形成焊接连接;(v)在所述步骤(a)中所形成的每个引 线框基片上应用封装材料,封装材料将所述步骤(ii)中所形成的分 立无源元件、所述步骤(iii)中所安装的半导体单元片、以及所述步 骤(iv)中所形成的焊接连接封装;以及(vi)去除所述步骤(i)中 所应用的粘合带;以及其中步骤(c)包括将刻蚀处理应用到每个引线 框基片的背面以去除多个临时连接条。

根据本发明的上述方法,其中:步骤(a)包括在材料片中形成 引线框基片,其中引线框基片包括至少一个半导体单元片盘、多个终 端盘、将半导体单元片盘和多个终端盘链接到一起的多个临时和永久 连接条、以及多个永久和临时引线;步骤(b)包括将模制料应用到 所述步骤(a)中所形成的引线框基片上,模制料将半导体单元片盘、 多个终端盘、多个临时和永久连接条、以及多个永久和临时引线固定 在一起;以及步骤(c)包括从引线框基片中去除多个临时连接条和临 时引线。

根据本发明的上述方法,其中在所述步骤(a)中形成引线框基 片时形成比终端盘、临时连接条、以及临时引线更厚的半导体单元片 盘和永久引线。

根据本发明的上述方法,其中多个永久或临时引线位于所述步骤(a)中所形成的引线框基片的周边附近。 附图说明

图1A-1B说明根据现有技术的常规引线框;

图2是根据本发明的MLF基片的一种实施方案的平面图;

图3是图2中所示的MLF基片的部分平面图;

图4是图2中所示的MLF基片的部分平面图,其说明应用到

MLF基片上的模制料;

图5是困4中所示的MLF基片的平面图,其说明在已去除临时

连接条之后的MLF基片;

图6是图5中所示的MLF基片的平面图,其说明安装在MLF

基片上的几个分立无源元件;

图7是包含MLF基片的引线框封装的一种实施方案的平面图; 图8A-8C说明根据本发明的MLF基片的第二实施方案;以及 图9A-9B说明根据本发明的MLF基片的第三实施方案。

具体实施方式

现在将参考图2-9描述本发明的几种实施方案。总的来说,本发 明提供一种允许在同一封装中安装功率半导体元件以及无源元件的 MLF基片。本发明可以应用于但不局限于,在需要多个或单个硅单元 片与单个或多个无源元件组合的封装中提供最佳热性能。通过在封装

中布置外部元件,本发明可以代替需要外部无源的现有微引线框产品, 从而减小空间和成本。

图2说明根据本发明一种实施方案的引线框模板100。引线框模 板IOO优选地由单片导热和导电材料101制成。铜(Cu) 、 Cu基合 金、铁-镍(Fe-Ni) 、 Fe-Ni基合金等优选地用作引线框模板材料101。 引线框模板IOO包含其他材料处于本发明的范围和本质之内。单片材 料101优选地具有适合于焊接或施加其他导电和导热粘附材料(例如, 导电环氧树脂)的表面材料抛光。在该实施方案中,四个MLF基片102已在单片材料101中形成。 引线框模板100可以包括多于或少于四个MLF基片102。仅作为例子, 可以通过沖压、刻蚀、研磨或激光制造方法形成每个MLF基片102。 每个MLF基片102优选地通过多个临时连接条104连上单片材料101。 临时连接条104将MLF基片102紧固于关于单片材料IOI的适当位 置。如随后将描述的,临时连接条104最后从每个MLF基片102中 去除,而不打算用来提供最终封装中的半导体元件之间的电连接。

每个MLF基片102的配置可以改变。将安装到MLF基片102 上的半导体元件的个数由半导体封装的设计要求规定。图2说明MLF

基片102的一种实施方案。在该实施方案中,MLF基片102包括半导 体单元片盘106a, 106b, 106c、终端盘108、临时连接条104,以及 永久连接条110。图2中所示的终端盘108形状基本上为矩形。终端 盘108包括其他形状例如但不局限于椭圆形、正方形或圓形处于本发 明的范围和本质内。

一般地,每个MLF基片102的设计或布局可以预先确定,以满 足半导体封装的特定电气要求。例如,如果每个MLF基片102从材 料片101沖压出,那么可以配置沖压模以形成半导体封装所需的准确 数目的半导体单元片盘106和终端盘108。在每个MLF基片102之间 留下一条材料101,使得多个MLF基片102可以单片转移。

终端盘108在MLF基片102中形成图案或矩阵。如上面所讨论 的,终端盘108的图案或矩阵可以很大程度地改变。终端盘108—般 地提供两个功能:U)提供无源元件(例如,图6中所示的电阻器 Rl, R2, R3, R4)的安装表面;以及(2 )提供焊线240的安装表面。 不管图案如何,终端盘108通过至少一个临时连接条104和/或至少一 个永久连接条IIO链接到一起。终端盘108可以通过多个临时连接条 104和/或多个永久连接条110链接到相邻终端盘108。开始时,临时 连接条104和永久连接条110为MLF基片102提供刚性。

图3更详细地说明终端盘108之间的连接。 一般地,相邻终端盘 108可以用两种方式的一种链接到一起:(1)相邻终端盘108通过临时连接条104链接(例如,终端盘108a和108g);或者(2 )相邻终 端盘108通过永久连接条110链接(例如,终端盘108g和108h )。 可以从终端盘108延伸出多个临时连接条104和/或永久连接条110。

图3中所示的MLF基片102的部分包括十二个终端盘108a-1081。 现在将描述几个终端盘108之间的连接,以便提供终端盘108如何可 以链接到一起的例子。终端盘108a具有从其延伸出的四个临时连接条 104和一个永久连接条110。 一个临时连接条104将终端盘108a与终 端盘108b链接。第二个临时连接条104将终端盘108a链接到终端盘 108g。第三和第四个临时连接条104将终端盘108a链接到与终端盘 108a相邻的永久连接条110。永久连接条110将终端盘108a与终端盘 108i链接。四个临时连接条104将终端盘108a固定在关于MLF基片 102周围元件(例如,终端盘108b, 108g)的适当位置,并建立这些 元件之间的电连接。

终端盘108f说明可以用更少的连接条链接终端盘108。终端盘 108f通过永久连接条IIO链接到终端盘108e,并通过临时连接条104 链接到终端盘1081。永久连接条110和临时连接条104将终端盘108e 固定在适当位置。 一般地,相邻终端盘108通过单个连接条连接到一 起。通过多个连接条将相邻终端盘链接到一起处于本发明的范围和本 质内。

相邻终端盘108可以通过全是临时连接条104或全是永久连接条 IIO链接到一起。例如,终端盘1081通过四个临时连接条104链接到 相邻终端盘。可选地,终端盘108e仅通过永久连接条IIO链接到相邻 终端盘。每个临时连接条104显示为具有与永久连接条110不同的性 状,这只是为了说明哪些连接条是临时的以及哪些连接条是永久的。 临时和永久连接条104, IIO具有相同性状或具有与图3所示不同的性 状处于本发明的本质和范围内。

图4说明应用到MLF基片102上的模制料(molding compound) 112。模制料112将MLF基片102内的每个元件(例如,终端盘108、 半导体单元片盘106,以及连接条104, 110)固定到模制料112中。在优选实施方案中,模制料112填充到MLF基片102各处的空白空 间或间隙中。MLF基片102中的间隙由MLF基片102中没有布置半 导体单元片盘106、终端盘108或连接条104、 IIO的区域定义。模制 料112为MLF基片102提供永久连接条110和临时连接条104之外 的额外刚性。模制料112优选地是环氧树脂或其他电绝缘材料。

当应用到MLF基片102上时,模制料112优选地不覆盖半导体 单元片盘106或终端盘的顶面或底面,因为它们提供半导体单元片和 无源元件的安装表面。因此,模制料112优选地比材料片101薄。如 果模制料112最初覆盖半导体单元片盘106或终端盘108,那么可以 研磨或腐蚀盘的表面以去除模制料112。在优选实施方案中,临时连 接条104和永久连接条U0也不被模制料112覆盖。但是,用模制料

112覆盖临时和永久连接条104、 no处于本发明的本质和范围内。

图5说明优选地在已应用模制料112之后从MLF基片102中去 除临时连接条104。这样地,MLF基片102的元件(例如,终端盘108、 连接条IIO,以及半导体单元片盘106)主要通过模制料112保持在适 当位置。如图5中所示,如果链接的话,终端盘108仅通过永久连接 条110链接到相邻终端盘108。其余的永久连接条110提供链接的终 端盘108之间的电连接。例如,当MLF基片102最初形成时,终端 盘108a最初具有从其延伸出四个临时连接条104和一个永久连接条 110(参见图2-3)。 一旦去除临时连接条104,终端盘108a仅通过单 个永久连接条IIO链接到终端盘108i。

临时连接条104可以在制造过程的后期去除。临时连接条104仅 必须在封装的电测试之前去除。否则,临时连接条104将提供终端盘 108之间不需要的电连接。在可选实施方案中,在半导体元件安装到 MLF基片102上之后,临时连接条104通过后刻蚀方法去除(随后讨 论)3

优选地由环氧树脂、聚酰胺树脂、聚酯树脂等制成的粘合带(没 有显示)可以贴附到MLF基片102的底表面上,以进一步使MLF基 片102稳固。粘合带是本领域技术人员已知的,因此不需要进一步公开。如果粘合带应用于MLF基片102上,优选地在将半导体元件安 装到MLF基片102之前将它应用到MLF基片102上。

在粘合带应用到MLF基片102的底面上(参见图8B)之后,半 导体元件安装到MLF基片102的顶面上(参见图8B)。本领域中已 知有许多方法用于在封装中安装半导体元件。仅作为例子,MLF基片 102可以按照与待安装到终端盘108上的无源元件的图案相对应的图 案丝网印刷上焊锡青。然后,每个无源元件放置到相应的一对终端盘 108上,并且使用常规表面安装技术回流焊锡。可选地,无源元件的 安装表面可以印刷上焊锡骨,然后安装到一对终端盘108上。用于安 装半导体元件的其他方法在本领域中是已知的,因此不需要进一步公 开。

图6说明无源元件布置在几个终端盘108之间的MLF基片102 的一种实施方案。在该实施方案中,电阻器R1, R2, R3, R4布置在 几个终端盘108之间。每个电阻器通过其引线电连接到终端盘108上。 例如,电阻器Rl通过其引线El连接到终端盘108a,并通过其引线 E2连接到终端盘108g。类似地,电阻器R2通过其引线E1连接到终 端盘108h,并通过其引线E2连接到终端盘108i。

如先前所讨论的,终端盘108a和108i以及终端盘108g和108h 每个都通过永久连接条UO电连接到一起。电阻器Rl将终端盘108a 和108g电连接到一起。电阻器R2将终端盘108h和108i电连接到一 起。电阻器Rl和R2因此电连接到一起。电阻器R3和R4类似地电 连接到一起。

在该实施方案中,无源元件不安装到终端盘108b, 108c, 108f, 1081上。这样,终端盘108b, 108c, 108f, 1081提供焊线的安装表面。 焊线240如金线使用常规焊接方法连接在每个终端盘108b, 108c, 108f 和1081跟半导体封装200的外部引线232 (参见图7)之间。

每个半导体单元片盘106适合于接收功率半导体单元片210 (例 如,MOSFET)或控制器器件212(例如,PWM控制器、控制器ASIC 等)。功率半导体单元片210和控制器器件212可以在无源元件(例如,Rl-R4 )安装到MLF基片102之前或之后安装到每个半导体单元 片盘106上。如图7中所示,MLF基片102包括两个功率半导体单元 片210, 一个安装在半导体单元片盘106b上,而一个安装在半导体单 元片盘106c上。控制器器件212安装在半导体单元片盘106a上。每 个功率半导体单元片210包括焊接盘(没有显示)。焊线240将功率 半导体单元片210的焊接盘电连接到引线框230的引线232。图7中 所示的实施方案只是说明性的。半导体封装200的配置可以根据封装 的性能要求而改变。

在无源元件、功率半导体单元片210和控制器器件212安装到 MLF基片102上以及焊接完成之后,MLF基片102的顶面用模制料 密封。在模制料固化之后,粘合带从MLF基片102的底面去除。

如先前所讨论的,临时连接条104不一定要在模制料112应用到 MLF基片102之后马上从MLF基片102中去除。在上面所讨论的所 有制造步骤中临时连接条104可以保留在MLF基片102中。在可选 实施方案中,在粘合带从MLF基片102去除之后去除临时连接条104。 在去除粘合带之后执行后刻蚀过程,以便从MLF基片102去除临时 连接条104。后刻蚀过程去除临时连接条104的地方在模制料112中 形成孔洞。优选地,通过将另外的模制料应用到MLF基片102的背 面来填充孔洞。

图7说明包含MLF基片102的引线框封装200。引线框封装200 包括在其周边附近具有引线232的外壳230。材料片101最后分成单 个单元,每个单元包括单个MLF基片102。该方法在行业内通常称作 单体化。然后每个单元安装到外壳230上。引线框封装200优选地以 这样的方式封装到封装体中,即每个引线232的底面至少有一部分从 封装体的底部暴露,以便形成外部电连接。模制料已被去除,以便说 明引线框封装200的内部。

图7中所示的引线框封装200包括两个功率半导体单元片210。 每个半导体单元片210可以用粘结剂如银骨贴附到半导体单元片盘 106上,银青在单元片贴附之后固化。每个半导体单元片210的有效表面包括多个焊接盘(没有显示)。每个焊接盘通过焊线240电连接 到引线232。其上没有安装无源元件的终端盘108为焊线240提供安 装表面。几个终端盘108显示为通过焊线240电连接到引线232。图7 中所示的引线框封装200的配置可以改变,而不打算用来限制本发明 的范围。封装200包括功率半导体元件和无源元件,然后可以安装到 客户电路板上。

图8A-8C说明MLF基片的另一种实施方案。在该实施方案中, MLF基片302直接安装到客户电路板上。MLF基片302的配置基本 上类似于先前在图2-6中所示的MLF基片102。类似于MLF基片102 的MLF基片302中的元件(例如,终端盘108、永久连接条110等) 保持相同的参考数字。

类似于MLF基片102, MLF基片302包括来自材料片301的单 体结构。不管制造过程如何,图8A中所示的每个MLF基片302包括 将MLF基片302连接到单片材料301的外框架304 (参见图9A )。 外框架304包括永久引线303和临时引线305。临时引线305固定MLF 基片302,并且类似于临时连接条104最后在MLF基片302进行电测 试之前从MLF基片302去除。临时连接条104和临时引线305可以 同时或者在制造过程的不同阶段去除。如图8A和8C中所示,半导体 单元片210和终端盘108经由至少一个焊线240直接电连接到永久引 线303。

从MLF基片302去除临时引线305实际上将MLF基片302转 变成无引线封装(参见图8C) 。 MLF基片302因此可以直接安装到 客户电路板上。如先前所讨论的,模制料112填充到MLF基片的间 隙中,并且不覆盖半导体单元片盘106的底面或终端盘108的底面。 在该实施方案中,MLF基片302具有基本上均匀的厚度,如图8B中 h所示。这样地,MLF基片302的整个底面310接触电路板。MLF 基片302的一个优点在于从每个功率半导体单元片210散发出的热量 通过半导体单元片盘106直接从其底面转移到客户电路板上,提供低 的热阻抗。但是,缺点在于MLF基片302的不导电部分(例如,模制料U2)也接触电路板。行业内的常规实践是跟踪沿着电路板顶面 的轨道或轨迹,在该实施方案中电路板位于MLF基片302下面。MLF 基片302的整个底面310接触电路板,当MLF基片安装到电路板上 并且MLF基片302的底面310和电路板的顶面之间没有空间时,客 户不能跟踪沿着电路板顶面的轨迹。

图9A-9B说明MLF基片302的又一种实施方案。在该实施方案 中,MLF基片310的底面310具有台阶特性,以便允许客户跟踪沿 着电路板顶面的轨迹。图9A说明在单片材料301中形成的四个MLF 基片302。引线框模板300可以包括多于或少于四个MLF基片302。 仅作为例子,可以通过冲压、刻蚀、研磨或激光制造过程来形成每个 MLF基片302。

不管制造过程如何,图9A中所示的每个MLF基片302通过永 久引线303和临时引线305连接到单片材料301。与图8A-8C中所示 的MLF基片302不同,图9B中所示的MLF基片在底部或接触面312 上具有台阶特性。在该实施方案中,当MLF基片302安装到电路板 上时仅需要搮作封装的盘(例如,永久引线303和半导体单元片盘106 ) 接触电路板。优选地,当MLF基片302最初形成时形成MLF基片 302的台阶特性。如图9B中所示,MLF基片302的底面312为半导 体单元片盘106提供比模制料112延伸出更多的永久引线303。当MLF 基片302安装到电路板上时,在引线303之间形成间隙314,从而可 以在其间跟踪轨迹。间隙314还提供清洗电路板的优点。例如,MLF 基片302的凸起底面允许用标准清洗设备清洗电路板,同时使MLF 基片302下方的集水、溢出等的可能性达到最小,否则将导致电迁移等。

本发明的一个方面提供一种引线框基片,包括: 多个连接条;

适合于接收半导体单元片的半导体单元片盘; 通过所述多个连接条链接到一起并链接到所述半导体单元片盘 的多个终端盘,所述多个终端盘的每个适合于接收无源元件和烊线;以及

将所述半导体单元片盘、所述多个终端盘,以及所述多个连接条 固定在一起的模制料。

本发明的另一个方面提供一种引线框封装,包括:

具有中心部分的外壳和位于所述外壳周边附近的多个引线;以及

安装到所述中心部分上的引线框基片,所述引线框基片电连接到

所述多个引线的至少一个并包括: 多个连接条;

适合于接收半导体单元片的半导体单元片盘;

多个终端盘,所述多个终端盘的每个适合于接收无源元件和 焊线,所述多个终端盘通过所述多个连接条链接到一起并链接到 所述半导体单元片盘;以及

将所述半导体单元片盘、所述多个终端盘,以及所述多个连 接条固定在一起的模制料。

本发明的又一个方面提供一种引线框封装,包括: 具有中心部分的外壳和位于所述外壳周边附近的多个引线;

安装到所述中心部分上的引线框基片,所述引线框基片电连接到 所述多个引线的至少一个并包括:

多个半导体单元片盘,所述多个半导体单元片盘的每个适合 于接收半导体单元片;

多个终端盘,所述多个终端盘的每个适合于接收无源元件和

焊线;

将所述多个终端盘和所述半导体单元片盘链接到一起的多 个连接条;以及

应用到所述引线框基片上的模制料,所述模制料将所述多个 半导体单元片盘、所迷多个终端盘,以及所述多个连接条固定在 一起。

本发明的另 一个方面提供一种安装到电路板上的引线框基片,包位于引线框基片周边附近的多个引线;

多个连接条;

多个半导体单元片盘,所述多个半导体单元片盘的每个适合于接

收半导体单元片;

多个终端盘,所述多个终端盘的每个适合于接收无源元件和焊 线,所述多个终端盘通过所述多个连接条链接到一起并链接到所述多

个半导体单元片盘;以及

将所述多个半导体单元片盘、所述多个终端盘、所述多个连接条, 以及所述多个引线固定在一起的模制料。

本发明的又一个方面提供一种引线框封装,包括: 具有包括导电和不导电部分的顶面的电路板;以及 安装到所述电路板的所述顶面上的引线框基片,包括:

位于所述引线框基片周边附近的多个引线;

多个连接条;

适合于接收半导体单元片的半导体单元片盘; 多个终端盘,所述多个终端盘的每个适合于接收无源元件和 焊线,所述多个终端盘通过所述多个连接条链接到一起并链接到 所述半导体单元片盘;以及

将所述半导体单元片盘、所述多个终端盘、所述多个连接条, 以及所述多个引线固定在一起的模制料。 本发明的另一个方面提供一种制造引线框基片的方法,引线框基 片被配置以接收半导体单元片和分立无源元件,该方法包括步骤:

(a) 在导电材料片中形成引线框,引线框基片包括至少一个半 导体单元片盘、多个终端盘,以及将半导体单元片盘和多个终端盘链 接到一起的多个临时和永久连接条;

(b) 将模制料应用到所述步骤(a)中所形成的引线框基片上, 模制料将半导体单元片盘、多个终端盘,以及多个临时和永久连接条 固定在一起;以及

(c) 从引线框基片中去除多个临时连接条。本发明的又一个方面提供一种将半导体元件安装到引线框基片

上的方法,包括步骤:

(a) 在导电材料片中形成多个引线框基片,多个引线框基片的

每个包括通过多个临时连接条和多个永久连接条链接到一起的至少一 个半导体单元片盘和多个终端盘;

(b) 将模制料应用到所述步骤(a)中所形成的多个引线框基片 的每个上;

(c) 从每个引线框基片中去除多个临时连接条;

(d) 将粘合带应用到每个引线框基片的背面;

(e) 将分立无源元件安装到终端盘上;

(f) 将半导体单元片安装到每个半导体单元片盘上;

(g) 形成焊接连接;以及

(h) 在所述步骤(a)中所形成的每个引线框基片上应用封装材 料,封装材料将所述步骤(e)中所安装的分立无源元件、所述步骤(f) 中所安装的半导体单元片,以及所述步骤(g)中所形成的焊接连接封 装。

本发明的另 一个方面提供一种将半导体元件安装到引线框基片 上的方法,包括步骤:

(a) 在材料片中形成多个引线框基片,多个引线框基片的每个 包括至少一个半导体单元片盘和多个终端盘,半导体单元片盘和多个 终端盘通过多个临时连接条和多个永久连接条链接到一起;

(b) 将模制料应用到所述步骤(a)中所形成的多个引线框基片 的每个上;

(c) 将粘合带应用到每个引线框基片的背面;

(d) 将分立无源元件安装到终端盘上;

(e) 将半导体单元片安装到每个半导体单元片盘上;

(f) 形成焊接连接;

(g) 在所述步骤(a)中所形成的每个引线框基片上应用封装材 料,封装材料将所述步骤(e)中所安装的分立无源元件、所述步骤(f)中所安装的半导体单元片,以及所述步骤(g)中所形成的焊接连接封

装;

(h)去除在所述步骤(c)中应用的粘合带;以及 (0对每个引线框基片的背面应用刻蚀处理,以便去除多个临 时连接条。

本发明的又一个方面提供一种制造引线框基片的方法,引线框基 片被配置以接收半导体单元片和分立无源元件,该方法包括步骤:

(a) 在材料片中形成引线框基片,引线框基片包括至少一个半 导体单元片盘、多个终端盘、将半导体单元片盘和多个终端盘链接到

一起的多个临时和永久连接条,以及多个永久和临时引线;

(b) 将模制料应用到步骤(a)中所形成的引线框基片上,模制 料将半导体单元片盘、多个终端盘、多个临时和永久连接条,以及多 个永久和临时引线固定在一起;以及

(c) 从引线框基片中去除多个临时连接条和临时引线。

已为了说明和描述的目的提供本发明的优选实施方案的前面描 述。它不打算做到无遗漏或者用来将本发明局限于所公开的精确形式。 显然地,本领域技术人员容易想到许多修改和改变。选择和描述实施 方案,以便最好地说明本发明的原理及其实际应用,从而允许本领域 其他人员理解适合于所考虑的实际应用的对应各种实施方案和具有各 种修改的发明。本发明的范围打算由下面的权利要求及其等价物来定 义。

Claims (40)

1.一种引线框基片,包括: 多个连接条,包括至少一个永久连接条和至少一个临时连接条; 适合于接收半导体单元片的半导体单元片盘; 通过所述多个连接条的至少一个链接到一起并链接到所述半导体单元片盘的多个终端盘,所述多个终端盘具有被配置以接收无源元件和焊线中至少之一的相应安装表面,所述至少一个永久连接条提供所述终端盘中的选择的一些之间的电连接,所述至少一个临时连接条提供所述引线框基片的临时结构集成;以及 将所述引线框基片的所述半导体单元片盘、所述多个终端盘和所述多个连接条固定在一起的模制料,由此允许所述至少一个临时连接条随后去除,其中所述模制料使所述多个终端盘的安装表面不被覆盖。
2. 根据权利要求1的引线框基片,其中所迷半导体单元片盘、 所述多个终端盘和所述多个连接条具有来自共同材料件的单体结构。
3. 根据权利要求1或2的引线框基片,其中所述半导体单元片 盘、所述多个终端盘和所述多个连接条包括导热和导电材料。
4. 根据权利要求1或2的引线框基片,其中所述导热和导电材 料包括铜。
5. 根据权利要求1或2的引线框基片,其中所述半导体单元片 盘、所述多个终端盘和所述多个连接条包括顶面和底面。
6. 根据权利要求5的引线框基片,其中所述模制料不覆盖所述 顶面和底面。
7. 根据权利要求1或2的引线框基片,还包括位于引线框基片 周边附近的多个引线。
8. 根据权利要求7的引线框基片,其中所述模制料将所述多个 引线固定在所述模制料中。
9. 根据权利要求1或2的引线框基片,其中所述至少一个永久 连接条将所述半导体单元片盘电连接到所述多个终端盘的至少一个。
10. 根据权利要求1或2的引线框基片,其中所述至少一个永久 连接条将所述多个终端盘中的选择的一些电连接到一起。
11. 根据权利要求1或2的引线框基片,其中所述临时连接条将 所述多个终端盘固定到彼此相关的位置。
12. 根据权利要求12的引线框基片,其中在所迷模制料将所述 半导体单元片盘、所述多个终端盘和所述多个连接条固定在一起之后 从引线框基片中去除所述临时连接条。
13. 根据权利要求1或2的引线框基片,其中引线框基片包括均 匀的厚度。
14. 根据权利要求1或2的引线框基片,其中引线框基片被配置 以安装到电路板上。
15. 根据权利要求l的引线框基片,引线框基片包括多个半导体 单元片盘,所述多个半导体单元片盘的每个适合于接收半导体单元片, 其中所述多个终端盘通过所述多个连接条链接到一起并链接到所述多 个半导体单元片盘,并且所述模制料将所述引线框基片的所述多个半导体单元片盘、所述多个终端盘、所述多个连接条和所述多个引线固 定在一起。
16. 根据权利要求15的引线框基片,其中所述多个连接条将所 迷多个半导体单元片盘电连接到所述多个终端盘。
17. 根据权利要求15或16的引线框基片,其中所述框架、所述 多个连接条、所述多个半导体单元片盘和所述多个终端盘具有来自共 同导电材料件的单体结构。
18. —种引线框封装,包括:具有中心部分的外壳以及位于所述外壳周边附近的多个引线;以及安装到所述中心部分上的根据权利要求1的引线框基片,所述引 线框基片电輛连到所述多个引线的至少一个。
19. 根据权利要求18的引线框封装,其中在将所述引线框基片 安装到所述中心部分上之前可从所述引线框基片中去除所述临时连接条。
20. 根据权利要求18或19的引线框封装,还包括封装材料,所 述封装材料将所述多个连接条每个的、所述半导体单元片盘的、所述 多个终端盘每个的以及所述模制料的所述顶面封装。
21. —种引线框封装,包括:具有中心部分的外壳以及位于所述外壳周边附近的多个引线; 安装到所述中心部分上的根据权利要求15的引线框基片,所述 引线框基片电耦连到所述多个引线的至少一个。
22. 根据权利要求18或21的引线框封装,其中所述外壳包括塑料。
23. —种引线框封装,包括:具有包括导电部分和不导电部分的顶面的电路板;以及 安装到所述电路板的所述顶面上的根据权利要求1的引线框基片。
24. 根据权利要求23的引线框封装,其中所述引线框基片的多 个引线和所述引线框基片的所述半导体单元片盘电耦连到所述电路板 的所述导电部分。
25. 根据权利要求24的引线框封装,其中仅所述半导体单元片 盘和所述多个引线接触电路板。
26. —种制造引线框基片的方法,引线框基片被配置以接收半导 体单元片和分立无源元件,该方法包括步骤:(a) 在导电材料片中形成引线框基片,引线框基片包括至少一 个半导体单元片盘、具有相应安装表面的多个终端盘、以及将半导体单元片盘和多个终端盘链接到一起的多个临时和永久连接条;(b) 将模制料应用到在所述步骤(a)中所形成的引线框基片, 但使所述终端盘的所述安装表面不被覆盖;以及(c) 从引线框基片中去除多个临时连接条。
27. 根据权利要求26的方法,其中:步骤(a)包括在导电材料中形成多个引线框基片,多个引线框 基片的每个包括通过多个临时连接条和多个永久连接条链接到 一起的至少一个半导体单元片盘和多个终端盘;步骤(b)包括将模制料应用到所述步骤(a)中所形成的多个引线框基片的每个上;以及步骤(c)包括从每个引线框基片中去除多个临时连接条。
28. 根据权利要求27的方法,在步骤(c)之后还包括步骤:(d) 将粘合带应用到每个引线框基片的背面;(e) 将分立无源元件安装到终端盘上;(f) 将半导体单元片安装到每个半导体单元片盘上;(g) 形成焊接连接;以及(h) 在所述步骤(a)中所形成的每个引线框基片上应用封装材 料,封装材料将所述步骤(e)中所安装的分立无源元件、所述步骤(f) 中所安装的半导体单元片,以及所述步骤(g)中所形成的焊接连接封装。
29. 根据权利要求28的方法,还包括:(i) 将材料片分成独立单元,独立单元的每个包含引线框基片。
30. 根据权利要求26~29的任一个的方法,其中所述步骤(b) 中应用模制料还包括将该至少一个半导体单元片盘、多个终端盘、多 个临时连接条和多个永久连接条固定在模制料中。
31. 根据权利要求26~29的任一个的方法,其中所述步骤(a) 中形成每个引线框基片通过沖压处理来实现。
32. 根据权利要求26~29的任一个的方法,其中所述步骤(a) 中形成每个引线框基片通过刻蚀处理来实现。
33. 根据权利要求26~29的任一个的方法,其中所述步骤(c) 中去除多个临时连接条通过冲压处理来实现。
34. 根据权利要求26~29的任一个的方法,其中所述步骤(c) 中去除多个临时连接条通过刻蚀处理来实现。
35. 根据权利要求26~29的任一个的方法,其中所述步骤(c) 中去除多个临时连接条通过激光切割处理来实现。
36. 根据权利要求26~29的任一个的方法,其中所述步骤(c) 中去除多个临时连接条通过研磨处理来实现。
37. 根据权利要求26的方法,在步骤(b)和(c)之间还包括步骤:(i) 将粘合带应用到每个引线框基片的背面;(ii) 将分立无源元件安装到终端盘上;(iii) 将半导体单元片安装到每个半导体单元片盘上;(iv) 形成焊接连接;(v) 在所述步骤(a)中所形成的每个引线框基片上应用封装材 料,封装材料将所述步骤(ii)中所形成的分立无源元件、所述步骤(iii)中所安装的半导体单元片、以及所述步骤(iv)中所形成的焊 接连接封装;以及(W)去除所述步骤(i)中所应用的粘合带;以及 其中步骤(c)包括将刻蚀处理应用到每个引线框基片的背面以 去除多个临时连接条。
38. 根据权利要求26~29的方法,其中:步骤(a)包括在材料片中形成引线框基片,其中引线框基片包 括至少一个半导体单元片盘、多个终端盘、将半导体单元片盘和多个 终端盘链接到一起的多个临时和永久连接条、以及多个永久和临时引 线;基片上,模制料将半导体单元片盘、多个终端盘、多个临时和永久连接条、以及多个永久和临时引线固定在一起;以及步骤(c)包括从引线框基片中去除多个临时连接条和临时引线。
39. 根据权利要求38的方法,其中在所述步骤(a)中形成引线 框基片时形成比终端盘、临时连接条、以及临时引线更厚的半导体单 元片盘和永久引线。
40. 根据权利要求38的方法,其中多个永久或临时引线位于所 述步骤(a)中所形成的引线框基片的周边附近。
CN 200480017639 2003-06-23 2004-06-09 微引线框封装及制造微引线框封装的方法 CN100435329C (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US10/602,100 2003-06-23
US10602100 US7253506B2 (en) 2003-06-23 2003-06-23 Micro lead frame package

Publications (2)

Publication Number Publication Date
CN1809923A true CN1809923A (zh) 2006-07-26
CN100435329C true CN100435329C (zh) 2008-11-19

Family

ID=33539481

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200480017639 CN100435329C (zh) 2003-06-23 2004-06-09 微引线框封装及制造微引线框封装的方法

Country Status (6)

Country Link
US (1) US7253506B2 (zh)
KR (1) KR100846939B1 (zh)
CN (1) CN100435329C (zh)
DE (1) DE602004032433D1 (zh)
EP (1) EP1636840B1 (zh)
WO (1) WO2004114405A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050263863A1 (en) * 2004-06-01 2005-12-01 Toshio Sasaki Semiconductor device and a method of manufacturing the same
US7816750B2 (en) * 2007-07-24 2010-10-19 Aptina Imaging Corporation Thin semiconductor die packages and associated systems and methods
US20090026592A1 (en) 2007-07-24 2009-01-29 Micron Technology, Inc. Semiconductor dies with recesses, associated leadframes, and associated systems and methods
US8067825B2 (en) * 2007-09-28 2011-11-29 Stats Chippac Ltd. Integrated circuit package system with multiple die
US9088215B2 (en) 2011-06-08 2015-07-21 Futurewei Technologies, Inc. Power converter package structure and method
US9300254B2 (en) 2014-06-26 2016-03-29 Freescale Semiconductor Inc. Radio frequency devices with surface-mountable capacitors for decoupling and methods thereof
CN105742199A (zh) * 2014-12-30 2016-07-06 震扬集成科技股份有限公司 测试方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3810300A (en) 1969-05-20 1974-05-14 Ferranti Ltd Electrical circuit assemblies
CN1166053A (zh) 1996-05-09 1997-11-26 冲电气工业株式会社 半导体器件及其制造方法
CN1196576A (zh) 1997-04-17 1998-10-21 日本电气株式会社 塑料封装的半导体器件及其制造方法
CN1329362A (zh) 2000-06-08 2002-01-02 三洋电机株式会社 混合集成电路装置
CN1412842A (zh) 2001-10-16 2003-04-23 新光电气工业株式会社 引线框架以及利用该引线框架制造半导体装置的方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3791025A (en) * 1972-04-06 1974-02-12 Teledyne Inc Method of manufacturing an electronic assembly
US5229640A (en) * 1992-09-01 1993-07-20 Avx Corporation Surface mountable clock oscillator module
US5267379A (en) * 1992-09-01 1993-12-07 Avx Corporation Method of fabricating surface mountable clock oscillator module
US5444600A (en) * 1992-12-03 1995-08-22 Linear Technology Corporation Lead frame capacitor and capacitively-coupled isolator circuit using the same
JP2735509B2 (ja) * 1994-08-29 1998-04-02 アナログ デバイセス インコーポレーテッド 改善された熱放散を備えたicパッケージ
US5504370A (en) 1994-09-15 1996-04-02 National Semiconductor Corporation Electronic system circuit package directly supporting components on isolated subsegments
US6348726B1 (en) * 2001-01-18 2002-02-19 National Semiconductor Corporation Multi row leadless leadframe package
JP2003086756A (ja) * 2001-09-11 2003-03-20 Denso Corp Icパッケージおよびその製造方法
DE10148042B4 (de) 2001-09-28 2006-11-09 Infineon Technologies Ag Elektronisches Bauteil mit einem Kunststoffgehäuse und Komponenten eines höhenstrukturierten metallischen Systemträgers und Verfahren zu deren Herstellung
JP2004140305A (ja) * 2002-10-21 2004-05-13 Denso Corp 半導体集積回路装置
US7042071B2 (en) * 2002-10-24 2006-05-09 Matsushita Electric Industrial Co., Ltd. Leadframe, plastic-encapsulated semiconductor device, and method for fabricating the same

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3810300A (en) 1969-05-20 1974-05-14 Ferranti Ltd Electrical circuit assemblies
CN1166053A (zh) 1996-05-09 1997-11-26 冲电气工业株式会社 半导体器件及其制造方法
CN1196576A (zh) 1997-04-17 1998-10-21 日本电气株式会社 塑料封装的半导体器件及其制造方法
CN1329362A (zh) 2000-06-08 2002-01-02 三洋电机株式会社 混合集成电路装置
CN1412842A (zh) 2001-10-16 2003-04-23 新光电气工业株式会社 引线框架以及利用该引线框架制造半导体装置的方法

Also Published As

Publication number Publication date Type
WO2004114405A1 (en) 2004-12-29 application
US7253506B2 (en) 2007-08-07 grant
US20050003583A1 (en) 2005-01-06 application
EP1636840B1 (en) 2011-04-27 grant
EP1636840A1 (en) 2006-03-22 application
CN1809923A (zh) 2006-07-26 application
KR20060039869A (ko) 2006-05-09 application
DE602004032433D1 (de) 2011-06-09 grant
KR100846939B1 (ko) 2008-07-17 grant

Similar Documents

Publication Publication Date Title
US7364944B2 (en) Method for fabricating thermally enhanced semiconductor package
US6316837B1 (en) Area array type semiconductor package and fabrication method
US6486535B2 (en) Electronic package with surface-mountable device built therein
US4835120A (en) Method of making a multilayer molded plastic IC package
US6528722B2 (en) Ball grid array semiconductor package with exposed base layer
US6031729A (en) Integral heater for reworking MCMS and other semiconductor components
US6358772B2 (en) Semiconductor package having semiconductor element mounting structure of semiconductor package mounted on circuit board and method of assembling semiconductor package
US5900676A (en) Semiconductor device package structure having column leads and a method for production thereof
US6163956A (en) Method of making chip scale package with heat spreade
US7245021B2 (en) Micropede stacked die component assembly
US6861734B2 (en) Resin-molded semiconductor device
US5409865A (en) Process for assembling a TAB grid array package for an integrated circuit
US6117710A (en) Plastic package with exposed die and method of making same
EP0844665A2 (en) Wafer level packaging
US5620928A (en) Ultra thin ball grid array using a flex tape or printed wiring board substrate and method
US4891687A (en) Multi-layer molded plastic IC package
US5663593A (en) Ball grid array package with lead frame
US20050077613A1 (en) Integrated circuit package
US7692931B2 (en) Microelectronic packages with leadframes, including leadframes configured for stacked die packages, and associated systems and methods
US6002168A (en) Microelectronic component with rigid interposer
US4774635A (en) Semiconductor package with high density I/O lead connection
US6781243B1 (en) Leadless leadframe package substitute and stack package
US6627977B1 (en) Semiconductor package including isolated ring structure
US5569956A (en) Interposer connecting leadframe and integrated circuit
US5148265A (en) Semiconductor chip assemblies with fan-in leads

Legal Events

Date Code Title Description
C06 Publication
C10 Entry into substantive examination
C14 Grant of patent or utility model
ASS Succession or assignment of patent right

Owner name: PAI CAPITAL CO., LTD.

Free format text: FORMER OWNER: POWER-ONE, INC.

Effective date: 20140821

C41 Transfer of patent application or patent right or utility model